AFDX-ES SoC验证平台的构建与实现

发布者:SerendipitySoul最新更新时间:2011-03-31 来源: elecfans关键字:AFDX-ES  SoC 手机看文章 扫描二维码
随时随地手机看文章
    摘 要: 以SoC软硬件协同设计方法学及验证方法学为指导,系统介绍了以ARM9为核心的AFDX-ES SoC设计过程中,软硬件协同设计和验证平台的构建过程及具体实施。应用实践表明该平台具有良好的实用价值。

  航空系统中的控制系统对数据的安全性、实时性、可靠性及可维修性有极高的要求。在这种环境下,必须使用最具可靠性与实时性的通信链路。航空全双工交换以太网AFDX(Avionics Full-Duplex Ethernet)的开发满足了商业航空应用的需要。AFDX[1]是一种航空电子子系统间进行数据交换的网络标准,它是在IEEE802.3以太网技术的基础上增加一些特殊机制,提供一个具有确定性和可靠性的网络。冗余链路的设置,保证了数据报文传输的可靠性。帧管理机制负责在数据报文发送给应用程序之前检查帧的完整性和管理冗余。

  AFDX-ES(End System)是指AFDX的终端系统,主要功能是提供服务,确保提供给应用方的数据具有安全性和可靠性。每一个终端系统与交换机之间不仅有一条直接的双向连接,同时还与另一台交换机之间保持第二条双向连接,确保终端系统具有冗余性。

  AFDX-ES SoC是从航电系统总线应用需求出发,规划出以高性能ARM922T处理器为核心、可实现AFDX协议主要功能的高速互联网终端系统芯片。

  典型的SoC验证平台通常采用3种体系结构:黑匣子结构、通用现场可编程门阵列FPGA板和开放式结构。开放式结构因其在系统资源使用和扩展上的灵活性,已成为SoC验证平台的主流,典型的平台有加州伯克利大学的BEE、Hardi公司的HAPS和ApTIx公司的MP4CF。BEE和HAPS采用大规模 FPGA阵列,MP4CF则采用现场可编程互联元件(FPIC)技术。在国内一些大学也开发了规模相对较小的FPGA阵列验证平台。

  SoC验证所花费的工作量平均占总设计工作量的80%以上,验证已逐渐成为大规模集成电路设计的主要瓶颈。随着我国航电系统大规模芯片设计的快速发展,SoC的规模越来越大,设计与验证流程越来越冗长,如何缩短验证时间、提高验证效率和质量、缩短芯片面市时间, 已是SoC设计领域中最受关注的问题。为了加速SoC的验证,缩短开发周期,有效解决AFDX-ES SoC设计逻辑验证的瓶颈限制,本文提出了用于验证AFDX-ES SoC芯片逻辑功能的FPGA验证平台,采用软硬件协同验证方式,以确保在流片之前对设计进行充分、有效的验证。

  1 AFDX-ES芯片架构

  AFDX-ES SoC芯片的片上总线采用ARM公司的AMBA(Advanced MicroController Bus Architecture)总线,包括高速总线(AHB)和外设总线(APB)等。AHB总线提供高带宽、低延迟的连接,APB总线为连接具有不同总线宽度和时序要求的外设提供一条途径,避免低性能设备对高性能设备的影响。ARM922T处理器、ES-CCU(终端系统中央控制单元)控制器、PCI总线控制器、SRAM、中断控制器、SDRAM控制器、Flash接口、DMA和测试接口控制器(TIC)挂接在AHB总线上,TIMER、RTC、WDT、串口控制器及通用输入输出接口等挂接在APB总线上,AHB/APB桥接器可以提供两种总线之间的访问控制。

  目前基于0.18 ?滋m的复杂芯片一次投片成功率只有35%左右,造成芯片重复投片的主要原因是验证不够充分。SoC设计的验证需要投入的资源已占整个设计资源的60%~80%,如何在流片之前对设计进行充分的验证,已成为整个SoC设计流程的关键。

  对于功能复杂、具有高集成度的SoC,要在流片前充分验证,确保流片功能的正确性,构建AFDX-ES SoC设计与验证平台是确保一次流片成功的前提。

  2 AFDX-ES SoC设计与验证流程

  AFDX-ES SoC设计与验证采用层次化验证的方法,软硬件协同设计与层次化验证由以下4个阶段组成:

  (1)IP/模块级仿真验证;

  (2)基于芯片虚拟原型的软硬件协同验证;

  (3)基于芯片FPGA原型的软硬件协同验证;

  (4)物理设计后的版图后仿真。

  本文重点描述基于芯片FPGA原型的软硬件协同验证。

  3 基于芯片FPGA原型的软硬件协同仿真验证

  基于虚拟原型的验证平台可以大量验证设计电路的功能,但是存在验证时间长、速度相对较慢的缺点[5]。因此,一些验证时间比较长的验证项,如大量帧收发的验证、协议验证、操作系统验证等适合在基于芯片的FPGA原型中验证。可以充分发挥此平台的验证特点,尽可能模拟系统的真实应用环境,对于在虚拟原型平台上不便于验证和难以验证的验证项进行快速验证。此阶段的验证可以认为完全等同于芯片的逻辑功能的全面验证。基于芯片FPGA原型的软硬件协同验证的充分验证,一方面可以发现设计中存在的各种问题;另一方面尽可能地将芯片的FPGA原型置身于应用环境下,*价芯片能不能用、好不好用。

  3.1 芯片FPGA原型的软硬件协同验证平台的构建

  在芯片的FPGA原型构建过程中采用基于ARM922T-

  Core Module+验证母板的模式。ARM922T Core Module板卡实现ARM922T处理器的功能,并且提供一组标准的接口;验证母板实现AFDX-ES中除了处理器之外的其他功能模块的功能及其他测试手段。

  验证母板上包含了AFDX-ES逻辑单元及外围的辅助测试资源,验证母板的结构如图1所示。

  


  3.2 基于芯片FPGA原型平台的验证程序的开发

  此阶段的程序开发主要有4个方面。

  (1)对于虚拟原型中使用的基本资源、基本功能及部分系统级功能验证程序,需要移植到FPGA验证平台。由于FPGA验证平台与虚拟原型的验证平台有一定的差异,包括地址空间分配等,需要把原来在虚拟原型平台上的程序做相应的移植。本部分软件支持3.3节完成芯片的基本资源、基本功能和系统级功能的验证工作。

  (2)开发典型的AFDX协议验证程序。在虚拟原型验证平台上受验证速度等因素的限制,一些系统级的验证和协议验证必须在FPGA验证平台上实现。本阶段开发的软件完成3.4节AFDX协议的软硬件协同验证;

  (3)嵌入式操作系统的移植与应用验证程序的开发。本阶段开发的软件完成3.5节基于芯片FPGA原型的嵌入式操作系统协同验证。

  (4)开发典型应用验证程序,本阶段开发的软件可完成3.6节的典型应用验证。

  3.3 基于芯片FPGA原型平台基本功能验证

  基于FPGA原型的验证要对虚拟原型验证平台的所有验证项进行验证,保证虚拟平台的所有验证内容在真实环境中也是正确的[6]。首先要进行的是资源和功能的验证。在此阶段主要还是使用虚拟原型阶段开发的验证程序对于资源和功能进行验证。但是需要注意的是,由于受ARM922TCore Module的限制,虚拟原型和FPGA原型的地址空间分配等有所不同,需要根据具体情况进行相应的修改。

  在此阶段,对每一个设计模块都必须进行详细的测试验证,尤其是验证在真实的硬件环境中各个模块的特性和功能是否满足要求。针对核心模块ES-CCU还需要进行大量帧收发的验证,确保在大数据量传输时该功能模块无缺陷。

  3.4 基于芯片FPGA原型AFDX协议的软硬件协同验证

  芯片实现了AFDX协议功能,在实际应用中必须开发相应的协议软件以满足系统要求,在设计阶段需要开发协议软件进行软硬件协同验证。主要包括驱动层软件和协议层软件。

  驱动软件实现设备管理并提供用户或操作系统访问网络通道硬件设备的接口,设备驱动程序采用结构化的设计思想。遵循Linux、Windows等系统的程序设计规范,提供一个通用的与设备无关的程序结构,方便系统移植和维护。按照通用设备结构,为上层用户提供一组通用的设备管理和通信函数。驱动层软件主要包括初始化软件和接口函数。初始化软件包括上电初始化、通信协议初始化、DMA初始化配置、PCI初始化配置、协议初始化配置和中断初始化等初始化过程。

  协议层软件主要实现针对协议层要求对数据进行分片、打包等转换,并对从MAC端口接收的数据进行完整性检查和余度管理,完成数据与包头的分离、校验和计算、UDP协议类型提取等操作,为片上处理器进行协议栈处理提供必要信息。

  3.5 基于芯片FPGA原型的嵌入式操作系统协同验证

  芯片FPGA原型的验证能够最直接和全面地验证设计的正确性和完备性,是虚拟原型验证通过之后最接近真实硬件设计的验证。虽然完成了模块级、系统级的验证程序对片上各个模块之间的互动操作进行模块级、系统级功能验证,但这种方法仍然很难保证验证的充分性。

  在此情况下,往往采用基于嵌入式操作系统的系统级软件,从资源管理者的角度进行功能的充分验证。

  嵌入式操作系统作为嵌入式系统的灵魂,对整个系统进行硬件资源管理、多任务协调调度、任务间同步和通信、存储管理、设备管理等。在SoC验证中,通过运行嵌入式操作系统及基于操作系统的应用程序,模拟真实的软件应用环境;通过验证平台的搭建,能够移植操作系统和各种实际应用软件,更加真实地模拟应用环境,操作系统的移植和运行能够更高效地覆盖硬件设计IP及互联的验证项,实现较高的验证覆盖率。可以在芯片的设计阶段发现操作系统是否能够对硬件资源进行管理、能否有效地进行任务管理等问题,能否对设计中各模块功能以及系统功能进行更为有效的验证,尽早地发现SoC硬件设计中的缺陷,确保设计的正确性和可靠性,为芯片的充分验证提供了有效手段。同时,为流片后的芯片测试及应用工作提供了一个良好的测试平台和应用软件的开发平台,加速SoC应用开发的进度,加速芯片推广和尽快上市。

  日益复杂的应用需求,加快了嵌入式操作系统的发展。目前国内外已有几十种商业化操作系统可供选择,如VxWorks、WinCE等。在同一硬件平台上可以运行不同的嵌入式操作系统,但必须根据自己的硬件平台和应用场合将某种操作系统进行定制和代码修改,使其能够运行在该硬件平台上,这个过程就是操作系统的移植。在明确验证了芯片的基本硬件资源以后,移植尽可能多的嵌入式操作系统至SoC上,确保验证的充分性。在AFDX-ES设计中,在FPGA原型验证环境下移植了VxWorks嵌入式操作系统,并编写大量上层应用程序来对SoC硬件设计进行了详尽的验证。

  VxWorks是美国风河公司设计开发的一套具有微内核(最小为8 KB)、可裁剪的高性能实时操作系统(RTOS),支持广泛的网络协议。其在军事、航天、通信、工业控制等诸多方面应用广泛,并已成为嵌入式领域使用最多的操作系统之一。基于FPGA平台的VxWorks系统移植验证,需要建立开发环境,在PC机上安装VxWorks集成开发环境Tornado2.2 for ARM,采用宿主机目标机交叉开发,以网口作为内核下载通道。编写一个可靠的BSP软件包,是进行VxWorks操作系统移植工作的重要部分,直接决定了操作系统移植能否成功。设计中根据具体的硬件点,首先配置一个能生成最小内核的BSP包,包括中断处理程序、定时器驱动,同时为了方便调试,还加入网口驱动,以便启动WDB调试工具[10]。在成功运行最小内核以后,以此BSP包为基础添加基于AFDX-ES芯片上其他模块的驱动程序,以达到对系统的充分验证。

  通过运行VxWorks嵌入式操作系统,对片上资源进行管理以及各功能模块进行功能调用,验证了AFDX-ES芯片各IP模块的工作情况及各IP模块在系统中相互配合工作的情况,尽早地发现了SoC硬件设计中的缺陷,确保了设计的正确性和可靠性。由此,在SoC上移植嵌入式操作系统可谓SoC的设计中一个优秀的测试向量集。

  3.6 基于芯片FPGA原型的典型应用验证

  为了进一步验证设计的SoC是否满足系统的应用需求,利用搭建的芯片FPGA原型构建了一个典型的系统应用环境,对于AFDX-ES进行了典型系统应用验证。在此系统中使用了一台AFDX交换机。此阶段的验证一方面通过验证证明所设计的SoC可以与交换机进行通信;另一方面此阶段所开发的验证原型系统也是所设计SoC的一个系统解决方案。

  图2所示的应用验证是一个典型的应用验证环境。在此基础上,使用了一台AFDX交换机、2块AFDX-ES验证板和1台PC机。PC机与AFDX交换机连接,可作为服务器使用,2块AFDX-ES验证板都连接到交换机,验证系统1可以通过交换机与系统2通信,同时,也可以通过驻留在PC机上的监控软件检测数据交换状态。通过上述验证表明所设计的AFDX-ES可以与交换机互相通信,满足系统应用需求。

  

  为了适应我国航电系统大规模芯片设计的快速发展,解决验证规模的瓶颈限制,本文提出了以ARM9为核心的AFDX-ES SoC软硬件协同验证方法、流程和平台。整个验证过程基于FPGA原型,对设计的基本功能进行了充分验证,完成了协议所要求的最基本的数据处理机制的验证,验证软件可以很好地应用在流片后的系统应用中,同时利用原型平台构建了与交换机通信的典型应用环境,并在此环境中开发了相应的程序,实现了交换机的通信验证。此阶段开发的应用程序和原型系统可以应用在流片后的系统中。

  本文介绍的软硬件协同设计验证方法、流程、平台能在流片之前对设计进行充分、有效的验证,在项目的实践中取得了良好的效果,对于类似的SoC协同验证有很好的参考价值。

关键字:AFDX-ES  SoC 引用地址:AFDX-ES SoC验证平台的构建与实现

上一篇:基于FPGA的诱发电位仪完整系统设计
下一篇:基于CPLD技术的A/D转换组合研究

推荐阅读最新更新时间:2024-05-02 21:19

CEVA全新高性能DSP助力瑞萨开发更高性能SOC
CEVA,无线连接和智能传感技术的授权许可厂商(NASDAQ:CEVA)宣布瑞萨电子已获得CEVA全新高性能DSP的授权许可,使能其下一代汽车系统级芯片(SoC)。 CEVA首席执行官Gideon Wertheizer表示:“世界领先的汽车半导体供应商瑞萨电子为其下一代汽车SoC选择了我们领先的DSP解决方案,我们对此感到非常荣幸。汽车制造商在汽车上增添越来越多的摄像头,雷达和其他传感器,以确保更安全、自动化程度更高的驾驶体验。我们业界领先的DSP以及软件框架和严格的安全支持,将在这些复杂系统的部署方面发挥关键作用。” 瑞萨电子汽车数字产品营销事业部副总裁吉田直树表示:“在主动安全和自动驾驶应用中,DSP是处理和细分
[汽车电子]
CEVA全新高性能DSP助力瑞萨开发更高性能<font color='red'>SOC</font>
SoC设计链中的可配置IP
1、引言 随着IC的生产成本持续上涨,消费类电子产品制造商不得不努力寻求多种方法以满足价格上升的迫切要求同时提高自身的利润空问。这些方法中至关重要的一点就是采用可配置IP,借助其灵活可变且可重复使用的平台来降低总的生产成本。这就要求一个芯片就能支持多个产品,而且各系列芯片的生产通过一个基础设计就能完成,快速而价廉。使用可配置IP,公司就可以借用自身无法拥有的第三方资源,以最经济实惠的方式获取前沿技术和解决方案。Improv公司从事可配置DSP IP设计已达10年之久,成功地为不同的市场需求提供硅验证解决方案,帮助众多公司确立了技术和上市时间方面的优势。 可配置IP要满足设计师和制造商的需求就必须能够最有效地融人SOC 设计链中。这
[嵌入式]
ARM 针对芯片内通讯推出具调适性之验证IP方案
完善的系统层级验证架构有效消除复杂的SoC设计瓶颈 ARM于日前发表针对整体芯片通讯所推出的独特调适性验证IP—AMBA Adaptive Verification IP,协助开发厂商首度克服日趋复杂的验证挑战。Adaptive Verification IP强化现有SoC的验证方法,为业界唯一能撷取与套用流量历史信息,并预测系统运作的引擎。 Adaptive Verification IP一改以往仅能由人工操作的验证作业,结合能够依据经验及知识研判之高品质自动化验证流程,以确保产品在既定的上市时程前完成验证。Adaptive Verification IP 将既有或特定之随机作业方式,与强而有力的新机制相结合,缩短整体验证
[新品]
如何利用嵌入式仪器调试SoC(一)
随着系统级芯片(SoC)的复杂度不断提高,软、硬件开发融合所带来的挑战已经不可小觑。这些功能强大的系统现在由复杂的软件、固件、嵌入式处理器、GPU、存储控制器和其它高速外设混合而成。更高的功能集成度与更快的内部时钟速度以及复杂的高速I/O相结合,意味着提供正常运行、并经过全面验证的系统比以前变得更难。   传统上,软件验证和调试及硬件验证和调试一直是两个不同的世界。通常情况下,软件团队和硬件团队各自为政,前者专注于编程模型内部的软件执行,后者则在硬件开发框架内进行调试,其中时钟周期精度、并行运行及调试数据回溯原始设计的关系是关键。理论上,经过全面调试后,软件和硬件应无差错地协同运行。但在实际环境中,无差错协同运行的情况不多,正因如此
[模拟电子]
如何利用嵌入式仪器调试<font color='red'>SoC</font>(一)
Altera演示Stratix10 FPGA和SoC双模56-Gbps PAM-4和30-GbpsNRZ收发器技术
2016年3月22号,北京 Altera,现在是Intel公司旗下的可编程解决方案事业部(PSG),今天发布能够让Stratix 10 FPGA和SoC支持高达56 Gbps数据速率的收发器技术。Altera今天演示了FPGA业界首次实现的支持双模56-Gbps四电平脉冲振幅调制(PAM-4)以及30-Gbps非归零(NRZ)收发器技术。该收发器技术大幅度提高了一个收发器通道的带宽,使得设备制造商能够灵活的开发未来系统。Stratix 10 FPGA和SoC经过优化,支持数据中心基础设施和电信设备所使用的铜背板和光互联传输极高的数据量。 Stratix 10 FPGA收发器技术将支持1 Gbps至56 Gbps的数据速率。
[嵌入式]
Altera演示Stratix10 FPGA和<font color='red'>SoC</font>双模56-Gbps PAM-4和30-GbpsNRZ收发器技术
TI推业界最高集成度ZigBee单芯片解决方案CC2538 SoC
.硅芯片高度集成微控制器 (MCU)、存储器与硬件安全引擎,可实现高度可扩展的简化设计; .支持 ZigBee Smart Energy™ 与 ZigBee Home Automation™ 以及 ZigBeeLight Link™ 标准; .标准化的 ZigBee PRO、ZigBee IP、IEEE 802.15.4 以及 6LoWPANIPv6 网络可实现高灵活开发。 日前,德州仪器 (TI) 宣布推出 CC2538 片上系统 (SoC),简化支持 ZigBee® 无线连接功能的智能能源基础设施、家庭楼宇自动化以及智能照明网关开发。业界最高度集成度 ZigBee 解决方案 CC2538 在单个硅芯片上高度集成 A
[单片机]
恩智浦半导体宣布将不会与Crolles 2联盟续约
在2007年完成45纳米项目之后 将脱离该联盟 荷兰,爱因霍芬,2007年 1月16日 ——恩智浦半导体(NXP Semiconductors,前身为飞利浦半导体)今天宣布在2007年合约期满之后,将不会延长其目前在 Crolles 2 联盟的合作。恩智浦决定采取其它方式进行未来的工艺技术开发,稍后将有另一份新闻稿宣布该计划。恩智浦在2007年仍会与Crolles 2联盟的其它成员完成目前的45纳米CMOS计划,并且确保顺畅交接。 Crolles2联盟由意法半导体和恩智浦半导体(当时为飞利浦半导体)于2000年成立,旨在以更快的速度和更高的成本效率开发和制造新一代技术和片上系统(SoC)解决方案。2002年,飞思卡尔(当时为
[焦点新闻]
行业最低功耗蓝牙SoC NCV-RSL10增强您的汽车设计
NCV-RSL10是通过蓝牙5认证并符合车规的系统单芯片(SoC),具有极高的安全性和可靠性,用于汽车无匙进入、信息娱乐控制、主动安全和自动驾驶等应用,为汽车行业带来行业最低功耗。 蓝牙低功耗(BLE)的优势 蓝牙低功耗具有更高能效、易于与智能手机互联、无需线束等优势。 传统汽车模块之间使用线缆连接,增加了设计复杂度、车辆重量及成本,限制了传感器位置。蓝牙低功耗技术工作于2.4 GHz全球通用的频带,无需针对特定地域定制,无线缆限制,降低了设计复杂度,减少磨损,增加可靠性,并提高燃油能效。 NCV-RSL10支持蓝牙低功耗,结合智能手机可代替钥匙解锁,实现无匙进入,还可控制信息娱乐系统,改变和调整媒体设置与体验。在主动
[汽车电子]
行业最低功耗蓝牙<font color='red'>SoC</font> NCV-RSL10增强您的汽车设计
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved