目前越来越多的家用电器从低速的拨号上网向宽带互联网接入或互联网协议电视(IPTV)转移,尤其是IPTV有望在中国获得快速的发展。比较而言,IPTV的基础设施成本相当低,因为这种方法不需要铜轴电缆,而是采用DSL或宽带链接和机顶盒将节目流传送到家用电器。
现在的可编程门阵列(FPGA)已经被证明是这种平台的理想选择,因为它们提供了快速改变市场需求的灵活性。FPGA的电源需求通常很复杂,因为FPGA有多达三种供电要求,为了实现可靠的系统性能,必须对这些要求排序。
内核电压
内核电压轨通常设定成VCCINT,为FPGA逻辑供电。要求的电流从几百毫安到几十安培,具体大小取决于时钟频率和所用的门数。因为该负载是呈高度容性,内核电压电流要求可能在开始的时候很高。FPGA内核对瞬态响应的要求很严格,内核电源电压必须缓慢增加并且常常要求在固定的时间长度内上升到稳定的电压。例如,Xilinx公司的Virtex-4必须让VCCINT电源在0.2ms和50ms之间上电。
I/O电压
I/O电压(VCCIO)通常要求的电压轨是3.3V、2.5V、1.8V或1.5V。I/O标准可以由FPGA中的I/O模块独立设置,因此一个FPGA就有可能存在一个以上的I/O电压。I/O电流要求取决于所用的I/O数量和时钟速度。通常,I/O电流要求低,范围在几百毫安到3A。
辅助电压
辅助电压(VCCAUX)要求电源具有高电源抑制比(PSRR),因为电源直接与数字时钟管理(DCM)相连。如果电源噪声被容许耦合到DCM,将可能影响到系统的性能。
虽然I/O和辅助电压不需要按照特别的顺序上电,但是,FPGA制造商常常要指定内核和I/O的上电顺序或跟踪该顺序。不指定上电顺序或不跟踪上电顺序所面临的后果是常常会对系统中的器件造成不可挽回的破坏。FPGA、PLD、DSP和微处理器通常在内核与I/O电源之间放置二极管作为ESD保护元件。如果电源违反了跟踪要求并超过了保护二极管的正向偏置,那么该器件就可能被损坏。
解决方案
为说明FPGA供电要求的复杂性,以在固定时间段对VCCINT上电的要求为例。为了保证由上下限控制的2ms到50ms之间的上电时间,要实现如图1所示的电路。
图1:MIC37302和分立电路确保受控的斜率和时序
对内核和I/O电源的上电排序或上电顺序的跟踪,增加了电源管理电路的复杂性和成本。为克服这个问题,设计工程师需要一种不增加外部元器件而满足所有这些需要的器件。这种产品的一个例子就是Micrel公司的MIC68200 LDO适用于各种板上电源" target=_blank>LDO,它把上升速度控制、上电排序和跟踪等功能集成到一个3×3mm的MLF封装之中。
多颗MIC68200可以按两种模式级联:在跟踪模式中,主器件的输出驱动从器件的RC引脚,以便从器件在打开和关闭期间跟踪主稳压器;在顺序上电模式中,主器件的POR驱动从器件的使能(EN)端,以便在主器件打开之后打开,在主器件关闭之前(或之后)关闭。除了具备跟踪能力之外,电压斜坡控制(RC)引脚还能通过一个电容对内核电压轨的斜坡电压进行精确编程。[page]
跟踪及排序电路分别如图2和图3所示,从图中可以看出该解决方案是一种简单且需要很少分立元器件的实现方案。
图2:跟踪电路,内核电压的斜坡由RC引脚上的电容来设置
图3:排序电路,主稳压器的POR使能从稳压器,POR延迟由低电容的设置
本文小结
总之,IPTV视频广播中采用FPGA作为编码和解码平台的好处是明显的。然而,为FPGA供电可能是一个挑战,而采用根据电源要求设计的专用电源管理器件,如MIC68200,将极大地缩短新系统的上市时间。
关键字:FPGA 电源需求
引用地址:
FPGA电源需求中三种供电要求解析方案
推荐阅读最新更新时间:2024-05-02 22:09
基于FPGA的数据中继器设计
1 前言 高速以太网可以满足新的容量需求,解决了低带宽接入、高带宽传输的瓶颈问题,扩大了应用范围,并与以前的所有以太网兼容。全双工的以太网协议并无传输距离的限制,只是在实际应用中,物理层技术限制了最大的传输距离。不过可以通过使用高性能的收发器或链路扩展器来延长以太网链路的长度。但是面向流量高达数十G的高速以太网中,如何快速、可靠地实现数据的转发与链路延伸并不是一件很容易的事情。尤其是高速以太网中,对设备时延非常敏感,因此要求数据中继设备处理速度有足够的快、同时还能够对转发的数据进行简单分析与处理,才能实现高速、可靠的数据转发功能。另一方面,在10G以太网标准出台之前,就已经有多家厂商推出了基于10G以太网标准草案的10
[嵌入式]
基于FPGA的实时可编程高精度信号源设计
1 引言 信号源作为一种电子测量和计量设备,通常可产生大量的标准信号和用户定义信号。由于它具有高精度、高稳定性、可重复性和易操作性等特点,而被广泛用于自动控制系统、震动激励、通讯和仪器仪表领域。它不仅可以模拟各种复杂信号,还可对频率、幅值、相移、波形进行动态、及时的控制,并能与其它仪器进行通讯,组成自动测试系统。在各种实验应用和实验测试处理中,既可根据使用者的要求,作为激励源来仿真各种测试信号,并提供给被测电路,以满足测量或各种实际需要,也可作为一种测量仪器来完成一定的测试功能。然而,由于应用背景的不同和对测试、测量技术要求的提高,对信号源的频率精度、幅值精度、信号形式等要求也越来越高,因此开发高精度信号源具有重大的意义。
[测试测量]
基于FPGA平台的手持式频谱分析仪的设计原理
频谱分析仪可以方便设计人员确定干扰信号的频率范围,以便选择合理的滤波方案,但一般的频谱分析仪体积较大,不便于工业现场使用,因此设计手持式频谱分析仪,便于携带,功耗低,可长时间记录数据,还可通过网络远程操作。 本频谱仪的设计是以赛灵思的FPGA为核心,先在模拟前端驱动可编程放大器完成模拟信号的放大及电平迁移,然后按设定的采样频率驱动ADC完成数据采集,之后完成快速傅立叶变换,最后将结果显示在4寸彩色液晶屏上,并按设定存储数据或是通过网络传输数据。 频谱分析在生产实践和科学研究中有着广泛的应用。所谓频谱分析就是将信号源发出的信号强度按频率顺序展开,使其成为频率的函数,并考察变化规律。对于一个电信号的研究,我们可以分
[测试测量]
MIPS科技向Altera公司授权MIPS32架构
MIPS科技(MIPSTechnologies,Inc)宣布,Altera公司已获得MIPS32TM架构授权,此举标志MIPSTM架构正式进入FPGA领域。 Altera公司产品和企业营销副总裁VinceHu表示:“MIPS架构已广泛应用于许多网络、通信和多媒体系统,获得MIPS32架构授权的这项决定将使我们能为这些市场中的FPGA客户提供更多选择。” MIPS科技公司营销副总裁ArtSwift表示:“我们非常兴奋Altera采用MIPS架构,为设计人员提供更广泛的解决方案。此授权将有助于扩大MIPS科技的用户群,并扩展我们业已全面的生态系统,并进一步扩展MIPS架构的使用。” 市场研究机构TheLinley
[嵌入式]
基于MCU和FPGA灵活设计车载信息娱乐系统
汽车工业蓬勃发展,车载信息娱乐系统已经不再是豪华轿车的独有设施,越来越多的中低端轿车开始拥有自己的信息娱乐系统。 然而,车载信息娱乐系统是一个高度集成的复杂系统,其中可以包括导航系统、影音系统、电话系统、空调通风系统,以及其他车内外舒适设备的控制系统等,这些系统涉及的通讯网络可以包括LINK_KEYWORD0、MOST、LIN、蓝牙和其他无线网络协议等。设计这样一个复杂系统,不但要考虑系统的性能和成本,更要考虑设计的灵活性,以保持产品在快速变化的市场中的竞争力。 汽车电子系统要求温度适应范围大、有利于生产标准化和很长的设计寿命。车载信息娱乐系统是一个快速发展和适应各种用户的系统,如果既要保持一个设计具有长的寿命又要有高度的
[应用]
S2C升级FPGA原型开发软件TAI Player至5
加利福尼亚州,圣何塞— 2014年9月3日– S2C公司今日宣布TAI Player Pro 5.1版本正式发布。此次最新版本将帮助用户加速FPGA原型开发、提高工程师的生产力,以及实现最高的原型性能。 “新版本的TAI Player Pro提高了我们整个产品线的能力与强度,” S2C 首席执行官林俊雄先生表示,“它是一款功能强大的配置工具 – 我们的一位客户最近用它成功的将高达3亿门的逻辑设计分割到24颗FPGA内。 此外, 实时运行功能还可以通过网络对多块基于FPGA的原型平台进行控制和监测。我非常高兴我们可以向客户提供这种新的能力。” 关于TAI Player Pro TAI Player Pro
[嵌入式]
基于FPGA的AFDX终端系统模块设计
1 引言
本文在研究航空全双工交换式以太网(Avionics Full Duplex Switched Ethernet,AFDX)实时传输协议的基础上,分析了基于CPCI接口的双冗余AFDX终端测试系统通讯模块的设计原理,重点介绍了支持热插拔的CPCI接口电源电路分析、FPGA与PCI9030接口模块时序分析和在Windriver软件环境下的驱动程序的开发,为AFDX上位机底层驱动接口的开发和软件界面的开发以及AFDX交换机的研发打下了良好的基础。
2 AFDX终端系统模块设计
本文设计的AFDX终端通讯系统包括FPGA控制模块、PCI接口模块、双冗余PHY模块。为了设计高可靠性的AFDX终端系统
[嵌入式]
基于FPGA的小数分频器的实现
频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技术解决了单环数字频率合成器中高鉴相频率与小频间隔之间的矛盾。 1双模前置小数分频原理 小数分频器的实现方法很多,但其基
[嵌入式]