Altera为IBM电源系统提供基于FPGA的加速功能

发布者:美丽花朵最新更新时间:2014-03-04 来源: 21ic关键字:Altera  IBM  电源系统  FPGA 手机看文章 扫描二维码
随时随地手机看文章
  Altera最新版Altera面向 OpenCL的SDK支持IBM电源系统服务器作为OpenCL系统主机。客户现在可以采用Altera FPGA实现高性能计算解决方案,针对IBM电源系统CPU和加速器电路板来开发OpenCL代码。在许多应用上与基于CPU的标准服务器相比,FPGA用户可以看到性能提高了5-20倍。

此外,Altera公司宣布完全支持OpenPOWER联盟,这一开放开发联盟使IBM Power微处理器可以根据许可证下给其他公司进行开放协作和开发。Altera公司打算尽快正式加入该联盟 ,现在等候完成管理文件和开启会籍。

增加IBM电源系统进一步加强了Altera基于FPGA的异构计算产品,而且还支持所有其他主要体系结构。

Altera军事、工业和计算业务部资深副总裁兼总经理Jeff Waters评论说:“高性能IBM电源系统与FPGA应用加速功能相结合,Altera面向OpenCL的SDK为客户提供了无与伦比的异构计算环境。世界上最前沿的高性能计算系统和数据中心服务器开发人员使用了Altera面向OpenCL的SDK,借助今天的新闻发布,我们为这些客户提供了更多的计算体系结构选择。”

OpenCL支持广泛的应用,从嵌入式和消费类软件,直至高性能计算解决方案。通过建立高效的编程人员友好界面,OpenCL构成了平台无关工具、中间件和应用程序并行计算辅助支持系统的基础。在游戏和娱乐,直至科学和医疗软件的各种市场上,它还极大的加速了多种应用的部署。当受到功耗和散热限制时,采用Altera面向OpenCL的SDK,基于FPGA进行系统加速,这为系统设计人员提供了极具吸引力的每瓦高性能解决方案。

IBM系统与技术组和集成供应链高级副总裁Tom Rosamilia评论说:“IBM与Altera在OpenCL上的合作和Altera面向OpenCL的SDK为IBM电源体系结构提供的支持可以带来更多的创新来解决大数据和云计算的挑战。Altera FPGA异构计算功能与IBM电源CPU相结合将会为开发人员带来新的机遇,帮助他们加速实现在各行业上多种高性能计算应用。”

Altera面向OpenCL的SDK提供业界标准开源程序接口,支持编程人员轻松发挥FPGA的性能和功效优势。多家FPGA电路板合作伙伴提供针对Altera器件进行了优化的货架电路板。请访问www.altera.com.cn/opencl,这里列出了Altera优选合作伙伴计划中的合作伙伴,以及在高性能系统中展示使用FPGA优势的各种设计实例。

价格和供货信息

目前可以从Altera网站的下载页面获得Altera面向OpenCL的SDK,也可以通过购买Altera优选合作伙伴OpenCL电路板来获得。面向OpenCL的SDK年度软件订购的价格是995美元。如果需要了解其他信息,请访问Altera网站的OpenCL部分。

关键字:Altera  IBM  电源系统  FPGA 引用地址:Altera为IBM电源系统提供基于FPGA的加速功能

上一篇:NEC使用Altera 28nm FPGA,巩固LTE市场优势
下一篇:赛灵思联合Xylon发布汽车ADAS参考设计平台

推荐阅读最新更新时间:2024-05-02 23:00

IBM下一代Power6处理器揭开面纱,速度达5.6GHz
IBM公司日前在国际固态电路会议(ISSCC)上,公布了其面向服务器的下9一代Power6处理器架构。IBM表示,Power6是一款工作于4GHz以上的65纳米处理器。Power6采用绝缘硅(SOI)和其它技术构建,是该公司当前Power5结构的后续处理器。 在一篇论文中,该公司描述了带64Kb 1级数据缓存的5.6GHz Power6处理器。该处理器据称有8路、集关联的设计和两级流水线,支持每循环周期两路独立的读或写操作。IBM还利用了面向处理器的5GHz占空比校正时钟分配网络。该公司实现了3微米宽1.2微米厚的铜分布线。 在另外一篇论文中,IBM介绍了用于Power6的低延迟定点和二进制浮点单元。浮点单元集成了“许多微结构
[焦点新闻]
Cadence联合IBM、三星和特许半导体联合推出65纳米参考流程
  低功耗参考流程提高使用通用功率格式的65纳米系统级芯片的设计效率 加州圣荷塞,2007年4月23日 Cadence 设计系统公司(NASDAQ: CDNS),全球领先的电子设计创新公司,今日宣布基于65纳米通用功率格式(CPF)面向Common Platform 技术的参考流程即日上市。该参考流程是Cadence与Common Platform联盟之间长期合作的最新成果,该联盟的成员企业包括IBM、特许半导体制造和三星。 Cadence与Common Platform技术合作伙伴紧密合作,开发65纳米流程。它基于Cadence数字IC设计平台,包含Encounter Timing System和CPF,可加快低功耗系统级芯
[新品]
在嵌入FPGA的IP核8051微处理器上实现UIP协议栈的设计方法
“引言 随着芯片规模的越来越大、资源的越来越丰富, 芯片的设计复杂度也大大增加。事实上, 在芯片设计完成后, 有时还需要根据情况改变一些控制, 这在使用过程中会经常遇到。这时候如果再对芯片设计进行改变将是很不可取的, 因为需要设计人员参与这种改变, 这无论是对设计者还是用户都是不能接受的。于是就有必要让这种可以改变的简单控制在芯片设计时就存在, 而且同时还应该使这种改变相对容易, 比较通用, 并且与芯片的其它设计部分尽量不相关。为了满足上述的要求, 在FPGA中嵌入一个IP核是比较理想的选择, 而这个即通用又控制简单的IP核最好选择8051微处理器。 在FPGA中植入8051后, 还可在上面实现简单的TCP/IP协议, 以支持
[单片机]
在嵌入<font color='red'>FPGA</font>的IP核8051微处理器上实现UIP协议栈的设计方法
浅析FPGA将在4G系统中地位非浅
除了语音连接之外,数字蜂窝无线网络(如GSM和增强的GSM-EDGE)现在可以提供更高的数据传输速率,理论上可达到384kbps的限制。第三代移动网络(如CDMA2000、WCDMA、TD-SCDMA)目前正在全球范围内部署。这些系统提供视频流媒体,互联网浏览等业务服务,使用称为高速分组接入(HSPA)的技术,在理论上可以提供下行速率高达14.4Mbps。   未来基础设施的发展(泛称为4G系统)专注于以很低的成本提供更高的速度和更强的功能。在这一发展的前沿有两种技术: 3GPP LTE用于蜂窝/移动技术(通常简写为LTE),以及针对宽带无线接入的WiMAX。 WiMAX已经赢得了早期进入市场的支持,但一些漫游和基站之间的切换问题依
[模拟电子]
浅析<font color='red'>FPGA</font>将在4G系统中地位非浅
Altera、台大合作成立“EDA/SOPC联合实验室”,50套开发软件免费授权使用
台湾大学与Altera宣布共同成立“EDA/SOPC联合实验室”;Altera此次除了捐赠台大高端FPGA开发平台等硬件外,更有高达50套的Quartus II和Nios II开发软件及许多具有高度开发研究价值的MegaCores,免费授权让台大师生使用,总捐赠金额约新台币1亿元。此外未来友晶科技还将提供台大师生软件和硬设备上的咨询与协助。 Altera全球资深副总裁George Papa表示,台湾大学在国际权威期刊IEEE、SCI每年约有360篇电机信息学院的学术论文发表,尤其台大电资学院教师的研究成果,多年来持续获得国际评选肯定;因此该公司很荣幸能与台大合作成立Altera联合实验室,支持该校师生在芯片系统设计的发展与突破。
[焦点新闻]
IBM和红帽加入全球开源云计算项目Openstack
北京时间4月12日消息,IBM和红帽已在本周加入全球开源云计算项目Openstack。 据科技博客GigaOM上周报道,IBM和红帽这两家科技巨头将与AT&T和惠普等企业一同加入OpenStackFoundation,成为其“白金会员”。 包括思科、戴尔和Netapp在内的许多公司都将加入Openstack,成为其“黄金会员”,从而使其会员总数增加至18家公司。“白金会员”需要支付每年50万美元的入会费,并承诺至少入会三年;“黄金会员”需要支付相当于营收0.025%的年费,最低不少于5万美元,最高不超过20万美元。
[网络通信]
LiDAR在FPGA和ASIC之间的选择
LiDAR点云的实时处理有时甚至超过100万个数据点/秒,因此需要高水平的计算来加速点云深度学习算法。LiDAR 3D点云数据的处理是通过删除不需要的数据、过滤相关数据和将点云划分为片段等步骤进行预处理的,最后对特征进行识别和分类。 LiDAR系统的开发必须在ASIC或FPGA之间进行权衡。目前,大多数采用的ASIC都集中在模拟光子学方面,而不是数字信号处理。 NRE:研究、设计、开发和测试一个新产品或产品改进的一次性成本性能和功耗:功耗预算与芯片性能的关系上市时间成本芯片封装尺寸 在提到汽车ASIC和FPGA时,人们会有一个固有观念,但这些需要重新审视。车厂最好在为LiDAR应用选择ASIC或FPGA之前询问芯片供应
[汽车电子]
LiDAR在<font color='red'>FPGA</font>和ASIC之间的选择
FPGA在虚拟仪器设计中的应用
众所周知,虚拟仪器技术是根据用户的需求由软件定义通用测试硬件功能的系统。 通过将可重复配置的硬件应用到一个虚拟仪器系统,工程师可以使用软件来开发算法并把它们应用到一个嵌入式芯片,从而把虚拟仪器软件的可配置能力扩展至硬件。 以前只有那些熟悉底层编程语言如VHDL的硬件设计人员才能利用FPGA技术。然而,现在工程师们已可以用LabVIEW FPGA(NI公司开发的用于现场可编程门阵列芯片的图形化开发环境)来开发出定制的控制算法并把它下载到FPGA芯片上。LabVIEW FPGA是一种图形化的编程环境,通过LabView FPGA,用户可以在测试的过程中很容易地对FPGA进行配置,系统将其自动转化为VHDL语言,下载到FPGA中
[测试测量]
小广播
热门活动
换一批
更多
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

更多精选电路图
换一换 更多 相关热搜器件
更多每日新闻
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved