FPGA在虚拟仪器设计中的应用

发布者:cheng1984最新更新时间:2022-04-21 关键字:FPGA  虚拟仪器  硬件功能 手机看文章 扫描二维码
随时随地手机看文章

众所周知,虚拟仪器技术是根据用户的需求由软件定义通用测试硬件功能的系统。


通过将可重复配置的硬件应用到一个虚拟仪器系统,工程师可以使用软件来开发算法并把它们应用到一个嵌入式芯片,从而把虚拟仪器软件的可配置能力扩展至硬件。


以前只有那些熟悉底层编程语言如VHDL的硬件设计人员才能利用FPGA技术。然而,现在工程师们已可以用LabVIEW FPGA(NI公司开发的用于现场可编程门阵列芯片的图形化开发环境)来开发出定制的控制算法并把它下载到FPGA芯片上。LabVIEW FPGA是一种图形化的编程环境,通过LabView FPGA,用户可以在测试的过程中很容易地对FPGA进行配置,系统将其自动转化为VHDL语言,下载到FPGA中。


使用LabView FPGA,不需要任何底层编程语言,就可以很容易地实现一个设计,缩短了产品设计时间。朱君介绍,目前LabView FPGA只支持Xilinx公司的FPGA,未来会将其扩展到所有的FPGA。同时,针对DSP编程的LabView Embedded也会在今年晚些时候推出。


FPGA在虚拟仪器设计中应用的一个典型例子就是数字滤波器的设计。结合NI公司的LabView数字滤波器设计工具包,工程师可以用软件设计数字滤波器,并将代码下载到FPGA中,如果效果不理想,工程师可以很容易地进行重新编程和下载,而无需改变任何硬件设计。在NI公司的另一个产品平台中,FPGA的可配置性也得到了最好的体现。


关键字:FPGA  虚拟仪器  硬件功能 引用地址:FPGA在虚拟仪器设计中的应用

上一篇:采用LabVIEW和TCP/IP协议实现电动机性能虚拟仪器测试系统的设计
下一篇:基于GPIB接口总线的虚拟仪器详解

推荐阅读最新更新时间:2024-11-06 10:13

Enclustra瑞苏盈科FPGA核心板在4K医疗内窥镜中的应用
前言 随着技术的发展,医学影像作为科学技术的主要成就之一,在无创诊断和治疗领域已经有了多种应用。其中一个应用是内窥镜,在20世纪90年代,当利用电荷耦合装置将图像传输到显示器上成为可能时,内窥镜变得更加广泛。为了帮助医生更好地识别和定位病灶,厂商不断提高内窥镜的分辨率,人体医疗内窥镜的分辨率从1080P逐渐发展到如今的4K。除此之外,荧光和3D技术都被创造性地加入,以进一步帮助医生更准确地诊断人体并进行手术。日前,工信部在《医疗装备产业发展规划 (2021-2025年) 》中,对医疗装备重点发展、突破方向作了详细规划,其中包含了要重点突破医用内窥镜等影像诊断设备的战略目标。 技术挑战 在临床环节中, 内窥镜
[电源管理]
Enclustra瑞苏盈科<font color='red'>FPGA</font>核心板在4K医疗内窥镜中的应用
莱迪思、Fairchild和Helion Vision宣布推出基于FPGA的图像传感器解决方案
莱迪思半导体公司—超低功耗、小尺寸客制化解决方案市场的领导者,与Fairchild Imaging以及Helion Vision共同宣布推出新款基于Fairchild Imaging的HWK1910A图像传感器以及Helion Vision的IONOS IP核的图像传感器解决方案。 作为该解决方案的核心,莱迪思 HDR-60视频摄像头开发套件充分利用Fairchild HWK1910A图像传感器、LatticeECP3 FPGA以及Helion Vision的IONOS图像处理流水线。该解决方案提供领先的微光性能以及单帧高达120dB动态范围@30 fps。其他的安防摄像头往往通过图像堆栈来实现宽动态范围(WDR),这带来了诸多副
[嵌入式]
降低FPGA设计的功耗是一种协调和平衡艺术
目前许多终端市场对可编程逻辑器件设计的 低功耗 要求越来越苛刻。工程师们在设计如路由器、交换机、基站及存储服务器等通信产品时,需要密度更大、性能更好的FPGA,但满足 功耗要求 已成为非常紧迫的任务。而在消费电子领域,OEM希望采用FPGA的设计能够实现与ASIC相匹敌的低功耗。 尽管基于90nm工艺的FPGA的功耗已低于先前的130nm产品,但它仍然是整个系统功耗的主要载体。此外,如今的终端产品设计大多要求在紧凑的空间内完成,没有更多的空间留给气流和大的散热器,因此热管理、功率管理继续成为FPGA设计的一个重要课题。 采用FPGA进行低功耗设计并不是一件容易的事,尽管有许多方法可以降低功耗。FP
[嵌入式]
应对功耗挑战:晶体管技术方案面临瓶颈
在电费占运营成本 (OPEX) 很大一部分,而运营成本则占总成本约 70% 的情况下,降低功耗对运营商来说已刻不容缓。以前,芯片提供商想办法通过晶体管和工艺技术来降低功耗。虽然晶体管是产生功耗的主要原因,但并非唯一因素,而且通过晶体管来降低功耗作用是有限的。 通过更全面的系统级方法能够更有效地降低功耗。只有全面兼顾芯片工艺技术,充分发挥功率感知型 (power-aware tool) 工具的作用,在代码设计时即考虑到低功耗需要,调整系统级架构,同时采用能够显著降低系统级功耗的算法(如在远程射频头应用中使用数字预失真 ),就能获得最佳成效。 选择合适的芯片技术合作伙伴将使您受益匪浅。赛灵思正是采用上述全面而系统的措施来处理电源管
[嵌入式]
应对功耗挑战:晶体管技术方案面临瓶颈
可扩展动态重配置的新型FPGA平台设计
新型 FPGA 平台具有高度的灵活性和可扩展性,且集成度高,能够在单个或两个芯片上集成一个完整的异构动态运算系统。   自适应硬件在诸如导弹电子和软件无线电等功耗和系统尺寸有限,同时对环境高度敏感的应用中非常有用。采用动态重配置技术,可以在不增加系统功耗或电路板尺寸的情况下,实现支持不同应用模式的专用架构。传统解决方案侧重于控制部分,现在看来似乎已经不能有效地满足执行单元的数量及其异构性要求。只有采用兼具灵活性和可扩展性的分布式方案,才能够创建出面向未来的架构。   虽然这种技术潜力无限,但对整个业界来说,动态重配置的使用仍然有相当大的难度。工程师需要一种清晰明确的设计方式,既能够充分地发挥动态重配置的优势,又不影响应用描述
[嵌入式]
可扩展动态重配置的新型<font color='red'>FPGA</font>平台设计
最新FPGA所需求的电源IC
近年来,电子设备(应用)的多样化与高性能化以惊人的速度不断发展。可以说,这种趋势使各产品的开发周期缩短,并给半导体技术带来了巨大的发展空间。 在这种背景下,被称为FPGA的LSI为电子设备的开发作出了巨大贡献,它比以往任何时候更引人关注,市场规模不断扩大。 1.何谓FPGA FPGA为Field Programmable Gate Array的缩写,意为在现场(Field)、可擦写(Programmable=可编程)的、逻辑门(Gate)呈阵列(Array)状排布的半定制LSI,简言之,即“后期电路可擦写逻辑元件”。 产品售出后也可进行再设计,可顺利进行产品的更新以及新协议标准的应对。这是制成后内容即被固定的ASIC (App
[电源管理]
最新<font color='red'>FPGA</font>所需求的电源IC
平台 FPGA 的发展带来了什么?
有关 FPGA 是否是 ASIC 和 ASSP 可行替代品的争论已经持续了近十年。iSupply、Gartner Dataquest 及其它业界分析师的研究表明当前正处在 ASIC 设计新客户不断减少,FPGA 设计新客户不断增多的趋势当中。 基于 90 nm 工艺制造的下一代平台 FPGA 器件极大地扩展了高性能处理和系统集成的功能选择。随着一些新的应用解决方案的制定,它们将继续推动 ASIC 设计新客户进一步减少。 新千年伊始,业界第一款平台 FPGA Xilinx Virtex-II 和 Virtex-II Pro 器件的推出引发了新一轮的争论。这些高性能器件,凭借其灵活的器件集成能力、可编程 I/O、以及大大降
[新品]
英特尔发售业内首款基于 58G PAM4 技术的 FPGA
今天,英特尔宣布开始发售英特尔® Stratix® 10 TX FPGA,这也是业内唯一一款采用 58G PAM4 收发器技术的现场可编程门阵列 (FPGA)。通过将 FPGA 与 58G PAM4 技术相结合,英特尔 Stratix 10 TX FPGA 可提供比传统解决方案高一倍的收发器带宽性能。这种出色的带宽性能使得英特尔 Stratix 10 TX FPGA 成为下一代应用必不可少的连接解决方案,包括光传输网络、网络功能虚拟化 (NFV)、企业网络、云服务提供商等对高带宽要求极为迫切的 5G 网络应用。 英特尔 Stratix 10 TX FPGA 提供多达 144 个收发器通道和 1 到 58 Gbps 的串行数据
[嵌入式]
英特尔发售业内首款基于 58G PAM4 技术的 <font color='red'>FPGA</font>
小广播
最新测试测量文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved