新型雷达数字电路便携式自动测试系统设计

发布者:数字梦想最新更新时间:2011-07-21 关键字:自动测试  数字电路 手机看文章 扫描二维码
随时随地手机看文章
  基于对ICT测试、功能测试局限性的深入探讨,以及对边界扫描测试技术的研究与实践,本文提出了“MERGE(组合)”边界扫描测试模型的建立方法,并基于此方法,构建了数字电路便携式自动测试系统,实现了对新型雷达数字电路的高速、准确的测试。系统具有硬件设备小巧、便携,性能稳定、可靠,故障隔离率高等优点,适合于战地级实时维修保障,是大型在线测试、功能测试平台的有效补充,较好的解决了测试设备受制于人及战时应急抢修等问题。

  雷达,作为一种重要的军事武器装备,在军事上将其形象的比喻成作战指挥员的“眼睛”,在维护国家安全及领土完整中发挥着举足轻重的作用。但随着数字电路设计及制造技术的发展,特别是CAD设计软件的进步及完善,单一的测试方法如ICT(In-Circuit Test)测试、功能测试等已无法满足新型雷达数字电路测试及故障诊断的要求,边界扫描测试将成为今后雷达装备数字电路故障诊断发展的主流技术。

  自动测试系统实现

  “MERGE(组合)”测试模型的建立

  IEEE 1149.1标准明确的规范了边界扫描构建原理及相应的测试方法。在故障诊断过程中,可利用VLSI芯片自带的边界扫描结构及相关测试指令,有效的实现对VLSI芯片引脚固定型、开路、桥接等故障类型的检测。但待测试的数字电路模块通常包括边界扫描器件和非边界扫描器件,本文提出的MERGE测试模型可通过已有的边界扫描结构实现对非边界扫描芯片的测试,能够拓展边界扫描的测试范围,提高TPS的故障覆盖率。

  基于边界扫描测试技术的基本原理,构建测试系统过程中创造性的提出了“MERGE”结构测试模型,基本思想如图 1所示。其中,B部分为待测数字电路BUT(Board Under Test),A部分为独立于BUT外的边界扫描扩展卡,该扩展卡可看作是一块符合IEEE 1149.1边界扫描设计规范的数字电路。首先,集中将一个完整的数字电路BUT分为如下几个部分:非边界扫描芯片簇(U1),边界扫描芯片簇(U2),混合芯片簇(U3)。在这里“簇”的概念即将多个器件统称为一个“簇”,簇的范围可以根据具体电路规模来进行划分,可以小到单独的一个IC或UUT(Unit Under Test),也可大到一个完整的BUT 。

  (1) MERGE非边界扫描芯片簇(U1):非边界扫描芯片是整个BUT网络中一个有序的子集,是具有特定功能的电路。在MERGE理念中,通过对非边界扫描芯片簇建立单独的功能模型,将其作为边界扫描芯片间的一个中间级信号传输模型,MERGE到边界扫描链路,结合EXTEST边界扫描指令,通过Capture IR→Shift IR→Update IR→Capture DR→shift DR→Update DR等相应操作,达到通过边界扫描链路实现对非边界扫描簇测试的目的。 (2) MERGE混合芯片簇(U3):混合芯片簇指既含有非边界扫描芯片,又含有边界扫描芯片的混合电路(还可以含有一些中间级的模拟电路)。MERGE的思路与(1)类似,模型的验证可通过将一组确定的测试矢量集APPLY至MI(Model Input),经过确定的时间延迟,通过在MO(Model Output)将采集到的响应信号与寄存器中存贮的期望值相比较的方法实现测试。

  (3) MERGE BSEC(边界扫描扩展卡),通过BSEC实现对BUT边缘电路中非边界扫描芯片簇或不含边界扫描芯片的BUT进行边界扫描测试。测试时,将待测BUT作为非边界扫描簇或混合边界扫描簇,而将BSEC当作边界扫描芯片簇,通过MERGE方法,将BUT、接口电路、边界扫描扩展卡电路虚拟成为一个含边界扫描芯片的BUT,具体实现与(1)、(2)类似。

  测试系统硬件设计

  为了减轻系统整机的重量,便于运输及携带,本测试系统前端设备采用笔记本计算机作为主体来完成系统功能的实现和人机界面的交互[3],同时内配GPIB-USB模块、JTAG-Control-PCI-USB控制器,分别控制可编程电源(Agilent 6600)及BS Interface Pod模块。整个硬件设计的核心为BSEC、JTAG-Control-PCI-USB控制器及BS Interface Pod模块。其系统硬件框图如图2所示。

[page]

  边界扫描扩展卡

  MERGE边界扫描扩展卡采用符合IEEE 1149.1边界扫描标准的可测试性设计方案,应用5片XILINX公司的XC95144芯片构建完整的从TDI至TDO的边界扫描链路,其中扫描链路的上游电路及下游电路采用74ACQ244对信号进行缓冲及整形,以增强上游电路的扇出能力,同时整板的边缘连接器采用了牢固可靠、抗腐蚀的欧式Eurocard结构形式的连接器,保证测试信号稳定、可靠。原理图如图 3所示。

  JTAG-Control-PCI-USB控制器

  JTAG-Control-PCI-USB控制器是测试系统笔记本记算机与被测试单元(BUT)进行信号控制的主要部件,实现工控机并行控制指令和数据向符合边界扫描测试协议的串行指令和数据的转换。电路采用DSP+CPLD的电路设计模式,DSP芯片采用TI公司的TMS320LF2407A,运行速度可高达40MIPS、具有至少544字的在片双访问存储器DARAM、2K大小的在片单访问存储器SARAM,32K的片内程序存储器FLASH;CPLD选用ALTERA公司的MAX7000S系列的EPM71285,其集成度为600~5000可用门、有32~256个宏单元和36~155个用户自定义I/O引脚、其3.3V的I/O电平与DSP芯片端口电平兼容、并可通过符合工业标准的I/O引脚JTAG接口实现在线编程及调试。JTAG-Control-PCI-USB控制器是PCI/IEEE 1149.1标准的主控单元,当与BS Interface Pod结合使用时,控制IEEE 1149.1标准自适应测试总线及与之相适应的离散信号。同时,该控制器还可控制施加到测试总线上负责JTAG-Control-PCI-USB控制器与BS Interface Pod进行通讯的低电压差分信号(基于TIA /EIA-644及IEEE 1596.3标准)。BS Interface Pod模块

  BS Interface Pod模块,作为测试输入/输出信号传输的中间级模块,主要实现JTAG-Control-PCI-USB控制器与BUT之间测试通道的扩展和信号的同步与缓存。FPGA(Altera公司,EP20K160EBC365-1)是本电路设计的核心,其功能是将前级JTAG-Control-PCI-USB控制器发出的不同的控制信号转换成UUT测试终端能够识别的TAP控制信号,保证TDI、TCK、TMS、TRST准确施加到UUT的测试端,同时将采集到的TDO信号返回给测试前端控制模块。74LVC125(Buffer)则用来完成信号暂存,输出级的74LVC125还可增强信号的扇出能力。整个BS Interface Pod模块采用抗EMI(电磁干扰)屏蔽封装,前面板预留4个20Pin的JTAG控制端口,另外设计了一个电源指示灯,用于上电确认。

  测试系统软件设计

  系统软件在Windows XP环境下采用Visual C++6.0及National Instruments公司的LabWindows 6.0集成开发环境完成。Visual C++ 6.0能够提供丰富的Windows程序开发功能,灵活性强、编程效率高;LabWindows 6.0提供了多种接口协议、丰富的控件及仪器驱动程序,其支持虚拟仪器技术的特性是其它开发环境无法比拟的,同时它提供了丰富的软件包接口,为软件开发提供了极大的方便。

  软件设计采取了软件模块化及自顶向下的设计原则,首先根据MERGE原则划分电路模块,将测试程序分割成不同的测试模块,其次采用宏的方式构建标准的测试模块并优化模块接口,然后将其它待测模块与该模块接口进行有效链接,再分别进行编译及调试,最后一起进行合并构建完整的测试体。在开发过程中,将该软件分为若干模块不但减少了软件的工作量,而且对于函数的公共部分进行了类的封装,提高了模块的复用性,同时提高了软件本身的可测试性。

  测试优化

  为减少ATE在故障诊断中误判的概率,系统采用加权伪随机向量关系生成、插入间隔刷新测试矢量优化测试矢量和测试过程。

  (1) 加权伪随机测试矢量生成:加权伪随机测试矢量生成能够利用较短的测试码长度(即较短的测试时间)达到较高的测试故障覆盖率。为了缩短测试码并改进故障覆盖率,这种测试矢量生成方式可以调节在输入端产生0或1的概率,有效检测到难检测的故障。在伪随机测试码中,每个输入端产生0或1的概率为50%。

  (2) 插入式间隔刷新:由于数据线具有一定的电平保持特性,因此对于一组数据总线I/O而言,在BS-Cell处于读状态时(如处于Update状态),Cell单元的Output Enable Control Cell处于有效状态,测试矢量通过BS-Cell施加至I/O数据总线,如果下一个时钟节拍,BS-Cell处于写状态(如处于Capture状态),由于数据线的电平保持特性,则有可能在此时间,BS-Cell所Capture回读的数据为上一个时钟节拍的Update数据,造成测试不稳定。解决的办法是在每一次读状态结束后,系统根据读状态的间隔时间,随机产生一组与上一组测试矢量不同的数据,命名为*data,对I/O总线进行间隔刷新。

  实验结果及分析

  现以某新型雷达点迹处理数字电路为例进行系统功能验证。整个电路采用DSP+FPGA的设计架构,其主要芯片包括:5片DSP(ADSP21060)、2片FPGA(Atlera Flex EPF10K系列)、8片双口RAM(QFP封装),其他E2PROM、HC244(SOP封装)、HC245(SOP封装)等。电路设计复杂,芯片多,PCB布局布线密度大,采用ICT、功能测试TPS开发难度大。

  利用本边界扫描自动测试系统,结合MERGE方法,对上述电路板进行TPS开发实验及故障诊断,测试结果如图4所示。

  插入模拟故障(U8-6 stuck to 0),重新仿真:扫描链测试→PASS→B-Scan器件簇测试→PASS→NB-Scan器件簇测试→Failed (Report: Pin(s): U3-25,R26-2,U8-6,R26-1 possible stuck at low,the BS nodes is U31-21(R/W))。

  上述仿真结果表明,融合MERGE方法所构建的基于边界扫描的板级自动测试系统,自动化程度高,故障隔离准确有效。

 

 

关键字:自动测试  数字电路 引用地址:新型雷达数字电路便携式自动测试系统设计

上一篇:感应无线位置检测系统设计与实现
下一篇:使用系统总线测量和改善嵌入式系统的性能

推荐阅读最新更新时间:2024-03-30 22:16

示波器的组成--示波器由哪几个部分组成的?
  在数字电路实验中,需要使用若干仪器、仪表观察实验现象和结果。常用的电子测量仪器有万用表、逻辑笔、普通示波器、存储示波器、逻辑分析仪等。万用表和逻辑笔使用方法比较简单,而逻辑分析仪和存储示波器目前在数字电路教学实验中应用还不十分普遍。示波器是一种使用非常广泛,且使用相对复杂的仪器。本章从使用的角度介绍一下示波器的原理和使用方法。 示波器工作原理   示波器是利用电子示波管的特性,将人眼无法直接观测的交变电信号转换成图像,显示在荧光屏上以便测量的电子测量仪器。它是观察数字电路实验现象、分析实验中的问题、测量实验结果必不可少的重要仪器。示波器由示波管和电源系统、同步系统、X轴偏转系统、Y轴偏转系统、延迟扫描系统、标准信号源组成
[测试测量]
高速数字电路中电子隔离应用
  讨论了在一个隔离层上进行光、磁(电感)和电气(电容)信号传输的优点和缺点,并对ISO72x系列数字隔离器中使用的电容耦合技术作了特别的重点阐述。   1. 引言   隔离就是将一部分与其他部分中的非理想影响分离开来。在电子电路中,电介质通过阻断直流电(DC)实现电路隔离。那么被隔离的电路如何在一个更大的电气系统中运行呢?这个问题的答案便是本应用报告的主题。   随着德州仪器(TI)和其他供应商推出的产品数量不断增加,隔离信号的传输选项也随之增加,从而使设计人员在产品选择上变得更加复杂。本报告阐述了隔离器的重要特性,并说明了各产品之间的差异和相似之处。   在对电路隔离的必要性进行回顾之后,我们对电介质信号传输的三种方
[嵌入式]
安捷伦科技宣布将进入低成本自动测试设备市场
  安捷伦科技公司(NYSE: A)日前宣布,针对数字和混合信号消费器件测试推出93000超小型测试头(CTH),藉此进入低成本自动测试设备(ATE)市场。安捷伦在93000可扩充平台中最新增加了这一产品,满足了制造商对测试复杂的高性能系统级芯片(SOC) 不断增长的低成本解决方案需求。目前,这些SOC正广泛用于大批量低成本消费电子器件中。 93000 超小型测试头灵活性高,进一步保护了制造商在自动测试设备中的投资。它体积小,可以有效用于供应链及一系列环境中,包括工程设计、晶片筛选和最终测试。它满足了一系列SOC应用的测试需求,如LCDTV控制器、DVD、光驱、便携式媒体播放器中使用的嵌入式存储器、高速通信接口和优质音频/视频接口
[焦点新闻]
基于CPLD的数字电路设计
0 引 言 可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。 随着数字集成电路的不断更新和换代,特别是可编程逻辑器件的出现,使得传统的数字系统设计方法发生了根本的改变。可编程逻辑器件的灵活性使得硬件系统设计师在实验室里用一台计算
[单片机]
基于CPLD的<font color='red'>数字电路</font>设计
自动测试系统中的波形数字化示波器
功能完整的数字电子示波器   电子示波器是实验室、工厂和现场的工程人员广泛使用的仪器,事实上电子示波器也是通过电子测试测量仪器类中,销量最大和销售金额最高的产品。在30年代末至40年代初,受电视广播和雷达测距迅速发展的市场驱动,模拟电子示波器基本定型,划分为垂直放大、横向扫描、触发同步和示波管(CRT)显示的四大部分。模拟电子示波器的实时带宽在70年代达到1000MHz的高峰,随着数字技术和集成电路的出现,以真空管和宽带放大电路为主导的模拟电子示波器,从80年代开始逐步由数字电子示波器所取代。随着信息技术和数字通信市场的爆炸性发展,在90年代后斯数字电子示波器的实时带宽已超过1GHz。进入二十一世纪2010年代,数字电子示波
[测试测量]
<font color='red'>自动测试</font>系统中的波形数字化示波器
VTC 6100作为蜂窝网络测试的自动测试系统
VTC 6100作为蜂窝网络测试和RF射频站点调查的自动测试系统   VTC 6100 车载PC特别用于移动车载操作,并有相应的行业标准,包括e13 和 EN 50155认证。这个坚固的PC是基于超紧凑铝制机箱设计,具有卓越的耐冲击和抗振动性能。因移动通讯,导航和追踪等应用功能,VTC 6100 支持GSM, GPRS, GPS, WCDMA, HSDPA, WLAN 和 Bluetooth。同时提供智能引擎点火检测,电源开/关延迟控制等功能,使之能适应各种车载电源条件。此外,电源开/关延迟设置和低压保护设置都可以由软件控制。为提高灵活性, VTC 6100 同时支持6–36V DC电源输入和外接的智能电池备份作为不间断电源支持
[测试测量]
VTC 6100作为蜂窝网络测试的<font color='red'>自动测试</font>系统
稳压电源自动测试系统设计
摘要: 稳压电源是雷达各个分系统的重要部分, 它直接决定了雷达是否能正常工作。为了解决雷达稳压电源传统指标测试效率低和准确率不高的问题, 提出了自动测试的系统设计方法, 介绍了稳压电源自动测试系统的组成和功能, 阐述了自动测试系统完成测试的过程和数据处理方法, 并与传统测试方法进行了比较, 展示了自动测试系统的优越性。   0   引 言   稳压电源是现代电子系统的一个重要组成部分, 特别是雷达这样的大规模的电子设备, 需要的稳压电源型号和数量更多。并且随着技术的发展及雷达的更新换代, 稳压电源的型号数量还在不断增加, 这给稳压电源的测试带来了挑战。为了减轻测试人员的工作负担, 减少测试时间和测试人员配置, 设计一个稳压
[电源管理]
稳压电源<font color='red'>自动测试</font>系统设计
基于Delphi的直流伺服电机自动测试系统的设计
  本自动测试系统要求完成几种不同类型的直流伺服电机的测试。这些电机具有一个共同的特点:转速高、工作电流低,其中直流伺服电机J40SY272A的性能参数见表1。经过方案调研和审核,选取Magtrol的测功机HD510、HD710、测功机控制器DSP6001、三相电力分析仪6530,2台安捷伦HP6673A大功率直流电源组建系统。   系统的机械部分是测试设备同被测电机连接的装置,如联轴器及法兰盘支架。由于不同种类的电机其固定方式、电机尺寸、扭力及转速差别较大,所以法兰盘支架是针对每一特定型号的电机专门设计的,为更好的平衡和补偿附加扭力,采用英国HUCO公司生产的多连杆柔性联轴器,同时设计了保护电路以保证测试系统的功能及安全性。  
[测试测量]
基于Delphi的直流伺服电机<font color='red'>自动测试</font>系统的设计
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved