ADC转换器测试技术

发布者:创新火箭最新更新时间:2016-08-26 来源: eefocus关键字:ADC转换器  测试技术 手机看文章 扫描二维码
随时随地手机看文章
ADC(Analog-to-Digital Converter)即模拟/数字转换器。现实世界中的信号,如温度、声音、无线电波、或者图像等,都是模拟信号,需要转换成容易储存、进行编码、压缩、或滤波等处理的数字形式。模拟/数字转换器正是为此而诞生,发挥出不可替代的作用。

高速、高精度、低功耗、多通道是ADC未来的发展趋势
目前,随着数字处理技术的飞速发展,在通讯、消费电器、工业与医疗仪器以及军工产品中,对高速ADC的需求越来越多。以通讯领域出现的新技术“软件无线电”为例,其与传统数字无线电的主要区别之一就是要求将A/D、D/A变换尽量靠近射频前端,将整个RF段或中频段进行A/D采样。如果将A/D移到中频,那么这种系统会要求数据转换器有几十到上百兆的采样率。同时要求数据转换器对高频信号有很小的噪音和失真,以避免小信号被频率相近的大信号所掩盖。

高精度也是ADC未来的发展趋势之一。为满足高精度的要求,数字系统的分辨率在不断提高。在音频领域,为了在音频处理系统中获得更加逼真的高保真声音效果,需要高精度的ADC。在测量领域,仪表的分辨率在不断提高,电流到达nA级,电压到mV级。目前已经出现分辨率达到28bit的ADC,同时人们也在研究更高分辨率的ADC。

低功耗已经成为人们对电子产品共有的的要求。当SOC(片上系统)的设计者们在为散热问题头疼的时候,便携式电子产品中的开发商们也在为怎样延长电池使用时间而动脑筋。对于使用于此的ADC而言,低功耗的重要性是显而易见的。

在某些应用中(如医学图像处理),需要多路信号并行处理的,这驱使ADC的制造商们把多个ADC集成在一块IC上。在这一类芯片中,如果使用传统的并行接口,将意味着数字管脚的激增,所以大都是使用了CDF(Clock-Data-Frame)的并行转串行技术。

高速AD测试中的难点
高精度ADC的采样率不高,测试关键是要有高精度的信号源。而高速ADC测试是一项更具挑战性的工作,其中采样时钟的Jitter和高速数字接口是两个必须面对的难题。

采样时钟的Jitter(抖动)问题
随着输入信号和采样频率的增大,ADC的采样时钟所携带的Jitter,在很大程度上影响到测试结果,使之成为一项很艰难的工作。这中间有两个重要的关系需要考虑,第一个重要的关系见图1的推导。

这是在暂不考虑量化误差的情况下,ADC的采样时钟所携带的Jitter与ADC信噪比之间的关系。这一关系也表明ADC的信噪比会受采样时钟Jitter所限。公式推导中,在计算采样误差幅度时,选取了t=0的时刻,因为此时正弦信号的斜率最大,得到的采样误差最大。表1是由式1得到的结果,从中可以看到,被测试的输入信号频率越大,对信噪比的要求越高,则对采样时钟Jitter的要求越苛刻。如输入信号是50.1MHz的正弦波,在不考虑量化误差的情况下,信噪比要测到55dB,则要求采样时钟的Jitter不能大于5.649140981ps。如果再考虑量化误差的带来的影响,则需要更小的Jitter。

时钟Jitter并不是高速ADC性能的唯一限制。需要考虑的第二个重要的关系是ADC的分辨率与信噪比之间的关系,

即SNR=6.02×Bits+1.76——(2)

这是从量化噪声方面考虑得到的公式,由它可以计算理想ADC信噪比的理论上限。
综合考虑以上两点,再加上DNL和热噪声的因素,得到以下的简化公式。

式中第二项表示除采样时钟Jitter之外的因素,包括量化噪声、DNL和热噪声,N代表ADC的位数。由这个公式,可以计算出测试ADC时所能容忍的采样时钟的最大Jitter。具体的做法是,输入很低频率的信号,做一次SNR测量,使得式3中第一项可以忽略不计,从而得到ε的值。然后根据ε和芯片可能达到的SNR,再次利用此公式,去计算出能允许的采样时钟的最大Jitter,从而判断测试系统,例如ATE设备提供的时钟,是否能够满足测试要求。

ADC高速接口问题
伴随ADC向高速发展的趋势,其数据输出速率也越来越高(图2)。在多通道ADC中,由于采用并行转串行的技术,会要求更高的数据传输速率。目前高速ADC一般采用高速、低摆幅的差分信号输出,如LVDS和SLVS。怎样才能准确无误地接收到这些高速,低摆幅的信号,是高速ADC测试所要解决的另一个重要问题。

由于输出信号摆幅低,如LVDS,单端摆幅只有350mV,如果测试所用的ATE设备以单端信号的方式,分别对两路差分信号进行采样,由于这种方法破坏了差分信号的抗干扰结构,再加上信号速度高,使得采样时ADC的输出信号很容易被环境噪声所淹没,出现误码。所以这时就要求ATE设备在采样通道中,集成有真正的差分比较器,以保证采集这种低摆幅差分信号的正确性。

ATE设备面临挑战
ADC的发展趋势将对ATE设备提出很高的要求。目前ATE设备商也在积极研发支持高速、高精度、高集成度、并行测试需求的新产品以应对这一挑战。

关键字:ADC转换器  测试技术 引用地址:ADC转换器测试技术

上一篇:测试线材的滤波器效应和负载效应
下一篇:音频放大器PSRR测量技术及其电源纹波效应探讨

推荐阅读最新更新时间:2024-03-30 23:22

超小型模数转换器提升低功耗的医疗设计电路图及原理
医疗设备的发展正在彻底变革家庭医疗保健市场,人们无需离开家门就能诊断出各种健康状况。技术的发展使得便携式自助护理保健系统成为现实,这些系统可以帮助人们监视诸如血压、血糖和体温等重要指标。   家庭医疗监察和监视系统可以帮助人们掌控自己的健康状况,但是这些医疗设备必须快速和高效率,并能在最重要的时候保证工作。随着便携式医疗传感器的发展,更长电池寿命和更小外形尺寸的需求对非组织入侵式护理来说变得愈加关键。   医疗测量设备一般需要整合多种信号调节电路,包括放大器、滤波、参考源和模数转换器(ADC)等,才能分辨和识别传感器信号。除了小尺寸外,读取传感器输出的模拟电路要求低功率工作也很重要,这样才能提供更长的电池寿命和更多的读取
[模拟电子]
超小型<font color='red'>模数转换器</font>提升低功耗的医疗设计电路图及原理
STM32单片机多串口通信仿真测试技术研究
引言 STM32单片机是基于高性能CortexM3内核的32位单片机,其外设功能强大,最大工作频率为72 MHz。本文选用的STM32103VET6芯片,有5个USART、3个SPI口、2个I2C接口,便于产品与上位机的通信。采用基于库函数的编程方法,能很快地进行产品开发。 本文采用基于RealView、VSPD(虚拟串口)和串口调试软件的联合仿真调试技术,可以在没有硬件平台的情况下,完成多串口收发通信软件的开发和测试。 1多串口通信的软件设计原理 使用STM32的USART1~USART3。在不进行引脚重映射的情况下,USART1_Tx引脚为PA9,USART1_Rx引脚为PA10,USART2_Tx引脚为PA2
[单片机]
STM32单片机多串口通信仿真<font color='red'>测试技术</font>研究
边界扫描测试技术
  扩展到系统级的基础结构是提供单点接入到多扫描链,以支持隔离的诊断能力。这可以用于CPLD和FPGA系统内配置的最佳化,以及编程闪存时存储器读/写周期的最佳化。   它也支持板到板内连测试(用于背投内连失效诊断)到端口连接器引脚级。另一个优点是在产品装运前提供系统测试,这包括固件检验和简化固件更新。   扩展边界扫描到系统级提供执行嵌入式测试结构(即器件级BIST)的基础结构,这可在EPGA、ASIC和SoC中实现。   另外,它提供单点接入能力来支持环境重点测试和精确的引脚级诊断。   拓扑结构   选择边界扫描系统结构对于路由TAP测试接入端口是重要的,并将确定选择哪些系统级器件。有三种主要的TAP路由方式:ring(
[测试测量]
边界扫描<font color='red'>测试技术</font>
MAX11040K/MAX11060 4通道数模转换器(ADC)
MAX11040K/MAX11060是24-/16-bit,4通道,同时采样,数模转换器(ADC)。该设备允许多达32使用内置的功能来同步级联多达8个设备通道同步采样。该设备的串行接口可以读取所有使用一个命令级联设备的数据。四调制器同时转换具有可编程数据输出,从0.25ksps至64ksps速率每个全差分模拟输入。该设备实现在16ksps SNR为106dB和一百一十七分贝在为1ksps(MAX11040K)信噪比。这些器件工作在+3 V单电源。差分模拟输入范围为使用内部参考电压时±为2.2V,外部引用是可选的。每个输入的保护而不会损害到± 6V的过电压。这些器件使用内部晶体振荡器或外部时钟源。   该设备是兼容SPI™,QSP
[模拟电子]
Linear推出微型模块模数转换器LTM9012
加利福尼亚州米尔皮塔斯 (MILPITAS, CA) – 2012 年 4 月 25 日 – 凌力尔特公司 (Linear Technology Corporation) 推出 4 通道 14 位、125Msps 微型模块 (µModule®) 模数转换器 (ADC) LTM9012,该器件集成了固定增益驱动器、无源滤波和旁路电容。在医疗成像系统、MIMO (多输入多输出) 4G 基站等高通道数目应用中,集成的 µModule 转换器可极大地减小占用的电路板面积。这种高集成度允许使用密度更大、尺寸更小的电路板,同时消除了在优化驱动器至 ADC 接口时常常需要昂贵的重复布局。这样一来,可以极大地减少设计和调试时间,并使产品更快上市。
[模拟电子]
NI助力汽车测试技术革新
让所有测试工程师与时俱进 人人均可利用飞速发展的技术 随着汽车变得更加智能,现代汽车正在经历一场巨大的变革。电气化、主动安全和V2X等趋势将改变我们对交通运输和生活方式。一开始的备用摄像头和停车辅助等便利功能现在已演变成紧急制动等救生功能。汽车也正在成为它们自己的微电网,不仅能够存储能量,还能通过再生制动等技术恢复能量。但强大的力量也伴随着巨大的责任。这一责任直接置于汽车测试部门的肩上,他们必须开发测试功能来确保这些系统的质量、可靠性和安全性。本文将探讨这些趋势所带来的汽车挑战,以及测试工具如何不断发展才能跟上创新的步伐。 加强所有汽车的安全性和机动性 每年全球交通事故造成超过125万人死亡,数百万人受伤1。随着汽车朝着
[测试测量]
NI助力汽车<font color='red'>测试技术</font>革新
深度解析高阻器件低频噪声测试技术
  1电压噪声测试技术的验证   1.1测试技术验证方案及验证标准   为了验证该系统的可靠性,我们采用图3.9中的测试方法对1M的厚膜电阻进行了电压噪声测试,其中Rx为待测阻值为1M的厚膜电阻,Rt为400K绕线电阻,R1为25K可变绕线电阻,R2为10K绕线电阻。   这里要注意,以上电阻的阻值都是标称容值,实际的阻值会与标称值有一定差异,因此在实际测试时,需要调整R1,直至两边电桥平衡。电桥平衡的表现是放大器输入信号中无直流偏置。放大器采用自行设计的AD743放大电路。验证标准分别采用一个定性验证标准和一个定量验证标准。   如果测试结果是正确的,我们会在信号功率谱密度的低频段看到明显的1/f噪声信号曲线,或者是1/
[测试测量]
深度解析高阻器件低频噪声<font color='red'>测试技术</font>
高功耗 低噪声 8位高速模数转换器【ADI】
2011-02-17 10:00 北京2011年2月17日电 -- Analog Devices, Inc.(ADI),最近针对仪器仪表和通信应用推出两款8位、高速、低功耗、低噪声 ADC(模数转换器)AD9284和AD9286。这两款8位高速 ADC 均采用流水线架构,310 mW 的功耗创业界最低水平。 AD9284 AD9286 高速低功耗8位 ADC AD9284 是业界首款双通道、8位、250 MSPS ADC;AD9286则是业界功耗最低的8位、500 MSPS ADC,能以低于竞争产品40%的功耗提供8位分辨率。两款转换器具有 49.3 dBFS 的高信噪比 (SNR),支持宽动态信号范围,无杂
[模拟电子]
高功耗 低噪声 8位高速<font color='red'>模数转换器</font>【ADI】
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved