详析数字I/O和逻辑分析仪常用术语

发布者:和谐共融最新更新时间:2016-10-13 来源: elecfans关键字:数字IO  逻辑分析仪 手机看文章 扫描二维码
随时随地手机看文章
 

  本文介绍了数字I/O和逻辑分析仪的常用术语和定义。

  1.抖动

  抖动是指与事件理想时序的偏差,并通常基于参考信号的过零点进行测量。 抖动通常来自于串扰、同步开关输出和其它定期发生的干扰信号。 由于抖动会随时间变化,抖动的测量和量化既可以是秒级范围内视觉估计,也可以是基于统计的测量,比如基于标准偏差随时间变化的统计测量。

  图1.数字信号抖动示例

  图1.数字信号抖动示例

  2.偏移

  对于定时(动态)生成,通道间偏移定义为两个数据通道对应边沿之间的时间差。 例如,如果两个数据通道均设置为在特定采样时从低电平转换为高电平,两个通道上升沿之间的时间差就是两个通道之间的通道间偏移。

  对于动态采集,通道间偏移定义为每个数据通道采样时间之间的差。 每次采集采样点时,每个数据通道进行采样的时间是不相同的,但是它们之间的时间差非常小,通常会落在某个特定的时间窗口内。 这个时间窗口就称为通道间偏移。

  下图显示了一组信号的通道间偏移。

  图2.数字信号偏移示例

  图2.数字信号偏移示例

  指定的通道间偏移一般是指某个设备上所有数据信道之间的偏移。

  3.上升时间和下降时间

  上升时间(trise) 是指信号在高低电平之间从高电平的20%上升到80%所经历的时间。 下降时间 (tfall)是指信号在高低电平之间从高电平的80%下降到20%所经历的时间。

  图3.数字信号上升时间和下降时间图

  图3.数字信号上升时间和下降时间图

  4.过冲和下冲

  前冲和过冲主要指脉冲上升或者下降沿前(前冲)或后(过冲)的脉冲瞬时电平峰值失真。 图4显示了信号前冲和过冲的一个例子。

  注意:过冲、前冲和下冲均是不正常现象。

  图4.数字信号过冲、前冲和下冲图

  图4.数字信号过冲、前冲和下冲图

  5.稳定时间

  稳定时间(tS)是指放大器、继电器或其它电路达到稳定运行所需的时间。 对于信号采集而言,满幅阶跃的稳定时间是指信号达到一定的精度并保持在这个精度范围内所经历的时间。

  图5.数字信号的稳定时间图

  图5.数字信号的稳定时间图

  6.占空比

  对于时钟信号,占空比是指波形处在逻辑高电平的时间与波形周期之间的比值。 下图显示了两个具有不同占空比波形之间的差异。 请注意,占空比为30%的波形处于逻辑高电平的时间少于占空比为50%的波形。

  图6. 数字信号占空比图

  图6. 数字信号占空比图

  7.迟滞

  迟滞是指检测到信号从逻辑高电平转变为逻辑低电平和从逻辑低电平转变为逻辑高电平时的电压电平之差值。 请参阅图7的迟滞图解。

  图7.数字信号的迟滞图

  图7.数字信号的迟滞图

  所有数字逻辑器件的数字输入均存在一定程度的迟滞。 特定设备的滞环幅值可以通过以下公式计算得到:

  迟滞 ≈ VIH - VIL

  在输入端数字信号的上升沿,设备在VIH时检测到信号从逻辑低电平转变为逻辑高电平。 相反地,当设备输入端电压低于VIL时设备检测到信号的电平从逻辑高变为逻辑低。

  迟滞是数字设备一个非常有用的属性,因为它可在一定程度上抑制数字系统的高频噪声。 这种噪声通常是由逻辑电平转换的高边沿速率反射引起的,如果仅使用一个电压阈值来确定逻辑状态的变化,该噪声可能会导致数字设备进行错误的电平转换检测。 这一现象可通过图8清晰看出。

  图8.噪声可能对迟滞造成的影响

  图8.噪声可能对迟滞造成的影响

  在该图中,第一个采样点为一个逻辑低电平。 第二采样点也是一个逻辑低电平,因为信号电平尚未冲过高电平阈值。 第三和第四个采样点是逻辑高电平,第五个采样点是逻辑低电平。

  对于具有固定电压阈值的设备,系统的噪声抗扰度(NIM)和迟滞是由系统的组件决定。 例如,部分NI数字I/O设备可允许您控制系统的NIM和迟滞。 系统NIM和迟滞可使系统具有一定的噪声抗扰度,但对于特定的逻辑设备,通常需要在这两者之间做出权衡——迟滞越大,NIM越小;反之亦然。 如果要正确设置电压阈值,您必须仔细检查系统的信号质量,以确定您是需要在高低电平时获得更高的抗噪性能(更高的NIM)还是需要在逻辑电平转换时获得更高的抗噪性能(更高的滞环)。


关键字:数字IO  逻辑分析仪 引用地址:详析数字I/O和逻辑分析仪常用术语

上一篇:频谱分析仪六大常见问题解答
下一篇:带你深度温习数字I/O和逻辑分析仪常用术语

推荐阅读最新更新时间:2024-03-30 23:26

逻辑分析仪的作用_逻辑分析仪怎么用
逻辑分析仪是一种类似于示波器的波形测试设备,它可以监测硬件电路工作时的逻辑电平(高或低),并加以存储,用图形的方式直观地表达出来,便于用户检测,分析电路设计(硬件设计和软件设计) 中的错误,逻辑分析仪是设计中不可缺少的设备,通过它,可以迅速地定位错误,解决问题,达到事半功倍的效果。 逻辑分析仪的作用 逻辑分析仪是利用时钟从测试设备上采集和显示数字信号的仪器,最主要作用在于时序判定。由于逻辑分析仪不像示波器那样有许多电压等级,通常只显示两个电压(逻辑1和0),因此设定了参考电压后,逻辑分析仪将被测信号通过比较器进行判定,高于参考电压者为High,低于参考电压者为Low,在High与Low之间形成数字波形。例如:一个待测信号使用
[测试测量]
<font color='red'>逻辑分析仪</font>的作用_<font color='red'>逻辑分析仪</font>怎么用
是德科技推出针对DDR4x16系统的逻辑分析仪BGA内插探头解决方
是德科技公司发布配合逻辑分析仪执行DDR4x16 DRAM设计测试的全新球形栅状阵列(BGA)内插器解决方案。该解决方案能够快速且精确地捕获地址、命令和数据信号,以完成设计调试和验证测量。Keysight W4631A BGA内插器适用于逻辑分析仪,是全球速度最快的内插器解决方案,搭配Keysight E5849A探头可以满足高速数据DDR4 DRAM设计探测需求。 随着产业界高速存储总线和系统全面转向数据速率高达3.2 Gb/s的DDR4,工程师在开发和测试用于服务器与嵌入式设备等应用的下一代存储器系统时将面临严峻挑战,而精确探测和捕获信号对全新设计调试与验证的重要性正在日益凸显。 W4631A内插器方案通过对DDR4x16
[测试测量]
使用逻辑分析仪Acute TravelLogic Analyzer进行SPI NAND驱动开发调试
前言 逻辑分析仪对于嵌入式开发工程师尤其是驱动开发工程师来说是必不可少的工具, 逻辑分析仪的两大功能:信号抓取,协议分析必不可少,前者以来硬件,后者依赖软件。当然方便灵活的触发,体验好的GUI,方便的测量工具,等辅助功能也是评价其好坏的标准,性能方面通道数,采样率,支持触发电平, 滤波,存储容量,传输速率等都是高端与低端区别最主要的指标。尤其对于高性能越到最后提高一点性能,成本就高很多,技术要求也高很多,国产高端分析仪不多。 对于底层数字信号,没有逻辑分析去抓包,将无法进行分析调试, 没有协议分析功能靠人工解析将是噩梦,所以逻辑分析仪必不可少。本篇以Acute TravelLogic Analyzer 这个分析仪为例进行一个S
[测试测量]
使用<font color='red'>逻辑分析仪</font>Acute TravelLogic Analyzer进行SPI NAND驱动开发调试
如何巧用逻辑分析仪分析数字信号?
时序和协议是数字系统调试的两大关键点,也是逻辑分析仪最能发挥价值的地方。如何使用逻辑分析仪快速地完成接线配置并采集到数据呢?这里以IIC协议为例为大家实测演示。 数字系统逻辑关系是通讯研发过程中的关键,它直接影响到整个设备系统能否正常工作。 虽然示波器也能做部分数字信号分析,但受限于通道数(一般只有4个通道)和存储深度(较小)。逻辑分析仪可以达到34通道,记录深度最长可达2G,再配合数据压缩算法,大大提高了工程师测试时序分析的效率。 下面以IIC为例,分享逻辑分析仪测试步骤。 一、准备工作 测试主要为被测对象、逻辑分析仪、电脑,IIC协议信号。 逻辑分析仪使用标配的电源适配器供电,并按下电源键。用USB线将
[测试测量]
如何巧用<font color='red'>逻辑分析仪</font>分析<font color='red'>数字</font>信号?
正确选择和使用逻辑分析仪
一、逻辑分析仪的发展 自20世纪70 年代初研制成微处理器,出现4位和8位总线,传统示波器的双通道输入无法满足8位字节的观察。微处理器和存储器的测试需要不同于时域和频域仪器。数域测试仪器应运而生。HP公司推出状态分析仪和Biomation公司推出定时分析仪(两者最初很不相同)之后不久,用户开始接受这种数域测试仪器作为最终解决数字电路测试的手段,不久状态分析仪与定时分析仪合并成逻辑分析仪。 20世纪80 年代后期,逻辑分析仪变得更加复杂,当然使用起来也就更加困难。例如,引入多电平树形触发,以应付条件语句如IF、THEN、ELSE等复杂事件。这类组合触发必然更加灵活,同时对大多数用户来说就不是那样容易掌握了。 逻辑分析仪的探头日益
[测试测量]
用FPGA动态探头与数字VSA对DSP实时分析
  随着 FPGA 在数字通信设计领域(蜂窝基站、卫星通信和雷达)的高性能信号处理电路中成为可行的选择,分析和调试工具必须包括能帮助您在最短时间内得到电路最佳性能的新技术。   虽然现在已经有多种连接仿真与射频模拟信号的信号分析工具,但重要的是要能够测量 FPGA 子电路中的信号质量[谱图、I-Q 星座图、误差矢量幅度(EVM)]。将安捷伦(Agilent)的 89601A 矢量信号分析(VSA)软件与逻辑分析仪产品(1680、1690 和 16900 家族)连接构成数字 VSA 工具。当这一工具与Xilinx ChipScope Pro 及 Agilent 跟踪内核一起使用时,就能快速和容易地对 FPGA 设计中的任何地方
[嵌入式]
用FPGA动态探头与<font color='red'>数字</font>VSA对DSP实时分析
逻辑分析仪与示波器的功能对比
逻辑分析仪与示波器的功能对比 从诞生开始,逻辑分析仪往往给人三种印象: ①价格昂贵,操作麻烦; ②对使用者的要求较高; ③与示波器功能大同小异,只是多增加了通道和部分时序功能。 实质上现在逻辑分析仪和示波器既在融合,也在测试原理上发生了较大的差异;再加上IT技术发展,基于计算机接口技术和处理技术的采集式虚拟逻辑分析仪出现,逻辑分析仪已逐渐在降低成本,走入普通研究室,逻辑分析仪和示波器一样已逐渐成为基本的测试工具。 在电子测试领域,示波器是最早的测试设备,起源于雷达扫描原理,对信号波形的采集和再现,源于传统的模拟信号和模拟电路的测试基础。随着数字技术发展,对数字信号测试越来越重要,最早的数字信号测试,往往借着于示波
[模拟电子]
<font color='red'>逻辑分析仪</font>与示波器的功能对比
逻辑分析仪硬件电路毛刺信号分析
  引言   毛刺往往是造成硬件故障的 元凶 ,但由于它持续时间非常短,幅度小, 来无踪去无影 ,用示波器又很难捕捉,令工程师非常头疼。好多工程师不得不采用其他的办法来查找原因,耗时且费力。   现我们就以实际的案例来向大家说明逻辑分析仪定时分析功能在硬件调试时的功用。特别说明一点的是本例中使用的是虚拟逻辑分析仪即基于USB式的。   地址计数器   4位地址AB3-0   时钟   RAM   数据输入   数据输入   数据输出   图1. 四位存储器原理示意图   图1 为一个有故障的存储器电路示意,故障的现象是存入的数据和读出的数据有出入,这属于硬件故障。首先用逻辑分析仪的定时分析观测加至RAM的
[测试测量]
<font color='red'>逻辑分析仪</font>硬件电路毛刺信号分析
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved