带你深度温习数字I/O和逻辑分析仪常用术语

发布者:星辰耀眼最新更新时间:2016-10-13 来源: elecfans关键字:数字IO  逻辑分析仪  常用术语 手机看文章 扫描二维码
随时随地手机看文章
 

  本文介绍了数字I/O和逻辑分析仪的常用术语和定义。

  1.抖动

  抖动是指与事件理想时序的偏差,并通常基于参考信号的过零点进行测量。 抖动通常来自于串扰、同步开关输出和其它定期发生的干扰信号。 由于抖动会随时间变化,抖动的测量和量化既可以是秒级范围内视觉估计,也可以是基于统计的测量,比如基于标准偏差随时间变化的统计测量。

  图1.数字信号抖动示例

  图1.数字信号抖动示例

  2.偏移

  对于定时(动态)生成,通道间偏移定义为两个数据通道对应边沿之间的时间差。 例如,如果两个数据通道均设置为在特定采样时从低电平转换为高电平,两个通道上升沿之间的时间差就是两个通道之间的通道间偏移。

  对于动态采集,通道间偏移定义为每个数据通道采样时间之间的差。 每次采集采样点时,每个数据通道进行采样的时间是不相同的,但是它们之间的时间差非常小,通常会落在某个特定的时间窗口内。 这个时间窗口就称为通道间偏移。

  下图显示了一组信号的通道间偏移。

  图2.数字信号偏移示例

  图2.数字信号偏移示例

  指定的通道间偏移一般是指某个设备上所有数据信道之间的偏移。

  3.上升时间和下降时间

  上升时间(trise) 是指信号在高低电平之间从高电平的20%上升到80%所经历的时间。 下降时间 (tfall)是指信号在高低电平之间从高电平的80%下降到20%所经历的时间。

  图3.数字信号上升时间和下降时间图

  图3.数字信号上升时间和下降时间图

  4.过冲和下冲

  前冲和过冲主要指脉冲上升或者下降沿前(前冲)或后(过冲)的脉冲瞬时电平峰值失真。 图4显示了信号前冲和过冲的一个例子。

  注意:过冲、前冲和下冲均是不正常现象。

  图4.数字信号过冲、前冲和下冲图

  图4.数字信号过冲、前冲和下冲图

  5.稳定时间

  稳定时间(tS)是指放大器、继电器或其它电路达到稳定运行所需的时间。 对于信号采集而言,满幅阶跃的稳定时间是指信号达到一定的精度并保持在这个精度范围内所经历的时间。

  图5.数字信号的稳定时间图

  图5.数字信号的稳定时间图

  6.占空比

  对于时钟信号,占空比是指波形处在逻辑高电平的时间与波形周期之间的比值。 下图显示了两个具有不同占空比波形之间的差异。 请注意,占空比为30%的波形处于逻辑高电平的时间少于占空比为50%的波形。

  图6. 数字信号占空比图

  图6. 数字信号占空比图

  7.迟滞

  迟滞是指检测到信号从逻辑高电平转变为逻辑低电平和从逻辑低电平转变为逻辑高电平时的电压电平之差值。 请参阅图7的迟滞图解。

  图7.数字信号的迟滞图

  图7.数字信号的迟滞图

  所有数字逻辑器件的数字输入均存在一定程度的迟滞。 特定设备的滞环幅值可以通过以下公式计算得到:

  迟滞 ≈ VIH - VIL

  在输入端数字信号的上升沿,设备在VIH时检测到信号从逻辑低电平转变为逻辑高电平。 相反地,当设备输入端电压低于VIL时设备检测到信号的电平从逻辑高变为逻辑低。

  迟滞是数字设备一个非常有用的属性,因为它可在一定程度上抑制数字系统的高频噪声。 这种噪声通常是由逻辑电平转换的高边沿速率反射引起的,如果仅使用一个电压阈值来确定逻辑状态的变化,该噪声可能会导致数字设备进行错误的电平转换检测。 这一现象可通过图8清晰看出。

  图8.噪声可能对迟滞造成的影响

  图8.噪声可能对迟滞造成的影响

  在该图中,第一个采样点为一个逻辑低电平。 第二采样点也是一个逻辑低电平,因为信号电平尚未冲过高电平阈值。 第三和第四个采样点是逻辑高电平,第五个采样点是逻辑低电平。

  对于具有固定电压阈值的设备,系统的噪声抗扰度(NIM)和迟滞是由系统的组件决定。 例如,部分NI数字I/O设备可允许您控制系统的NIM和迟滞。 系统NIM和迟滞可使系统具有一定的噪声抗扰度,但对于特定的逻辑设备,通常需要在这两者之间做出权衡——迟滞越大,NIM越小;反之亦然。 如果要正确设置电压阈值,您必须仔细检查系统的信号质量,以确定您是需要在高低电平时获得更高的抗噪性能(更高的NIM)还是需要在逻辑电平转换时获得更高的抗噪性能(更高的滞环)。


关键字:数字IO  逻辑分析仪  常用术语 引用地址:带你深度温习数字I/O和逻辑分析仪常用术语

上一篇:详析数字I/O和逻辑分析仪常用术语
下一篇:频谱仪带宽的正确设置

推荐阅读最新更新时间:2024-03-30 23:26

saleae 逻辑分析仪使用注意事项
串扰问题 因此在测试时,尽量不要使用相邻的两通道。
[测试测量]
saleae <font color='red'>逻辑分析仪</font>使用注意事项
逻辑分析仪数字电路测试中的触发选择
  1 引 言   随着数字技术的日新月异,在数字系统,特别是在计算机系统的研制、调试和故障诊断过程中,由模拟系统的时域和频域分析发展起来的传统测试方法与测试仪器往往难以奏效,于是新的数据域测试的理论、方法和相应的测试仪器不断涌现。逻辑分析仪作为数据域测试仪器中最有用、最有代表性的一种仪器,性能与功能日益完善,已成为调试与研制复杂数字系统,尤其是汁算机系统的强有力工具。   在逻辑分析仪中,利用触发字或触发事件的序列来控制对数据的存储和显示,以便住数据流中挑选一个恰当的观察窗口。触发能力是逻辑分析仪最重要的指标,特别是在用逻辑状态分析仪跟踪复杂程序时,强的触发功能以及合理的触发条件设置可以使仪器在庞大而复杂的程序流中迅速找到要
[测试测量]
逻辑分析仪的类型及具有哪些应用特点
逻辑分析仪是属于数据域测试仪器中的一种总线分析仪,即以总线(多线)概念为基础,同时对多条数据线上的数据流进行观察和测试的仪器,这种仪器对复杂的数字系统的测试和分析十分有效。逻辑分析仪是利用时钟从测试设备上采集和显示数字信号的仪器,最主要作用在于时序判定。 逻辑分析仪可分为逻辑状态分析仪和逻辑定时分析仪两大类。这两类分析仪的基本结构是相似的,主要区别表现显示方式和定时方式上。 逻辑分析仪将被测数据信号用数字形式写入存储器后,可以根据需要通过控制电路将内存中的全部或部分数据稳定的显示在屏幕上。通常有定时显示、状态表显示、图解显示、映像显示这四种显示方式。 主要具有的特点: 1、有足够多的输入通道 2、具有多种灵活的触发方
[测试测量]
<font color='red'>逻辑分析仪</font>的类型及具有哪些应用特点
quantus18的signaltap逻辑分析仪
SignalTap的使用 1、SignalTap的作用 SignalTap就是一个IP(对应xilinx的ila),可以将引脚的状态实时显示。这是基于板级的验证,可以有效处理一些仿真难以实现的波形测试。例如inout口的测试,使用仿真就比较困难,很难构建合适的测试工具。使用signaltap可以有效地得到交互信息。 2、SignalTap的操作 添加测试信号: 在setup中的空白处双击即可调出所需的信号列表。这里需要注意信号的区分。默认的信号是在综合后的,这里的信号比较杂,可以考虑使用其他的信号列表,比如综合前。 设置时钟: 测试信号也是需要时钟来刷新的。这相当于逻辑分析仪的工作时钟。这个时钟直接决定了信号的灵敏度。 还有测
[测试测量]
D001-开发工具-逻辑分析仪
1、 逻辑分析仪和Saleae Logic的连接 1-1、 今天第一次在PC上连接逻辑分析仪和Saleae Logic1.2.10、插入USB线后、Win10下自动安装了驱动(Saleae Logic昨天已经安装)。 我选择了SPI协议分析,但每次点击Start时总是提示速率不足: We're sorry but Logic was not able to keep up at this data rate. Would you like to keep the data collected so far? 后来、重启电脑,重新启动Saleae Logic后、就不再提示了。
[测试测量]
D001-开发工具-<font color='red'>逻辑分析仪</font>
手机常用名词术语解释
从结构类型上来看,主要有如下五种:   直板式 Candybar 折叠式 Clamshell 滑盖式 Slide 折叠旋转式 Clamshell & Rotary 直板旋转式 Candybar & Rotary     对于直板型手机,主要结构部件有: 显示屏镜片LCD LENS 前壳front housing 显示屏支撑架LCD frame 键盘和侧键Keypad/Side key 按键弹性片Metal dome (键盘支架Keypad frame) 后壳Rear housing 电池Battery package 电池盖Battery cover 螺丝/螺帽screw/nut 电池盖按钮Button 缓冲垫Gasket/foa
[模拟电子]
逻辑分析仪使用技巧
●设置时钟模式 逻辑分析仪是为从多引脚器件和总线中捕获数据设计的。“捕获速率”指输入采样的频次,其功能与示波器中的时基相同。注意在描述逻辑分析仪操作时,“采样”、“采集”和“捕获”通常会互换使用。 ※时钟模式分类 数据采集或时钟模式分成两类:定时采集模式和状态采集模式。 定时采集模式捕获信号定时信息。在这种模式下,使用逻辑分析仪内部时钟对数据采样。数据采样速度越快,测量分辨率越高。目标设备和逻辑分析仪采集的数据之间没有固定的定时关系。这种采集模式主要用于SUT信号之间定时关系至关重要的情况。 状态采集模式用来采集SUT的“状态”。来自SUT的信号定义采样点(采集数据的时间和频次)。为采集输入时钟使用的信号可以是系统时钟、总线上
[测试测量]
<font color='red'>逻辑分析仪</font>使用技巧
逻辑分析仪如何长期监控RS485总线通讯
RS485是一种非常常用的差分通信总线,传输距离较远,抗干扰性也很好。但是对于通讯过程中的偶然故障,如何才能实现长达几小时,甚至是几天的通信过程监控呢? 测试需求:低成本长期监控RS485总线通信过程。 测试难点:RS485本身是差分总线,需要使用差分探头才能准确捕获信号,但业内很少有逻辑分析仪的差分探头,而且价值非常昂贵。 测试步骤: 1、先用示波器配合普通探头看一下波形,如图1。 图 1示波器配合普通探头捕获的波形 我们可以清楚的看到在通讯协议信号上叠加了非常大的共模干扰。这个共模干扰会完全扰乱协议阈值电平的判断,无论是示波器还是逻辑分析仪,都无法设置出一个合理的阈值电平来进行解码。 2、用示波器配合差分探头看一下波形,如
[嵌入式]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved