LabVIEW FPGA和软件设计射频仪器优势详解

发布者:快乐的旅程最新更新时间:2016-10-14 来源: elecfans关键字:LabVIEW  FPGA  射频仪器 手机看文章 扫描二维码
随时随地手机看文章
 

  概览

  无线设备的数量、通信标准的多样性,以及调制方案的复杂度,每一年都在不断增加。而随着每一代新技术的诞生,由于使用传统技术测试无线设备,需要大量更复杂的测试设备,其成本也在不断提高。

  使用虚拟(软件)仪器与模块化I/O相结合是一种最小化硬件成本并减少测试时间的方法。软件设计仪器的新方法使得射频测试工程师无需凭借自定义或特殊标准的仪器,就能以多个数量级的幅度减少测试时间。

  阅读此文可以帮助您了解如何使用NI LabVIEW FPGA来设计和自定义您的射频仪器,以及通过软件设计的仪器能为您的测试系统所带来的好处。

  软件设计仪器简介

  多年来,测试工程师一直在运用诸如LabVIEW的软件包来实现自定义射频测量系统,并与传统封装仪器相比尽可能地减少成本。使用软件设计的方法不仅提供了强大的灵活性,更能使测试工程师利用到最新的PC,CPU和总线技术所带来的性能提升。

  CPU成为了许多高要求射频测试应用的瓶颈,CPU有限的并行机制和软件栈将会导致延时,对于有些需要根据测量值或待测设备(DUT)的状态而动态调整测试激励的应用,就会影响到测试效果。为了达到最理想的射频测试系统效果,需要结合使用自定义仪器硬件和多核技术,这也能使测试系统设计人员得以找到低延时和高吞吐量之间的平衡点,从而大幅减少测试时间。

  虽然现成即用的仪器硬件的性能早已被改善,NI仍然致力于运用现场可编程门阵列(FPGA)技术提供更加开放和灵活的测试设备。简而言之,FPGA是一种用户可以自定义的高密度的数字芯片,可以使得测试工程师将他们的自定义信号处理方法和控制算法结合到测试硬件中。因此,即成可用的射频硬件包含了诸多优点:高质量的测量技术,且在其最新的构件中包含了可靠的,可溯源的测量方法,通过与高度并行的用户自定义逻辑相结合,可以产生较低的延迟,并且它能够与I/O直接连接以用于在线处理和严格的控制环路。

  关于此类硬件的一个案例是NI PXIe-5644R vector signal transceiver (VST)。该设备融合了矢量信号发生器和矢量信号分析仪的功能,并包含了一个用户可编程FPGA来用于实时信号处理和控制。由于FPGA赋予其更多的灵活性,VST非常适合用于自定义触发,待测设备控制,并行测试和实时数字信号处理(DSP)。

  使用LabVIEW FPGA将LabVIEW的运用扩展至硬件自定义

  虽然FPGA已广泛用于自定义主板设计或是即成可用设备的一部分,但用户自定义FPGA迄今为止还未被大量用于即成可用的射频仪器设备中。这主要是因为对这些设备进行编程需要拥有专业的背景知识。硬件描述语言或HDL,通常学习起来非常困难,唯有数字电路设计专家才能胜任。

  LabVIEW FPGA模块可以帮助大量的工程师和科学家接触到最新的FPGA技术。使用图形化编程方法,用户可以在硬件中实现逻辑定义射频仪器的行为。事实上,LabVIEW的图形化数据流的特性非常适合用于实现并视觉化呈现那些可在FPGA上进行的并行操作。虽然使用LabVIEW对FPGA编程还是略有区别,也需要进行额外的学习,但其难度将明显小于学习HDL的难度。

使用LabVIEW FPGA模块,用户可以使用熟悉的LabVIEW代码对仪器硬件进行自定义。对于射频应用,用户可以以预创建的范例项目为基础,添加相应修改以实现自定义触发,待测设备控制,信号处理等功能

  图1,使用LabVIEW FPGA模块,用户可以使用熟悉的LabVIEW代码对仪器硬件进行自定义。对于射频应用,用户可以以预创建的范例项目为基础,添加相应修改以实现自定义触发,待测设备控制,信号处理等功能。

  许多LabVIEW FPGA的范例项目都可以作为您射频应用的起始点,并且这些项目也能在诸如NI PXIe-5644R VST之类的设备上使用。值得一提的是,用户可以根据仪器数据移动模式(与矢量信号分析仪或发生器拥有相似的自定义开始,停止和参考触发显示界面),或者根据数据流模式(适用于在线信号处理或者录制和回放应用)对FPGA进行自定义。
 

 

  软件设计仪器与传统方法的对比

  在射频测量系统中运用基于FPGA的硬件可以带来从低延时待测设备的控制到减少CPU负载等诸多好处。在下文中将介绍更多不同应用的详细情况。

  使用交互式待测设备控制方法,提高测试系统的整合度

  在许多射频测试系统中,需要使用数字信号或自定义协议来控制需要被控制的设备和芯片。传统的自动化测试系统可以通过待测设备的模式进行排序,在每一个不同的阶段进行所需的测量工作。有些智能型的自动化测试仪器(ATE)系统可以根据接收到的测量值在待测设备设置之间进行排序。

  对于任意两种情况,包含了FPGA的软件设计仪器都可以降低成本并减少测试时间。将测量处理和数字控制整合至一个仪器中可以降低系统对其他数字I/O的需求,并且也无需在仪器间对触发进行配置。对于有些必须根据接受到的测量数据进行控制的待测设备,软件设计仪器可以在硬件中关闭循环,以减少因在软件中进行决策所带来的高延时。

  使用硬件测量减少测试时间,提高测试可靠性

  虽然当今基于软件的测试系统只能对有限数量的测量进行并行处理,但只要通过FPGA逻辑,软件设计仪器可以毫无限制地实现并行处理。通过硬件并行机制可以处理大量的测量任务或数据通道,而无需对指定的测量任务进行挑选。诸如快速傅里叶变换、滤波、调制和解调等计算,可以在硬件中进行,由此可以减少CPU的数据传送量和处理量。诸如实时频谱屏蔽之类的功能,使用软件设计仪器,可以比使用传统封装仪器获得更高的速率。

  此外,在硬件中执行测量任务的低延时意味着在同样的时间内,标准测试系统可能只能要求完成一个测量任务,但其却可以同时进行数十个甚至上百个实时测量任务,从而提高测试结果的质量并增加射频测试的可靠程度。而且,由于测量任务可以在硬件中连续执行,并周期性地从主机测试程序中进行采样,用户可以完全不用担心遗漏任何重要的数据。

  使用软件设计仪器,用户可以连续采集数据并执行测试(定期采样测试结果),而无需停止采集过程来传输信息。

图2. 使用软件设计仪器,用户可以连续采集数据并执行测试(定期采样测试结果),而无需停止采集过程来传输信息。

  通过闭环反馈快速达到最理想的测试条件

  某些射频测试要求待测设备设置或环境和生产处理的数量需要根据所接收到的测量任务进行改变;这就需要一个闭环系统,但其常常由于软件栈的延时而受到限制。在许多情况下,可以在硬件中直接闭环,从而使得CPU无需再计算下一个定位点。这样可以将闭环测试时间从数十秒减少至零点几秒。

  通过用户自定义触发来处理特定的数据

  使用仪器型硬件已解决了触发行为的延时问题。然而,通过使用软件设计的仪器,用户可以将自定义触发功能集成到设备中,从而可以在特定情况下快速执行命令。灵活的基于硬件的触发意味着用户可以在捕捉重要的测量数据或激活其他的仪器设备时,将自定义频谱屏蔽或其他复杂的条件设置为标准。并且,通过选择硬件中特定的数据可以使得用户解放CPU以用于其他重要的任务。

  在设计过程中合理运用软件投资

  虽然本文内容主要有关射频测试,但工程师也越来越多地在设计和测试阶段反复地使用IP,缩短产品上市周期并大幅减少测试总体费用。通过LabVIEW FPGA,可以对数字信号处理算法进行定义,并可将其视为设备的一部分或元件确认而重复运用,从而无需再从头开始编写测试代码。这能够加速测试的开发(在设计环节的初期即可开始进行测试),同时也使得测试覆盖的范围更加完整。

  

图3. IP可以在设计和测试阶段反复使用,从而减少测试的开发时间并提供更加完整的测试范围

  永不过时的软件设计仪器

  在未来几年中,厂商定义的仪器和功能固定的即用仪器将毫无疑问地继续存在。然而,越来越多复杂的射频设备和产品上市时间的压力已推动了基于软件的仪器系统的不断增加,这些趋势的延续意味着在不久的将来,软件设计仪器将逐渐在射频测试,乃至在所有的测试仪器中,扮演一个不可或缺的重要角色。

  软件设计仪器提供了高度的灵活、优质的性能,以及采用即时可用硬件而具备的永不过时性。当系统要求改变时,软件设计仪器的软件投资将通过不同的模块化I/O得以保留,而现有的I/O也可以根据实际应用而随时改变。


关键字:LabVIEW  FPGA  射频仪器 引用地址:LabVIEW FPGA和软件设计射频仪器优势详解

上一篇:LabVIEW及GPIB接口的测试系统开发详解
下一篇:生物质气体燃料发动机测量控制系统

推荐阅读最新更新时间:2024-03-30 23:26

软件无线电发射机的FPGA实现
  摘要: 本文以软件无线电理论为指导,以π/4 DQPSK调制为特例,重点介绍了软件无线电发射机数字信号处理部分在FPGA上的实现,主要包括数据映射、成形滤波、CIC插值滤波和NCO等。在设计上使用了基于多相滤波和单MAC的成形滤波器及高效CIC插值滤波器,使性能和资源占用率获得了较好的突破。与专用芯片相比,用FPGA实现的软件无线电发射机更具灵活性。   关键词: 软件无线电 发射机 π/4 DQPSK调制 现场可编程门阵列 多相滤波   一、引言   软件无线电是近几年在无线通信领域提出的一种新的通信系统体系结构,其基本思想是以开发性、可扩展、结构最简的硬件为通用平台,把尽可能多的通信功能用可升级、可替换的软件来实现。
[嵌入式]
软件无线电发射机的<font color='red'>FPGA</font>实现
QuickLogic最新FPGA具低功耗,可削减系统设计开销
QuickLogic公司日前发布最新的FPGA产品——PolarPro系列。PolarPro器件具有费效比高、功耗超低等优点,并提供小型化封装,支持便携应用所必须的节能策略,同时保持了传统FPGA器件灵活配置和开发迅速的优势。 PolarPro系列独有的嵌入式电路同时满足了降低功耗与削减系统设计开销的需求。通过集成FPGA逻辑与嵌入式电路,PolarPro器件的电路实现了高速总线对总线接口、双端口SRAM模块以及共位异步FIFO控制器、高费效比DDR存贮器扩展以及时钟管理单元。PolarPro器件的所有电路均能用新的超低功耗模式(VLP)进行优化,以实现低功耗应用。 全新的PolarPro系列增加了VLP深度即时休眠的待机模式
[新品]
基于Labview开发环境对滤波器实现改进设计
1、引言 在目前的测试领域中,越来越广泛地利用相关检测的方法进行滤波,利用相关滤波可以方便地从复杂的待测信号(包括有用信号、直流偏置、随机噪声和谐波频率成分等)中分离出某一特定频率的信号,在数字技术迅速发展以后,相关滤波也经常利用A/D板对信号采样后,在计算机中实现,成为数字滤波器的一种形式,本文设计了一种实现相关滤波的方法,这是相关分析在测试技术中的一个典型应用。图1所示为相关滤波器的典型框图。 Labview是美国国家仪器公司推出一种基于“图形”方式的集成化程序开发环境,是目前国际上唯一的编译型图形化编程语言,在以PZ机为基础的测量和工控软件中,Labview的市场普及率仅次于C++/C语言,Labview开发环境具有一系
[测试测量]
基于<font color='red'>Labview</font>开发环境对滤波器实现改进设计
FPGA中基于信元的FIFO设计方法
设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。 FIFO在数字通讯芯片领域中有两个主要的作用,缓冲数据和隔离时钟。对于FIFO的设计,最关键的问题是如何实现RAM的读写双方的信息交换。一般情况下,设计者都直接调用厂商为自己的FPGA专门打造的FIFO核。基本单元是FIFO所使用的RAM的一次读写操作的最小单元,如一个字节,一个字或者是一个双字。所谓操作粒度,即FIFO的读
[应用]
labview的深入探索----数据库连接的几个基本概念
NI 公司对通用数据库提供了LABVIEW的组件,通过ADO提供了对数据库的完全支持. ADO是通过连接字符串打开数据库的,因此有必要了解一下数据库连接的几个基本概念. 1.odbc,oledb,ado,adox的关系: odbc: 曾经的数据库通信标准 oledb: 在一切对象化的趋势下,ms打算用它取代odbc. oledb分两种:直接的oledb和面向odbc的oledb,后者架构在odbc上,这样没有自己的oledb提供者的数据库也可以使用oledb的特点了。 ado: 其实只是一个应用程序层次的界面,它用oledb来与数据库通信。 adox: 对ado的安全性,维护性(如:创建一个数据库)进行了扩展。
[测试测量]
<font color='red'>labview</font>的深入探索----数据库连接的几个基本概念
labview编程技巧-----令人无奈的IF ELSE
LABVIEW作为一种编程语言,相对于常规编程语言,有其独特的编程风格. 编程语言都具有顺序,条件转移和循环三种基本结构.LV的IF ELSE常常令人很无奈. if (condition1) ........ else if (condition2) ........ else if (condition3) 类似与上面的条件结构在其他编程语言中很容易实现,在LV中却是个问题. 1.如果超过三层IF ELSE判断,LV中则很难读懂代码,嵌套太多了 2.LV的IF结构必须通过隧道传递数值,即使这个值有时是根本不需要的. 比如: if (a==1) b=2; else c=3; 当变量a=1时,令变量b=2,
[测试测量]
<font color='red'>labview</font>编程技巧-----令人无奈的IF ELSE
基于ARMS和FPGA的嵌入式数控系统设计
0 引言 现有的数控系统中多采用工控机加运动控制卡的计算机数控系统方案进行运动控制器的设计。随着工控机整体功能日趋复杂,对运动控制系统的体积、成本、功耗等方面的要求越来越苛刻。现有计算机数控系统在运动控制方面逐渐呈现出资源浪费严重、实时性差的劣势。此外,数控系统的开放性、模块化和可重构设计是目前数控技术领域研究的热点,目的是为了适应技术发展和便于用户开发自己的功能。本文基于ARM和FPGA的硬件平台,采用策略和机制相分离的设计思想,设计了一种具有高开放性特征的嵌入式数控系统。该数控系统不仅具备了以往大型数控系统的主要功能,还具备了更好的操作性和切割性能,而且在开放性方面优势更为突出,使数控系统应用软件具有可移植性和互换性。
[单片机]
基于ARMS和<font color='red'>FPGA</font>的嵌入式数控系统设计
Tree控件的使用
本节将重点讨论LabVIEW中的Tree控件,也许是控件本身的使用比较 麻烦 ,导致很多程序员不愿意使用该控件。其实在大多数的应用程序中均可以看到Tree的身影,如Windows操作系统中的 资源管理器 左侧的文件列表,通常Tree控件可以用来显示一些有组织的、分类明确的数据。 1.1编辑Tree控件的外观 Tree控件位于LV的控件选板 List&Table 子选板中,如图 1所示。从背面板可以看出Tree实质上是一种字符串(String)类型,这难免会让人费解:如何将前面板大量的 条理性的数据 与String对应呢? 图 1 Tree控件 选择工具选板中的Edit Text工具,可以直接在Tree控件中输入数据。
[测试测量]
Tree控件的使用
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved