基于FPGA的频谱分析仪的设计流程简要阐述

发布者:人妙果华最新更新时间:2018-01-21 来源: 互联网关键字:频谱分析仪  fpga 手机看文章 扫描二维码
随时随地手机看文章

频谱分析仪是微电子测量领域中最基础、最重要的测量仪器之一,是从事各种电子产品研发、生产、检验的重要工具。高分辨率、宽频带数字频谱分析的方法和实现一直是该领域的研究热点。现代频谱分析仪是基于现代数字信号处理理论的频谱分析仪,信号经过前置预处理、抗混叠滤波、A/D变换、数字频谱分析等环节而得到信号中的频率分量, 达到与传统频谱分析仪同样的结果。


本设计完全利用FPGA实现FFT,在FPGA上实现整个系统构建。其中CPU选用Altera公司的Nios II软核处理器进行开发, 硬件平台关键模块使用Altera公司的EDA软件QuartusIIV8.0完成设计。整个系统利用Nios II软核处理器通过Avalon总线进行系统的控制。全文重点阐述了整个系统的设计流程,同时对于方案中的设计思路和重要部分给予说明。


1 系统设计方案


频谱分析仪一般分为两类:


一种是扫频调谐式的分析仪,此类分析仪通过各类滤波,再经过一个外差的接收机,把输入信号中的中频信号进行分析,从而得到频谱分析的结果。这是现在最为普遍的频谱分析仪结构,此类分析仪结构复。


另外一种是动态的信号分析仪,即快速傅里叶变换FFT分析仪。它利用FFT将信号分解成分立的频率分量,由模拟/数字转换器(ADC)直接对输入信号取样,经过FFT处理后获得频谱分布图。此类分析仪速度明显优于传统分析仪,可以进行实时分析。本文的设计就采用这种原理。


在此设计中,信号经过滤波、放大之后,通过AD取样,在FGPA内对信号进行全硬件的数字滤波后,交给FFT信息处理单元进行FFT变换,最后送到LCD显示其频谱分析的结果。


系统的硬件结构框图。整个系统设计主要由FPGA的内部硬件电路及外围接口模块构成。


2 系统的硬件单元


2.1 AGC电路


因为输入信号幅度变化较大,为了使信号的幅度恒定且其幅度满足A/D采样的范围(高位为2 V~3 V),因此此设计中加入AGC电路。本设计中的AGC电路采用AD603型线性增益放大器[3]。


2.2 ADC电路


为保证ADC输入动态范围的要求和对特定干扰的抑制,信号首先需要预处理。根据采样定理,输入ADC的信号必须小于采样频率的1/2。ADC是完成从模拟到数字转换的关键环节,它的精度和速度直接决定了频谱分析仪的性能,所以ADC应尽量选用精度和速度都比较高的芯片[4]。系统采用WM8731芯片实现ADC,该芯片采用Sigma-delta ADC方式,通过采样和数字滤波技术实现低频信号的高分辨率转换和含有音频信号的低失真转换。


2.3 LCD显示模块


本系统直接定义NiosⅡ控制LCD液晶显示模块,利用FPGA中的PIO接口模拟LCD的接口电路。外围电路上选用320&TImes;240液晶显示模块,选用SEDl335作为液晶模块的控制器。


3 FFT/DFT信号处理模块的实现


3.1 FIFO模块


AD采样的数据不能立即送到Nios CPU中进行处理,因为CPU还有许多其他任务要做,所以只有等AD采集到一定数量的数据之后再读取采样数据,这样节省CPU的时间[5]。因此首先需设计一个FIFO来存储AD采样的数据,等FIFO中的数据满之后再将它们读取到CPU中进行处理。


FIFO是一种先进先出的数据缓存器,根据FIFO工作的时钟域,可以将FIFO分为同步FIFO和异步FIFO。本设计中采用了宽度为16 bit,深度为256的异步FIFO。


3.2 FFT/DFT处理模块


根据DFT算法将信号处理的模块分为乘累加器、平方器、加法器、开方器。


用再内建FPGA内部到16 bit双口RAM,可方便地使刷新数据和显示读出数据同时进行,而不产生逻辑冲突,同时也保留了结果的精度,其FPGA实现模块连接图如图2所示。


4 软件设计方案


控制系统的主程序采用C语言和汇编语言编写,程序分为下列几个部分:采样数据处理、FFT转换、标准参数设定、操作界面和频谱显示。

软件流程图如图3所示。


5 实验的结果与分析


给频谱分析仪输入峰-峰值为2 V、频率为100 Hz的方波信号,其信号处理结果见图4。从图4看出输出的方波频谱图只有奇次谐波,没有偶次谐波,而且此方波的基波、三次谐波、五次谐波和七次谐波的幅值满足1、1/3、1/5、1/7的理论数值,这与方波理论频谱基本相同[6],表1为其测量值与理论值的对比结果分析。


通过比对可以验证分析仪的LCD显示的频谱图形与其输入信号的理论频谱数值基本一致,谱线位置准确,幅度值与理论误差较小,该频谱分析仪较好地完成了测量信号频谱的要求,达到了预期设计的要求。


该设计在分析和利用Nios II软核处理器和频谱分析仪理论的基础上,完成仪器硬件和软件部分的设计。分析仪采用周期图法进行频谱分析,这样可以保证测试结果较高的分辨率和频率准确性;其中FFT运算模块采用全硬件级联结构,不仅有效满足了仪器对于信号处理实时性的要求,同时也节省了硬件资源;本设计可重构性好,在多种不同的应用领域,可根据实际需要对模块进行替换升级。选择高性能AD和大逻辑资源的FPGA等可以使性能得到大幅度提升;实现了片上设计,降低了系统的成本,实现了高集成度和可靠度。

关键字:频谱分析仪  fpga 引用地址:基于FPGA的频谱分析仪的设计流程简要阐述

上一篇:基于PC104测控计算机的频率测量系统设计
下一篇:基于虚拟仪器技术的校准软件研制开发

推荐阅读最新更新时间:2024-03-30 23:36

基于大容量FPGA的多节点系统的远程升级的实现
   引言   多节点系统,在目前的很多电子系统应用场合都可以看到。这种多节点系统由于具有结构可扩展性、功能配置的灵活性以及便于查找故障节点等良好的可维护性得到了越来越广泛的应用。通常,多节点系统各个节点的主要硬件构成有很大的相似性。特别是近年来, FPGA这个强大的平台让多节点系统各个节点的硬件构成拥有了更广泛的通用性。尤其是随着IP核技术的推广,再加上一些功能强大的CPU核的出现,如Xilinx公司提供的PicoBlaze和MicroBlaze等,使得目前的许多系统的主要功能都可以由大容量的FPGA实现,而无需再使用比较昂贵的高性能微处理器。   对于节点系统,这将大大降低系统成本。对于由大容量FPGA构成的多节点系统,
[单片机]
基于大容量<font color='red'>FPGA</font>的多节点系统的远程升级的实现
阿里云选择Xilinx部署FPGA云加速服务F2
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))昨天在2017杭州·云栖大会上宣布,阿里巴巴旗下云计算公司阿里云在其最新款的FPGA加速服务中选择了赛灵思。作为全球第三、中国最大的云计算提供商,阿里云为超过100万客户提供高性能、弹性的计算服务。基于赛灵思FPGA的全新F2实例,让阿里云客户能够加速数据分析、基因组学、视频处理和机器学习等各种工作负载。 面对指数级增长的计算需求和日渐落伍的CPU技术,当今的云提供商们正迅速朝着加速的计算架构大步迈进。FPGA加速器兼容基于CPU的架构,并可以协同服务器CPU一起提供性能和功耗效率。据阿里云最近发布的数据显
[嵌入式]
32位单精度浮点乘法器的FPGA实现
随着计算机和信息技术的快速发展, 人们对微处理器的性能要求越来越高。乘法器完成一次乘法操作的周期基本上决定了微处理器的主频, 因此高性能的乘法器是现代微处理器中的重要部件。本文介绍了32 位浮点阵列乘法器的设计, 采用了改进的Booth 编码, 和Wallace树结构, 在减少部分积的同时, 使系统具有高速度, 低功耗的特点, 并且结构规则, 易于VLSI的实现。 1 乘法计算公式 32 位乘法器的逻辑设计可分为: Booth编码与部分积的产生, 保留进位加法器的逻辑, 乘法阵列的结构。 1.1 Booth编码与部分积的逻辑设计 尾数的乘法部分,本文采用的是基4 Booth编码方式, 如表1。首先规定Am和Bm表示数
[嵌入式]
辅助驾驶:汽车环视系统设计,完整硬件平台参考方案
一、项目背景 1.1 研究背景 本项目研究内容是开展汽车环视系统((AVM)技术与产品的研究与开发,通过驾驶员实时实景环视辅助系统,提高汽车行驶及停车时的安全性。主要研究内容包括: AVM产品技术与功能分析;产品规格总体设计;实时数字图像快速处理;图像显示加速;多场景、多视点图像几何处理及其合成拼接成像技术;高性能处理平台设计;车载数字图象质量Qos研究;AVM产品样机设计开发等。 1.2 基于AVM平台采用FPGA算法的优越性 采用可编程的FPGA进行设计,便于设计的更新与升级,节约成本。 通过使用图像拼接技术,使系统在图像呈现的清晰性、稳定性和可靠性得到有效地保证。 LCD体积小、质量轻、功耗低,可
[嵌入式]
一种基于FPGA的雷达脉冲预分选器设计
   0 引言   现代电子战环境日趋复杂,信号日趋密集,新体制雷达不断出现,雷达信号的各个参数以各种规律变化,因而从密集复杂的信号环境中分选和识别各种新体制雷达信号就成了电子战信号处理的一大难题。为了满足电子支援措施(ESM)实时信号分选的需要,对处理器的处理时间提出了较高的要求:不仅要求处理器的硬件结构具有良好的设计和可不断优化的空间,而且要求器件有较高的集成性,这些已成为不可忽视的因素。经过对相关器件的深入分析和研究,本文采用高速现场可编程门阵列器件(FPGA)替代中小规模集成芯片来设计三参数关联比较器,从而实现预分选器设计。    1 基于关联比较器的信号预分选原理   关联比较器技术对高密度信号环境下的硬件预分选有
[嵌入式]
一种基于<font color='red'>FPGA</font>的雷达脉冲预分选器设计
iPhone7中的FPGA芯片透露苹果未来AI动向
    威锋网讯,每一代新 iPhone 发布后就会很快被拆解,而当中较为著名的拆解团队就包括了 iFixit 和 Chipworks,尽管 iPhone 7 相比 iPhone 6s 在元器件的种类上并没有太大变化,但这并不意味着拆解就是没有任何惊喜的。      据 Chipworks 近日介绍,iPhone 7 还配备了一颗 FPGA 芯片,该芯片来自莱迪思半导体公司(Lattice Semiconductor),FPGA即现场可编程门阵列(Field-Programmable Gate Array)。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,特点是逻辑可定制、功耗低、在矩阵计算,激活函数等运算方面
[手机便携]
新的LatticeECP4系列重新定义了低成本、低功耗FPGA,具有高性能的创新
莱迪思半导体公司(NASDAQ: LSCC)今天用宣布推出​​下一代LatticeECP4™FPGA系列,由其重新定义了低成本,低功耗的中档FPGA市场,具有6 Gbps的SERDES采用低成本wire-bond封装,功能强大的DSP块和具有基于硬IP的通信引擎,适用于成本和功耗敏感的无线、有线、视频,和计算市场。 LatticeECP4 FPGA系列以屡获殊荣的LatticeECP3™系列为基础,为主流客户提供高级功能,同时保持业界领先的低功耗和低成本。对于为各种应用开发主流平台, LatticeECP4器件是非常理想的,如远程无线射频头、分布式天线系统、蜂窝基站、以太网汇聚、交换、路由、工业网络、视频信号处理、视频传输和数据中心
[嵌入式]
新的LatticeECP4系列重新定义了低成本、低功耗<font color='red'>FPGA</font>,具有高性能的创新
Harris新多格式广播路由器线路选用Altera Stratix II GX FPGA
     广播业龙头采用Altera三速SDI开发套件,提高工程效能 2007年4月17号,北京 ——Altera公司(NASDAQ: ALTR)今天宣布,Harris公司(NYSE: HRS)在最近推出的Platinum视频广播路由器线路中采用了Stratix II GX开发套件和3Gbps串行数字接口(SDI)知识产权(IP) MegaCore功能,使其开发时间缩短了几个月。 Harris广播通信部总裁Tim Thorsteinson评论说:“Altera的SDI解决方案帮助我们节省了工程时间,保证了高清晰信号完整性。Altera为我们提供全面的开发支持,包括高质量MegaCore,提高了我们工程团队的效能,使我们的视频路
[焦点新闻]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved