基于SystemView仿真的数字频率合成器

发布者:sdlg668最新更新时间:2007-05-30 来源: 现代电子技术关键字:高频  输出  混频  锁相 手机看文章 扫描二维码
随时随地手机看文章

从20世纪30年代开始频率合成技术被人们认识,70多年来,频率合成技术有了较大的发展。频率合成是以一个或几个频率为基础,进行加、减、乘、除四则算术运算,合成出新的频率的一门技术。随着现代通信技术的迅速发展,雷达、宇航和遥控遥测技术的不断前进,越来越需要高频率稳定度、高频谱纯度、频率范围大的频率源,同时对频率合成的输出频率的个数等都有了越来越高的要求。

1 频率合成技术原理

频率合成的方法很多,最常用的频率合成技术有3种:直接频率合成、直接数字频率合成、锁相频率合成。

直接频率合成法是直接通过倍频器、分频器、混频器对基准频率进行加、减、乘、除等运算,以得到各种所需频率。其优点是频率转换速度快,并能产生任意小的频率增量。但他也存在一些不可克服的缺点,要求基准信号的功率较大,由于大量的倍频、混频、滤波等电路,合成器的设备十分复杂,而且输出端的谐波、噪声及寄生频率难以抑制。

直接数字频率合成随着超高速数字电路的发展而兴起,主要是通过微处理器求解数学递推方程或者直接查正弦表得来,其输出波形是部分合成。其优点主要是分辨率高、控制灵活、容易做到比较低的频率,但是由于受器件的时钟频率控制,输出频率上限不能太高,而且总的输出噪声电平可能比较高。

锁相频率合成技术是基于锁相环的同步原理,利用锁相环路的窄带跟踪特性得到不同的频率。锁相频率合成又有直接锁相和数字锁相2种。倍频器实际上就是直接锁相的一种,而数字锁相是在锁相环路中插入一个分频比可变的分频器,通过CPU控制可获得不同的频点。如图1所示是一个典型的直接式锁相环频率合成器的原理图。他由参考振荡源、参考分频器、锁相环3部分组成。

其中的锁相环与普通锁相环不同的是,他在VCO的输出端和鉴频器的输入端之间的反馈回路中加入了一个可变分频器。如图1所示,高稳定度的参考振荡源信号经R次分频后,得到频率为fR的参考脉冲信号。同时压控振荡器的输出经N次分频后得到频率为fN的脉冲信号,2个脉冲信号在鉴相器进行相位比较。当环路处于锁定状态时,则有输出信号:fo=N·fN=N·fR。

2 SystemView软件介绍

SystemView软件是美国ELANIX公司开发的用于视图化系统模型的设计、仿真、分析和评估的开发工具软件,采用了Windows环境下的图形化编程方式,具有友好、功能强大的调试环境,是真正信号级系统设计仿真的有力工具。

在SystemView环境下的操作比较简明,根据系统设计要求利用SystemView本身提供的各种函数图符建立仿真模型,并对其进行参数设置,在设定系统运行时间等参数后就可进行仿真分析。

3 数字频率合成器的设计与仿真

基于以上对数字频率合成器的分析,在SystemView设计环境下,建立了典型的数字频率合成器的模型,如图2所示。在此模型中,锁相环的VCO用FM图符(图符2)代替,其载波频率设置为195 Hz,增益为20 Hz/V,环路低通滤波器使用了一个8极点的贝塞尔低通滤波器,带通为5 Hz,分频器使用通信图符中的N倍分频器,根据锁相环的输出特性,若分频比N=20,则锁相环的输出频率fo应该锁定在fo=N·fR=20·fR频率上。

假设输人参考振荡器1 kHz,进行100分频后作为基准频率进入到数字频率合成器中,也即基准频率为fR=10 Hz,在系统时间参数设定为1 000 Hz,采样点数为16 384点情况下,对构建的系统进行仿真,当N=20时,由图3输出信号的频谱图可以看出,在频率为200 Hz处出现了较高的频谱能量峰值,这说明输出信号的频率被锁定在200 Hz。当把N改为18时,输出信号的频谱在频率为180 Hz附近处出现了能量高峰值,如图4所示,同理说明此时输出信号的频率处于锁定状态。





由以上仿真分析可以看出,改变N的值,输出信号的频率将变为基准频率10 Hz的整数倍。但事实上由于锁相环的锁定范围限制(与滤波器带宽和VCO的载波最大变化范围有关),只能输出VCO载波频率附近的几个整数倍的频率。当N=23时,输出信号频谱如图5所示,图中频谱能量高峰值并不像以上图示那么清晰,而是存在能量高峰区,由此说明输出信号频率比较平均地分布在180~240 Hz频带内,此时的锁相环处于失锁状态,频率合成器也失去了作用。因此,在进行分频比设置时,N值不能设置太高。在实际应用中,特别在超高频工作情况下,为获得较大范围的频率选择(较多的频率数)和较小的步进频率,多采用吞食脉冲式锁相环频率合成器。

4 结 语

通过运用SystemView仿真软件,构建了典型的数字频率合成器,仿真分析结果表明在滤波器带宽和VCO的载波最大变化范围内,可产生多个频率稳定的输出信号,目前在各种无线电台中使用的频率合成器普遍采用可变数字式锁相环频率合成器。

关键字:高频  输出  混频  锁相 引用地址:基于SystemView仿真的数字频率合成器

上一篇:基于DSP芯片PNX1501的NandFlash在线烧录系统
下一篇:32位DSP设计中的流水线数据相关问题及解决办法

推荐阅读最新更新时间:2024-05-13 18:36

stm32 基于TIM1定时器的PWM输出
void PWM_TIM1(uint16_t arr,uint16_t psc) { RCC_APB2PeriphClockCmd(RCC_APB2Periph_TIM1, ENABLE); //定时器TIM1时钟使能 TIM_DeInit(TIM1); //设置在下一个更新事件装入活动的自动重装载寄存器周期的值 TIM_TimeBaseStructure.TIM_Period =arr; //设置用来作为TIMx时钟频率出书的预分频值 TIM_TimeBaseStructure.TIM_Prescaler =psc; //设置时钟分割 TIM_TimeBaseStru
[单片机]
锁相环CD4046应用
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。 图1 压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小VCO输出频率和输入频率之差的
[单片机]
ADI AD5360 调整DAC输出方案
  如何使用内部校准寄存器调整DAC电压输出范围?AD5360是一种采用8 mm×8 mm 外形尺寸56 引脚LFCSP封装的高集成度16通道串行输入±10 V电压输出16 bit DAC。它提供一种4倍VREF标称输出电压范围,例如,如果某项设计需要-8 V~+8 V输出电压范围,这属于一种非工业标准4 V参考电压,它没有考虑到DAC的零点误差和满度误差,并且可能会影响输出电压范围。   为了克服这个问题,该解决方案提供一种高于要求的电压范围的可选择参考电压,并且使用内部增益寄存器(m)和失调寄存器(c)独立调整每个通道输出达到要求的范围。   为了给出-8.192 V~+8.192 V(包括零点误差和满度误差)大约输出范围
[应用]
可按照脚本分别控制8路PWM函数波形输出程序
详细制作过程: http://www.51hei.com/bbs/dpj-25725-1.html 下面是源代码: #include //#include #define ONE_CYCLE_STEP 255 #ifdef AT89C2051_HEADER_FILE #define PORT P1 //如果使用STC12C2052的话使用P1口作为输出口 #else #define PORT P0 //否则使用P0口输出 #endif #define LED_CNT 4 //定义输出口的端口数1-8 4代表使用0-3口输出 #define SCRIPT_
[单片机]
可按照脚本分别控制8路PWM函数波形<font color='red'>输出</font>程序
系统设计中如何计算高频变压器参数
一. 电磁学计算公式推导: 1.磁通量与磁通密度相关公式: Ф = B * S ⑴ Ф ----- 磁通(韦伯) B ----- 磁通密度(韦伯每平方米或高斯) 1韦伯每平方米=104高斯 S ----- 磁路的截面积(平方米) B = H * μ ⑵ μ ----- 磁导率(无单位也叫无量纲) H ----- 磁场强度(伏特每米) H = I*N / l ⑶ I ----- 电流强度(安培) N ----- 线圈匝数(圈T) l ----- 磁路长路(米) 2.电感中反感应电动势与电流以及磁通之间相关关系式: EL =⊿Ф /
[模拟电子]
STM32推挽输出和开漏输出的区别
当端口配置为输出时: 开漏模式:输出 0 时,N-MOS 导通,P-MOS 不被激活,输出0。 输出 1 时,N-MOS 高阻, P-MOS 不被激活,输出1(需要外部上拉电路);此模式可以把端口作为双向IO使用。 推挽模式:输出 0 时,N-MOS 导通,P-MOS 高阻,输出0。 输出 1 时,N-MOS 高阻,P-MOS 导通,输出1(不需要外部上拉电路)。
[单片机]
伍尔特电子发布高频应用型SMD空芯线圈:高Q值,高额定电流
高频应用通常要求有很高Q值的空芯线圈,尤其在无线电技术领域。为迎合该领域的市场需求,伍尔特电子旗下WE-CAIR空芯线圈系列适时推出1322 和1340两种新设计。新线圈比现有产品扁平三分之一。 WE-CAIR中的新1320型空心线圈的额定电流比0805尺寸的常规陶瓷线圈高20%,在高频范围内可依然保持稳定的高Q值,因此可在很宽的频率普范围使用。 这些空芯线圈的电感量一直保持恒定到GHz的范围,特别适用于无线电应用工程。结合高Q值和高额定电流的紧凑的设计使其可用于各类HF前端和天线阻抗的调节。样品可免费试用,所有产品备有现货。 更多详情,请访问www.we-online.de 伍尔特电子
[网络通信]
伍尔特电子发布<font color='red'>高频</font>应用型SMD空芯线圈:高Q值,高额定电流
LM324输出达到地电平的电流源的设计方案
LM324运算放大器是一种经济合算的选择,尤其是在你需要施加地电平输入时。 据称LM324的输出包含地电平在内,但其电流吸收能力很差,使其应用受到限制。在输出电压低于0.5V时,这种运算放大器的吸收电流范围仅为2~100mA。你可使用一个外部电流吸收电路,将可用输出电压降低到毫伏电平。在图1中,Q1、Q2和R3组成一个电流源,耗尽LM324的输出电流。R4是负载,需要4mA的吸收电流。本设计因其饱和电压低而使用2N2222晶体管。本设计的输出特性就是所增晶体管Q1和Q2的饱和特性。利用这个电流源,输出电压是线性的,直至降到地电平之上22 mV为止。图2和图3示出了输出特性。最低可用输出电压取决于负载(吸收)电流。当负载电流为0
[电源管理]
LM324<font color='red'>输出</font>达到地电平的电流源的设计方案
小广播
最新应用文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved