Xilinx:FPGA向标准化虚拟SoC平台演进

发布者:火箭少年最新更新时间:2008-01-20 来源: EDN关键字:FPGA 手机看文章 扫描二维码
随时随地手机看文章

“ 未来的FPGA,将会采用创新的迭堆式封装(SIP),即在一个封装里放多个裸片的技术,到那时,FPGA将成为一个标准的、虚拟的SoC平台来应用。”

半导体行业最让人称道的是,能把沙子做成比金子还要贵的产品,并且这个故事一直延续到今天。这也激发了人们的创新意识,并不断展示创新性思维将创新技术和融合技术给人们带来的奇迹。

FPGA向平台化方向发展

一年前,EDN China记者曾采访过Xilinx公司副总裁兼首席技术官Ivo Bolsens,当时Ivo Bolsens就表示过,目前的FPGA厂商只充当技术跟随者的角色已不能满足客户的要求,而是要根据市场发展的需求,不仅在器件生产技术和设计架构方面不断创新,还要在FPGA器件的扩展性、规模、速度、成本以及低功耗等方面都要得到进一步的提升,甚至于要超越摩尔定律的发展,这也意味着FPGA供应商的角色发生了根本性的转变。

前不久,当记者再次采访Ivo Bolsens时,他指出,未来的FPGA,将会采用创新的迭堆式封装(SIP),即在一个封装里面放多个裸片的技术。例如,将存储器、模拟混合信号电路、通用接口、传感器、以及高压I/O等技术集成在一起,以替代带有硬化IP的单个大型裸片。Ivo Bolsens透露,目前,Xilinx正在和几家厂商一起开发虚拟SoC平台。到那时,FPGA就不再仅仅是一个器件,它将成为一个标准的、虚拟的SoC的平台来应用。

Ivo Bolsens分析道,和1999年初期相比,FPGA的成本降低了500倍,逻辑容量提高了200倍,功耗降低了50倍,而速度加快了40倍。预计到2010年,FPGA在价格上还会继续降低5倍,容量会增大5倍,功耗会再降5倍,速度还会再增加5倍。从这个趋势可以看到,将来FPGA的价值会越来越高。到2010年,FPGA的工艺技术将从65nm发展到45nm、32nm,FPGA 解决方案的总体成本会低于 ASIC的总体成本,FPGA最高密度将达到100万逻辑单元,分等级的存储模块将达10 M Bytes on-chip,性能接近1 GHz,I/O 带宽达到 terabit 级别,DSP性能实现 1,000 GMAC/s,嵌入式处理器性也能达到3,500 DMIPS。FPGA除了可编程逻辑以外,它还将集成更多的IP硬核。例如,最新的PCIe和高速以太网总线、高速串行收发器以及成百个的DSP的模块等等。

Ivo Bolsens表示,FPGA技术发展趋势,也将会给整个半导体行业带来新的商业模式。他举例说,在FPGA中实现一个32位的微处理器,性能可达到每秒百万条指令,目前的价格只需要0.4美元。从价格上来说,目前 10万门的FPGA价格也就是2美元左右。预计到2010年,50万门的FPGA价格会在2美元左右。继续下去,今后100万门的FPGA价格也会降至2美元。这样,客户就可用FPGA来实现SoC,不用再担心由于价格问题给设计带来的挑战。“他们可把主要精力放在架构设计、系统软件设计以及系统验证和差异化等核心竞争力方面,这才是我们客户的价值所在,从而给半导体行业带来一个新的演进。”

FPGA与处理器的对等关系

今年,FPGA与DSP之争炒得沸沸扬扬,FPGA开始行使DSP的“职能”却是不争的事实。在这期间,大多数人还只是认为FPGA担当的更多的是协处理器的角色。

此次采访,Ivo Bolsens亮出他的观点, FPGA与处理器是对等关系。他指出,三网合一后,对计算的能力和复杂度要求越来越高。最开始第一阶段是把一个处理器和FPGA用PCI连到一起满足计算处理能力的要求。FPGA可以直接和主处理器连接,而不需要通过南北桥、总线来进行连接,而且FPGA在连接的时候还同时能够访问它的内存;第二个阶段是FPGA作为协处理器形式出现;最新的第三个阶段FPGA就以一个对等处理的角色出现,也就是说FPGA可以放到CPU的插槽上面,多核处理器可仿真老处理器,这是FPGA最新的一个应用。为什么把它叫做对等处理呢?就是说FPGA在多核系统里面,完全是和微处理器是一个平等的角色工作的。过去在老系统里面FPGA总是以从属的方式为主系统服务的,而目前FPGA地位已经上升成为平等、合作的伙伴关系。这种对等结构是非常新的,同时也有很多技术挑战,所以我们需和产业链的合作伙伴一起将这件事变得容易些,使对等处理变得更易于使用,这期间有一个非常重要的因素就是要有一个非常好的软件,用这个软件可以直接进行优化,实现目的。

FPGA的机遇

融合视频,音频,数据三重播放(Triple Play)业务,是未来FPGA发展的最好机遇。Ivo Bolsens说,对三重播放业务的部署是目前全球广播和电信行业的一个发展趋势,并将成为未来5年~10年驱动创新的主要动力, FPGA领域也是如此。实现三重播放的技术推动力主要来自于三个方面:第一个是数字信号处理,即对数据进行处理 ;第二是包处理,也就是对数据进行传输;最后是高速运算,就是对数据进行分析。这三个技术使得三重播放有可能变成现实。在实现三重播放业务中FPGA担任一个非常重要的角色。例如,对三重播放基础设施的支持产品主要是Xilinx高端器件Virtex系列产品,对于终端用户支持的主要是公司低成本和低功耗的Spartan产品。
Ivo Bolsens认为,设计支持三重播放业务的产品,从运营商到最终用户都非常具有挑战性,因为这些产品必须具备高性能、大容量、低功耗、低成本、上市时间短和市场生命周期长等特性,并且要能够灵活适应不断演进的标准和协议。这些挑战从而也使得PLD/FPGA 成为比ASIC 和ASSP更有优势的选择。

Ivo Bolsens期待,当新技术不断推出时,在每一个电子产品中都会有FPGA的身影。

Xilinx的发展战略

针对未来FPGA的发展,Ivo Bolsens强调,公司的发展战略主要从三个方面演进。一是从技术层面上,把越来越多的硬核集中到FPGA里面去,让软/硬件可编程能融合在一起,让人们用FPGA的感觉就像使用软件一样;第二是产品方面,致力于降低成本和提高性能。目前,Xilinx要比竞争对手提前2年~3年研发产品,这样就会有降低3倍~4倍的成本优势优先于对方。另外,针对便携式的低功耗的应用,Xilinx目前主要还是以CPLD这个产品线服务于低功耗和大批量的便携式应用市场。今后,在这个领域,Xilinx也会把FPGA引用到手持和电池供电的市场上去;第三个方面是在标准的产品上面加入更多的功能,向通用产品演进。在这方面,Xilinx推出了交钥匙的解决方案(例如视频、无线和流量管理)。在交钥匙方案的基础之上再根据市场要求,做一些市场定制的平台,比如对汽车电子方面的专用平台。Xilinx希望公司的产品线从商业化器件到非常专用的垂直市场,都能提供不同类别的解决方案。

关键字:FPGA 引用地址:Xilinx:FPGA向标准化虚拟SoC平台演进

上一篇:FPGA厂商
下一篇:FPGA最新发展趋势观察

推荐阅读最新更新时间:2024-05-13 21:01

硬件在环(HIL)仿真应用中的LabVIEW FPGA
硬件在环(HIL)仿真可以对虚拟运行环境中的设备进行非常逼真的模拟。一个典型的HIL系统包括用于从控制系统接收数据的传感器、用于发送数据的传动器、一个用于处理数据的控制器、一个人机界面(HMI)以及一个开发后仿真分析平台。 由此下载
[应用]
英特尔发布行业首款集成高带宽内存、支持加速的 FPGA
近日,英特尔宣布推出英特尔® Stratix® 10 MX FPGA,该产品是行业首款采用集成式高带宽内存 DRAM (HBM2) 的现场可编程门阵列 (FPGA)。通过集成 HBM2,英特尔 Stratix 10 MX FPGA 可提供 10 倍于独立 DDR 内存解决方案的内存带宽1。凭借强大带宽功能,英特尔 Stratix 10 MX FPGA 可用作高性能计算 (HPC)、数据中心、网络功能虚拟化 (NFV) 和广播应用的基本多功能加速器,这些应用需要硬件加速器提升大规模数据移动和流数据管道框架的速度。 在 HPC 环境中,大规模数据移动前后数据的压缩和解压缩功能至关重要。相比独立的 FPGA,集成 HBM2 的 F
[嵌入式]
基于FPGA的大动态数控AGC系统设计
随着软件无线电技术和FPGA、DSP、AD 等技术的高速发展,数字接收机的应用日益广泛。为了扩大数字接收机的ADC 动态范围,广泛采用了自动增益控制(AGC) ,使接收机的增益随着信号的强弱进行调整,其性能的好坏直接影响着接收机能否高质量稳定接收。传统的AGC 电路大都采用模拟电路,但由于模拟AGC 缺乏智能性,难以实现复杂的控制算法,且精度不高,调试复杂。这里介绍了一种基于FPGA 和数控VGA 芯片AD8370 的数字自动增益控制的实现方法,实时地调整中频接收机的增益,大大增强了系统的动态范围。   1 数控AGC 实现方法   数控AGC 原理框图如图1 所示,在信号数字化后,根据样本估计出信号功率,与参考值比较后,
[嵌入式]
基于<font color='red'>FPGA</font>的大动态数控AGC系统设计
FPGA之DDS信号发生器
本文主要涉及以下几个问题 1:频率控制字如何得到 2:DDS的框图 3:用MATLAB得到正弦波的数字量化 4:设计代码 5:仿真代码 6:仿真图 首先将正弦波信号离散化,离散成多少位的根据自己的设计精度要求来定,但最高位一定是符号位,负数用补码来表示;然后用rom或者ram来存储离散后的数据;再由频率控制字的累加来给出地址用于读出ROM或者ram中的数据。 1:相位累加器的位宽设为n,fc/(2^n)称作频率分辨率,这是能分辨出的最小频率,提高相位累加器位宽可以调高频率分辨率。目标频率f=M*fc/2^n ,fc是采样频率,M是频率控制字,由此可以得到频率控制字。 2:DDS框图其中输入到ra
[测试测量]
<font color='red'>FPGA</font>之DDS信号发生器
基于FPGA和ARM的图像采集传输系统
  引言   图像处理技术的快速发展,使得图像采集处理系统在提高农业生产自动化程度中的应用越来越广泛。目前的图像采集系统有的基于CCD摄像机、图像采集卡和计算机,有的基于CCD摄像机、解码器、FPGA和DSP,而有的基于CMOS图像传感器芯片、FPGA和DSP,它们在实时性,灵活性,可维护性方面各有优缺点。而在农业生产中,以基于CCD摄像机、图像采集卡和计算机的系统居多。本文结合实际系统中的前端图像处理和图像数据传输需要.充分利用ARM的灵活性和FPGA的并行性特点,设计了一种基于ARM+FPGA的图像快速采集传输系统。所选的ARM (Ad-vanced RISC Machines)体系结构是32位嵌入式RISC微处理器结构,该
[单片机]
基于<font color='red'>FPGA</font>和ARM的图像采集传输系统
ARM DSP X86 POWERPC MIPS FPGA简介
ARM:RISC(哈系),基于Load/Store的内存访问方式,长度固定的指令,流水线结构(RISC指令都是固定长度的,这也导致指令编码中会有较多的浪费,使得程序空间变大)。基于 ARM 技术的微处理器应用约占据了 32 位 RISC 微处理器 75 %以上的市场份额,具有比较强的事务管理功能,可以用来跑界面以及应用程序等,其优势主要体现在控制方面。其可以做的功耗很低,很精简,因此适合没有固定电源,使用电池供电的移动设备。 DSP:哈佛设计,数据总线和地址总线分开,使程序和数据分别存储在两个分开的空间,允许取指令和执行指令完全重叠。强大数据处理能力和高运行速度,主要是用来计算的,比如进行加密解密、调制解调等,优势是强大的数据处理能
[单片机]
基于FPGA的时统模块可靠性设计
摘要:文章从FPGA逻辑编程设计技术、EMC技术、高速电路PCB设计技术等几个方面介绍了时统接收处理模块的抗干扰设计及其实现方法,实现了同步脉冲的提取、对时功能、自守时、脉宽调制等功能,提高了同步精度和抗干扰性。解决了传统时统模块定时精度不高、设置固定只能满足单一需求等问题。 关键词:同步精度;可编程门阵列;时统;紧凑型PCI 高可靠性永远是计算机系统中必不可少的重要需求,尤其是对于整个系统中用来产生统一时间信号的专用设备来说,其可靠性和精准性非常重要。时统模块的功能就是保证整个系统处在统一时间的基准上,它接收时统站发来的时间信号,完成与时统站送来时间信号的同步,同时回送一路供时统站延时检查和解调检查用,并向测控设备发送
[嵌入式]
基于<font color='red'>FPGA</font>的时统模块可靠性设计
Synopsys与Lattice Semiconductor续签多年期FPGA设计软件OEM协议
美国加利福尼亚州,山景城 2016年6月27日 亮点: 多年期合约的续签使得莱迪思半导体的用户得以继续使用Synopsys Synplify Pro综合工具 在时序、面积和运行时间专为Lattice体系结构优化,以获得最佳质量结果,帮助客户实现其智能联网器件更快上市 与Lattice Diamond软件集成,为Lattice FPGA实现提供统一的设计流程 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布与Lattice Semiconductor Corporation续签了多年期的Synopsys Synplify Pro FPGA综合工具OEM协议。根据协议,Synopsys将继续为
[嵌入式]
小广播
最新应用文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved