DDR SDRAM在嵌入式系统中的应用

发布者:czm721002最新更新时间:2007-02-01 来源: 单片机及嵌入式系统应用关键字:图像  存储  控制  接口 手机看文章 扫描二维码
随时随地手机看文章
引 言

  很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR SDRAM的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。

  随看密度与性能的不断提升,现场可编程门阵列(FPGA)已被广泛应用于各种嵌入

式系统中。而且,现在很多的FPGAs都提供了针对DDR SDRAM的接口特性:其输入输出引脚都与SSTL一II电气特性相兼容,内部提供了DDR触发器、锁相环等硬件资源。使用这些特性,可以更加容易地设计性能可靠的高速DDR SDRAM存储器控制器。 

1 DDR SDRAM在嵌入式系统中的应用

  图1是DDR SDRAM在高速信号源系统中的应用实例。

?

  在该系统中,由FPGA完成各模块之间的接口控制。FPGA接收从前端传送过来的高速数字信号,并将其存储在DDR SDRAM中;13SP通过FPGA读取DDR中的数据.处理后再送回到DDR SDRAM,最后由FPGA负责将数据分两路输出。

  该系统对存储器的要求是能够高速地存储大量的数据,DDR SDRAM正好能满足这一要求。此时,FPGA是否能对DDR SDRAM进行有效控制就成为影响系统性能的关键。最后的试验结果表明,FPGA是能够胜任这一任务的。 

2 DDR SDRAM的工作方式

  在DDR SDRAM能够被存取数据之前,需要先对其初始化。该初始化流程是预先定义好的,不正确的操作将导致无法预料的结果。初始化的过程中将设置DDRSDRAM的普通模式寄存器和扩展模式寄存器,用来制定DDR SDRAM的工作方式。这些设置包括突发长度、突发类型、CAS潜伏期和工作模式以及扩展模式寄存器中的对DDR SDRAM内部DLL的使能与输出驱动能力的设置。模式寄存器可以被再编程,这时需要DDRSDRAM的各个区(bank)处于空闲状态,从而改变存储器的工作模式。如果操作正确,对模式寄存器的再编程不会改变存储器内存储的数据。

  初始化完成之后,DDR SDRAM便进入正常的工作状态,此时便可对存储器进行读写和刷新。DDR SDRAM在一对差分时钟(CLK与CLKn;CLK的上升沿与CLKn的下降沿的交点被认为是CLK的上升沿)的控制下工作。命令(地址和控制信号)在每个时钟(CLK)的上升沿被触发。随着数据一起传送的还包括一个双向的数据选通信号,接收方通过该信号来接收数据。DQS作为选通信号在读周期中由DDR SDRAM来产生,在写周期中由存储器控制器来产生。该选通信号与数据相关,其作用类似于一个独立的时钟,因此也需要满足相应的时序要求。读周期中,DQS与数据是边沿对齐的;写周期中,DQS与数据是中心对齐的。存储器输入的数据在DQS的两个沿都触发.输出的数据也是以DQS的两个沿作为参考,同时还要以时钟CLK的两个沿作为参考。因此,由于接口在时钟的两个沿的触发下工作,其数据宽度(n)是存储器数据宽度(2n)的一半。图2描述了DDR SDRAM的工作方式。

?

  对DDR SDRAM的读和写操作是基于突发的:从一个选定的地址单元开始,连续存取设置好长度的地址单元。该长度就是所谓的突发长度。DDR SDRAM提供的可编程的读或写的突发长度为2,4或8。数据的存取以一个激活命令(ACTlVE command,RAS_n low)开始,接着便是读(CAS_n low)或写(CAS_n low and WE_n low)命令。与激活命令一起被触发的地址位用来选择将要存取的区(bank)和页(或行)}与读或写命令一起触发的地址位用来选择突发存取的起始列单元。使用控制器读取DDR SDRAM的仿真波形示意图如图2所示。读命令被触发后,数据将在1.5~3个时钟周期之后出现在数据总线上。这个延迟就是所谓的CAS潜伏期(CAS latency),即从DRAM内核读出数据到数据出现在数据总线上所需要的时间。CAS潜伏期的大小与SDRAM的速度和存储器的时钟频率有关。

  当要存取一个不同行的地址单元时,需要通过一个预充电(PRECHARGE)操作关闭当前行。自动刷新(AUTO-REFRESH)命令用来周期性地刷新DDRSDRAM,以保持其内部的数据不丢失。

3 DDR SDRAM控制器的设计

  DDR SDRAM控制器的功能就是初始化DDRSDRAM;将DDR SDRAM复杂的读写时序转化为用户方简单的读写时序,以及将DDR SDRAM接口的双时钟沿数据转换为用户方的单时钟沿数据,使用户像操作普通的RAM一样控制DDR SDRAM;同时,控制器还要产生周期性的刷新命令来维持DDR SDRAM内的数据而不需要用户的干预。

3.1 DDR SDRAM控制器的控制流程

  DDR SDRAM提供了多种命令,整个控制状态机非常复杂。但很多应用场合中,并不需要用到所有的命令,因

此为了简化设计,但同时又兼顾尽可能多的应用场合,在控制器的设计中制定了如下几种功能:DDR SDRAM的初始化,可变长度的突发读写,自动刷新功能,预充电以及模式寄存器的重置(reload)。图3是控制器整个状态转移图。

  系统上电后,DDR SDRAM处于空闲状态(Idle),在对存储器进行读写操作之前,需要先对其进行初始化。初始化的过程中,将设置突发长度,突发类型,CAS潜伏期等参数。DDR SDRAM的初始化有一个固定的步骤,错误的操作将导致DDR SDRAM进入不确定状态。在控制器中使用了一个专门的初始化状态机来对DDR SDRAM进行初始化。

  初始化完之后便可对DDR SDRAM进行读、写或其他操作。在执行读(写)命令之前,先要激活(Ac—tive)将要读(写)的行,之后便可对该行进行突发读(写)。在控制器的设计中,所有的读写命令都是不带预充电的,因此,某一行被激活之后将一直处于激活状态,直到用户发送突发终止命令,此时控制器将自动产生一个预充电命令来关闭当前行。这样,某一行被激活之后用户便可进行连续的突发读(写)操作,从而节省了每次突发读写所需要的激活时间,提高了系统的数据吞吐率。

  控制器同时提供了一个自动刷新(auto refresh)计数器,每隔一定的时间间隔(即DDR SDRAM的刷新周期,根据所使用的存储器而定,可在控制器中设定),便会产生一个刷新请求。如果此时DlDR SDRAM处于空闲状态,控制器便会发出一个自动刷新命令来对DDR SDRAM进行刷新;如果此时DDR SDRAM正在进行读(写)操作,控制器将会等到当前的读(写)操作完成之后再发送刷新命令。在刷新过程中,用户如果有读(写)请求,控制器将在当前刷新周期完成之后再响应用户的请求。

  正常的操作过程中,当DDR SDRAM处于空闲状态时,用户还可以根据实际的需要来重置存储器的控制寄存器,重新设定存储器的突发长度、突发类型、CAS潜伏期等参数。

3.2控制器数据通道的结构

  图4是DDR SDRAM控制器数据通道的结构图。

?

  图4中完整地显示了控制器读和写数据通道上DQ与DQS的结构关系。前面提到过,Cyclone系列FPGA没有带DDR触发器的输入输出单元,但完全可以用靠近输入输出引脚处的逻辑资源来实现DDR触发器,而且最后的结果表明,这种实现方式可以满足时序要求。

  从图4中也可以看到,控制器内部有两个时钟,clk和clk_90,两者之间的相位差为90°。图中将面向存储器的时钟命名为clk。它是clk_90时钟的90°相位延迟后的信号。clk_90作为系统时钟来驱动整个FPGA,clk时钟驱动存储器接口电路。

3.2.1 DQS相位延迟电路

  在读周期中,DDR SDRAM输出的DQ和DQS信号是边沿对齐的。为了使用DQS作为选通信号来捕获DQ,DQS信号需要在FPGA内部相对于DQ信号作90°的相位延迟。但是这个延迟不能使用锁相环(PLL)来完成,因为DQS信号不具有时钟的特性。因此,需要在DQS和读数据时钟之间加一个延迟链(delay chain),如图4中所示。

  前面提到过,Cyclone系列FPGA在其DQS输入引脚上有一个专用的延迟单元,用来使DQS相对于DQ信号产生一个90°的相移。因此,可以使用该硬核资源来完成对DQS的相移,而不必通过内部的逻辑来搭建这样一个延迟电路。从而可以获得更好的时序性能。

3.2.2再同步

  读周期中,从DDR SDRAM来的数据信号首先通过延迟后的DQS锁存到DDR触发器中。为了在FPGA内部能够使用该数据,还要将其同步到FPGA内部的时钟域上,这个过程称为再同步(resynchronization)。如图4所示,对于前一级DQS延迟后的信号锁存的数据再通过clk-90同步之后才送到内部数据总线上。

  在写周期中,DQS与DQ必须是中心对齐的(centerahgn)。我们用clk_90时钟触发的DDR触发器产生DQS信号,因此,为了满足时序要求,从内部来的数据通过clk_90时钟锁存后再由clk触发的DDR触发器将其输出,从而保证DQs与DQ是中心对齐的。

4 控制器的实现

  该控制器针对16位宽512 Mb的DDR SDRAM设计,在Altera公司的Quartus II4.2环

境中采用Cyclone系列的EPlC6Q2410C6来实现,总共使用了729个逻辑单元,占FPGA可编程逻辑资源的12%,此外还使用了1个锁相环(PLL)。最后,在Modelsim 5.8中对整个工程进行布局一布线后仿真(Post-P1ace&RouteSimulation),采用的模型为Micron公司的512 Mb的DDR SDRAMMT46V32M16的仿真模型,时钟为133 MHz,图2是控制器读取DDR SDRAM的时序仿真波形。

5 结 论

  本文给出了一种通过FPGA控制将DDR SDRAM应用在嵌入式系统中的方法。设计中采用Altera公司性价比较高的Cyclone系列FPGA,并充分利用片内提供的锁相环、DDR触发器以及DQS延迟链等硬件资源,占用的逻辑资源少。该设计可以很容易地移植到Altera公司其他系列的FPGA上,经过适当的修改还可以用来控制64位宽的DIMM型的DDR SDRAM,因此可以很好地应用在需求高速度、大容量存储器的场合中。

关键字:图像  存储  控制  接口 引用地址:DDR SDRAM在嵌入式系统中的应用

上一篇:嵌入式便携设备中电源管理的分析与研究
下一篇:嵌入声纹特征的个人证件识读器

推荐阅读最新更新时间:2024-05-13 18:17

MCS-51单片机布尔处理器存储空间分配
简述MCS-51单片机布尔处理器存储空间分配,片内RAM包含哪些可以位寻址的单元。位地址7DH与字节地址7DH如何区别?位地址7DH具体在片内RAM中的什么位置? 低128字节数据区的位寻找区和高128字节数据区的某些可位寻址的特殊功能寄存器。位地址7DH与字节地址7DH可通过不同的指令来区别,位地址7DH用位寻址指令来访问,字节地址7DH用字节寻址指令来访问,位地址7DH在低128字节数据区的位寻找区的2FH字节。
[单片机]
Aptina将在2011年中国国际公共安全博览会上展示最新的高清监控图像传感器
专为入门级、主流和高端监控摄像产品制造商提供高性能图像传感器的全球领先厂商 Aptina公司将参加 2011年中国国际公共安全博览会(安博会)。该展会始于1989年,在深圳市举办,是世界最大型的安保展览之一。 在展会期间,Aptina将展示面向监控市场的最新图像传感器产品,包括可在60fps 帧率下以宽动态范围 (WDR) 或非宽动态范围 (non-WDR) 模式提供720P/1080P 高清 (HD) 视频的传感器,以及采用 Aptina独特的A-Pix™和DR-Pix™技术的500万像素高性能图像传感器。此外,Aptina还将展示高成本效益的全新单芯片CCTV传感器系统级芯片(SoC)产品,可提供NTSC或PAL输出选择。
[传感器]
以稳现韧,阿童木机器人控制器再度批量发货
自阿童木控制系统AtomMotion正式外销以来,公司已陆续接到订单并正式发货,感谢广大客户的信赖与认可。 为快速响应客户特定需求,近日,阿童木机器人依照与客户协商计划,再度推进控制器量产,截止今日,10台控制器已批量出货完毕。 从2019年AtomMotion发布后,阿童木机器人控制器迎来批量提产。 2021年,阿童木机器人总销售台数1017,同比增长31%, 其中,超99%机器人皆搭载自研控制系统AtomMotion, 设备已在食品、制药、日化、新能源、PCB、3C等多领域批量应用。 “这款全自主研发控制器,能够深度兼容全系列Delta机器人,同时也可通用匹配其他品类机器人,相较同类产品,AtomMotion具有更高精度、更
[机器人]
LABVIEW波形显示控件交替显示的控制方法分析
引言 LabVIEW是美国NI(National Instruments)公司推出的一种基于计算机的虚拟仪器开发平台,也是一种功能强大、编程灵活、人机界面友好、目前应用最广泛的软件,在测量与控制领域中占有重要的地位。由于它具有丰富的扩展函数和分析子程序,使得数据采集、数据分析、数据存储和数据显示变得非常容易实现。随着工程测量技术的要求越来越高,内容越来越广泛,LabVIEW已逐渐成为工程技术人员所不可缺少的一种高级测试手段。但在实际测量过程中,当测量的内容较多时,在一个屏幕上要同时反映很多的测量数据和波形,由于计算机的屏幕空间有限,会使显示的界面变得杂乱无章。而在实际的测量过程中,测试人员往往只需要知道某一方面的测量数据和波形,而
[测试测量]
LABVIEW波形显示控件交替显示的<font color='red'>控制</font>方法分析
三星在专利图像中展示无边框智能手机的愿景
三星最新的专利申请让我们再次看到了他们对无边框智能手机的愿景:所有智能手机组件都集成在屏幕下。该专利特别揭示了两个新的想法 - 第一个是显示前置摄像头可能位于屏幕中央而不是靠近顶部边缘,这使视频通话和拍摄自拍更自然。第二项创新在某种程度上更具技术性 - 三星开发了一种透明的屏幕下天线,可以在没有天线带的情况下实现更薄的设备外形。         三星的专利也提供了一些奇特的想法,例如屏幕下方的全息投影仪,它可以创建悬浮在屏幕上方的三维图像 - 当然这很可能只是专利占位而不是近期内现实的技术。         该专利申请于2018年10月24日发布,看起来相当详细,表明具有类似设计的真实设备可能会在不久的将来出现。
[手机便携]
基于Sugeno型模糊推理算法的模糊控制器及其应用
    摘要: 介绍了Sugeno型模糊推理算法的基本原理,给出了一种实现方法,并对其控制性能进行了仿真。     关键词: 模糊控制器  Sugeno型模糊推理  Mamdani型模糊推理     模糊控制器是模糊控制系统的核心,通常由软件编程实现,其控制算法的简繁直接影响到控制器的实时性。Mamdani型和Sugeno型是两种常用的模糊推理算法模型。在很多情况下,Sugeno型模糊推理算法具有较多的优点。 1 模糊控制器的工作过程     模糊推理过程就是运用模糊逻辑,进行从输入量到输出量映射的过程,可以分为以下5个步骤进行:     (1)输入量模糊化(Fuzzif
[传感技术]
基于TFT 彩屏液晶的便携数字存储示波器
  在电子技术领域中, 通常需要借助于一些辅助的仪器来观察电路中信号的相互关系, 这些仪器的种类很多, 比如万用表、信号源、示波器、频谱仪等。其中, 示波器可以观察到信号的全貌, 它可以在显示屏幕上直接观察到被测信号的波形, 并测量信号的幅度、频率、周期等基本参量。除此之外, 其他的非电量也可以转化为电量, 使用示波器进行观测。因此, 示波器得到了广泛的应用。随着电子设备复杂程度的增加, 对于示波器这样的测量仪器也提出了更多的要求, 除了成本的限制以外, 在体积、性能以及使用的灵活性方面也有了新的要求。目前常用的示波器一般都是体积比较大, 成本高,这就使它的应用受到了一些限制, 在这种情况下, 开发低成本便携的手持示波器, 将会大大
[测试测量]
基于TFT 彩屏液晶的便携数字<font color='red'>存储</font>示波器
马斯克脑机接口公司 Neuralink 计划将 Link 功能扩展到现实世界,以实现控制机械臂、轮椅等
5 月 9 日消息,马斯克的脑机接口设备公司 Neuralink 发表博客文章,公布了其 PRIME 研究最新进展。 据估计,美国目前约有 18 万人处于四肢瘫痪状态,每年约有 1.8 万人遭受瘫痪性脊髓损伤,此类瘫痪患者往往会因为难以与数字世界自然交互而面临独立性下降、社交孤立和经济挑战等问题。因此,Neuralink 希望能够为四肢瘫痪的病人提供一个高性能脑机接口,从而让他们能够更好地控制数字设备,释放他们的个人和职业潜力。 为了实现这一目标,Neuralink 于 100 多天前在亚利桑那州凤凰城的巴罗神经研究所迎来了 PRIME 研究项目的首位参与者 Noland Arbaugh。Noland 在这里接受了 Neurali
[医疗电子]
马斯克脑机<font color='red'>接口</font>公司 Neuralink 计划将 Link 功能扩展到现实世界,以实现<font color='red'>控制</font>机械臂、轮椅等
小广播
最新应用文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved