PCB设计技术问答

最新更新时间:2011-03-06来源: 互联网关键字:PCB设计 手机看文章 扫描二维码
随时随地手机看文章

      中国电子市场发展越来越快,电子产品更新换代之神速也是我们无法预料的,差不多一个时间内可以出现很多不同的产品,在电子产品设计这一块,我们的工程师应注意什么问题呢?记者走访了多家设计公司,在采访深圳芯谷科技有限公司(以下简称芯谷科技)的技术人员时,以下是记者与芯谷科技公司技术人员的对话:

      (注:芯谷科技主要从事电子产品方案,它的反向技术研发事业部是目前国际最大的研发中心,主要从事PCB设计、方案设计、芯片设计、芯片解密、单片机解密、IC解密、电子产品仿制、PCB抄板、等一系列反向事业)

      关于混合电路PCB材质选择及布线注意事项

      问:在当今无线通信设备中,射频部分往往采用小型化的室外单元结构,而室外单元的射频部分、中频部分,以及对室外单元进行监控的低频电路部分往往部署在同一PCB上。请问,对这样的PCB布线在材质上有何要求?如何防止射频、中频以及低频电路互相之间的干扰?

      答:混合电路设计是一个很大的问题,很难有一个完美的解决方案。一般射频电路在系统中我们都作为一个独立的单板进行布局布线,甚至会有专门的屏蔽腔体。而且射频电路一般为单面或双面板,电路较为简单,所有这些都是为了减少对射频电路分布参数的影响,提高射频系统的一致性。相对于一般的FR4材质,射频电路板倾向与采用高Q值的基材,这种材料的介电常数比较小,传输线分布电容较小,阻抗高,信号传输时延小。

      在混合电路设计中,虽然射频,数字电路做在同一块PCB上,但一般都分成射频电路区和数字电路区,分别布局布线。之间用接地过孔带和屏蔽盒屏蔽。

      关于输入、输出端接的方式与规则

      问:现代高速PCB设计中,为了保证信号的完整性,常常需要对器件的输入或输出端进行端接。请问端接的方式有哪些?采用端接的方式是由什么因素决定的?有什么规则?

      答:端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维南匹配,AC匹配,肖特基二极管匹配。匹配采用方式一般由BUFFER特性,拓普情况,电平种类和判决方式来决定,也要考虑信号占空比,系统功耗等。数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,在保证信号延单调性前提下,信号变化延速度满足要求。

在处理布线密度时应注意哪些问题?

      问:在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高PCB的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请问在高速(>100MHz)高密度PCB设计中有哪些技巧?

      答:在设计高速高密度PCB时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方: 1.控制走线特性阻抗的连续与匹配。 2.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。 3.选择适当的端接方式。 4.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。 5.利用盲埋孔(blind/buried via)来增加走线面积。但是PCB板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。

      关于PCB设计中的阻抗匹配问题

      问:在高速PCB设计时为了防止反射就要考虑阻抗匹配,但由于PCB的加工工艺限制了阻抗的连续性而仿真又仿不到,在原理图的设计时怎样来考虑这个问题?另外关于IBIS模型,不知在那里能提供比较准确的IBIS模型库。我们从网上下载的库大多数都不太准确,很影响仿真的参考性。

      答:在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。 IBIS模型的准确性直接影响到仿真的结果。基本上IBIS可看成是实际芯片I/O buffer等效电路的电气特性资料,一般可由SPICE模型转换而得 (亦可采用测量, 但限制较多),而SPICE的资料与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其SPICE的资料是不同的,进而转换后的IBIS模型内之资料也会随之而异。也就是说,如果用了A厂商的器件,只有他们有能力提供他们器件准确模型资料,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的IBIS不准确, 只能不断要求该厂商改进才是根本解决之道。

      问:在高速PCB设计时我们使用的软件都只不过是对设置好的EMC、EMI规则进行检查,而设计者应该从那些方面去考虑EMC、EMI的规则?怎样设置规则?

      答:一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面. 前者归属于频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz). 所以不能只注意高频而忽略低频的部分. 一个好的EMI/EMC设计必须一开始布局时就要考虑到器件的位置, PCB迭层的安排, 重要联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排, 事后解决则会事倍功半, 增加成本. 例如时钟产生器的位置尽量不要靠近对外的连接器, 高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew rate)尽量小以减低高频成分, 选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声. 另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop impedance尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后, 适当的选择PCB与外壳的接地点(chassis ground)。

      关于高速差分信号的布线技巧

      问:在pcb上靠近平行走高速差分信号线对的时候,在阻抗匹配的情况下,由于两线的相互耦合,会带来很多好处。但是有观点认为这样会增大信号的衰减,影响传输距离,为什么?我在一些大公司的评估板上看到高速布线有的尽量靠近且平行,而有的却有意的使两线距离忽远忽近,哪一种效果会更好?我的信号1GHz以上,阻抗为50欧姆。在用软件计算时,差分线对也是以50欧姆来计算吗?还是以100欧姆来算?接收端差分线对之间可否加一匹配电阻?

      答:会使高频信号能量衰减的原因一是导体本身的电阻特性(conductor loss), 包括集肤效应(skin effect), 另一是介电物质的dielectric loss。 这两种因子在电磁理论分析传输线效应(transmission line effect)时, 可看出他们对信号衰减的影响程度。 差分线的耦合是会影响各自的特性阻抗, 变的较小, 根据分压原理(voltage divider)这会使信号源送到线上的电压小一点。 至于, 因耦合而使信号衰减的理论分析我并没有看过, 所以我无法评论。 对差分对的布线方式应该要适当的靠近且平行。 所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。 需要平行也是因为要保持差分阻抗的一致性。 若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。 差分阻抗的计算是 2(Z11 - Z12), 其中, Z11是走线本身的特性阻抗, Z12是两条差分线间因为耦合而产生的阻抗, 与线距有关。 所以, 要设计差分阻抗为100欧姆时, 走线本身的特性阻抗一定要稍大于50欧姆。 至于要大多少, 可用仿真软件算出来。 接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。 这样信号品质会好些。

      在电子产品设计中,其实我们知道,要设计了一块完美的PCB板那是很困难的,还要经过多次的调试,而我们知道,现在外面很多的所谓的PCB反向方案公司,做的PCB抄板,其实都是死抄,所谓的死抄就是技术人员不懂原理,只会依样画葫芦,这就是为什么会有这么多的方案失败的原因,芯谷科技的技术人员建议我们在选择技术公司的时候,一定不能盲目,一定要看好了再做选择。


关键字:PCB设计 编辑:冰封 引用地址:PCB设计技术问答

上一篇:PCB设计注意关键点
下一篇:PCB敷铜经验交流

推荐阅读最新更新时间:2023-10-18 15:10

改善手机音频性能的PCB设计考虑
对于PCB布版工程师,手机提出了终极挑战。现代手机包含了便携式设备中所能找到的几乎所有子系统,且每一个子系统都有彼此冲突的要求。一个设计良好的电路板必须最大限度地发挥连接到它上面的各个器件的性能,并避免多个系统间的干扰。而各子系统不一致的要求必然会导致性能的下降。   尽管手机中音频功能性不断增加,但在电路板设计过程中,音频电路受到的关注往往最少。下文给出了一些建议,有助于确保实现一个布局良好而不牺牲音频质量的电路板。   应该   -谨慎考虑底层规划。理想的底层规划应把不同类型的电路划分在不同的区域。图1所示即为一个很好的底层规划。   -尽可能使用差分信号。带有差分输入的音频器件能够抑制噪声。差分信号中
[模拟电子]
高速PCB设计应用中的常见问题及解决方法
随着器件工作频率越来越高,高速 PCB 设计所面临的信号完整性等问题成为传统设计的一个瓶颈,工程师在设计出完整的解决方案上面临越来越大的挑战。尽管有关的高速仿真工具和互连工具可以帮助设计设计师解决部分难题,但高速 PCB 设计中也更需要经验的不断积累及业界间的深入交流。 下面列举的是其中一些广受关注的问题。 布线拓朴对信号完整性的影响 当信号在高速 PCB 板上沿传输线传输时可能会产生信号完整性问题。意法半导体的网友tongyang问:对于一组总线(地址,数据,命令)驱动多达4、5个设备(FLASH、SDRAM等)的情况,在PCB布线时,是总线依次到达各设备,如先连到SDRAM,再到FLASH……还是总线呈星型分布,即从某处分
[电源管理]
开关电源的PCB设计规范
在任何开关电源设计中,PCB板的物理设计都是最后一个环节,如果设计方法不当,PCB可能会辐射过多的电磁干扰,造成电源工作不稳定,以下针对各个步骤中所需注意的事项进行分析: 一、从原理图到PCB的设计流程 建立元件参数- 输入原理网表- 设计参数设置- 手工布局- 手工布线- 验证设计- 复查- CAM输出。 二、参数设置相邻导线间距必须能满足电气安全要求,而且为了便于操作和生产,间距也应尽量宽些。最小间距至少要能适合承受的电压,在布线密度较低时,信号线的间距可适当地加大,对高、低电平悬殊的信号线应尽可能地短且加大间距,一般情况下将走线间距设为8mil。 焊盘内孔边缘到印制板边的距离要大于1mm,这样可以避免加工时导致焊盘缺损。当与焊
[半导体设计/制造]
PCB设计中的电源信号完整性的考虑
在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系统。例如,地反弹噪声太大、去耦电容的设计不合适、回路影响很严重、多电源/地平面的分割不好、地层设计不合理、电流不均匀等等。   1) 电源分配系统   电源完整性设计是一件十分复杂的事情,但是如何近年控制电源系统(电源和地平面
[电源管理]
PCB设计有风险,3招教你有效规避
PCB设计过程中,如果能提前预知可能的风险,提前进行规避,PCB设计成功率会大幅度提高。很多公司评估项目的时候会有一个PCB设计一板成功率的指标。提高一板成功率关键就在于信号完整性设计。下面就随嵌入式小编一起来了解一下相关内容吧。 PCB设计有风险,3招教你有效规避   目前的电子系统设计,有很多产品方案,芯片厂商都已经做好了,包括使用什么芯片,外围电路怎么搭建等等。硬件工程师很多时候几乎不需要考虑电路原理的问题,只需要自己把PCB做出来就可以了。   但正是在PCB设计过程中,很多企业遇到了难题,要么PCB设计出来不稳定,要么不工作。对于大型企业,芯片厂商很多都会提供技术支持,对PCB设计进行指导。但一些中小企业却很难得到
[嵌入式]
多层板PCB设计时的EMI解决
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。 电源汇流排 在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由於电容呈有限频率响应的特性,这使得电容 无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要 的共模EMI干扰源。我们应该怎麽解决这些问题? 就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干
[电源管理]
同业社区是现代PCB设计的一个核心动力
值此成立25周年之际,CadSoft对全球电子行业PCB设计工程师关注的重要领域进行投票调研 PCB设计软件供应商CadSoft Computer(e络盟旗下子公司)日前公开一组针对全球PCB设计师的调研数据以庆祝其成立25周年。自1988年成立以来,CadSoft见证了电子行业发展的重大变革,其中最为显著的是近几年日渐兴起的在线同业社区及社交媒体。据CadSoft调研显示, 83%的调研对象表示在线同业社区对他们的工作‘至关重要’或‘重要’,尽管其中有近一半(41%)的人在社区平台上并不活跃。 此外,42%的调研对象认为Twitter和Facebook等社交媒体平台与论坛一样,聚集了产品新闻、设计建议及创意等资源,有
[半导体设计/制造]
EMI及PCB设计与开关频率详解
本文导读 电源模块发展至今,工程师们都着眼于如何将模块做得更为小型化,轻量化,其实大家都明白可以通过提升开关频率来提高产品的功率密度。但为什么迄今为止模块的体积没有变化太大?是什么限制了开关频率的提升呢? 开关电源产品在市场的应用主导下,日趋要求小型、轻量、高效率、低辐射、低成本等特点满足各种电子终端设备,为了满足现在电子终端设备的便携式,必须使开关电源体积小、重量轻的特点,因此,提高开关电源的工作频率,成为设计者越来越关注的问题,然而制约开关电源频率提升的因素是什么呢?其实主要包括三方面,开关管、变压器和EMI及PCB设计。 一、开关管与开关频率 开关管作为开关电源模块的核心器件,其开关速度与开关损耗直接影响了开
[电源管理]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved