锁相环(PLL)的电源管理设计

最新更新时间:2011-10-22来源: OFweek半导体照明网关键字:电源管理  VCO  LDO  滤波 手机看文章 扫描二维码
随时随地手机看文章

  本文讨论图1所示的基本PLL方案,并考察每个构建模块的电源管理要求。

 

  

  图1.显示各种电源管理要求的基本锁相环

 

  PLL中,反馈控制环路驱动电压控制振荡器(VCO),使振荡器频率(或相位)精确跟踪所施加基准频率的倍数。许多优秀的参考文献 (例如Best的锁相环1),解释了PLL的数学分析;ADI的ADIsimPLL?等仿真工具则对了解环路传递函数和计算很有帮助。下面让我们依次考察一下PLL构建模块。

 

  VCO和VCO推压

 

  电压控制振荡器将来自鉴相器的误差电压转换成输出频率。器件“增益”定义为KVCO,通常以MHz/V表示。电压控制可变电容二极管(变容二极管) 常用于调节VCO内的频率。VCO的增益通常足以提供充分的频率覆盖范围,但仍不足以降低相位噪声,因为任何变容二极管噪声都会被放大KVCO倍,进而增加输出相位噪声。

  多频段集成VCO的出现,例如用于频率合成器ADF4350的集成VCO,可避免在KVCO与频率覆盖范围间进行取舍,使PLL设计人员可以使用包含数个中等增益VCO的IC以及智能频段切换程序,根据已编程的输出频率选择适当的频段。这种频段分割提供了宽广的总体范围和较低噪声。

  除了需要从输入电压变化转换至输出频率变化(KVCO)外,电源波动也会给输出频率变化带来干扰成分。VCO对电源波动的灵敏度定义为VCO 推压(Kpushing),通常是所需KVCO.的一小部分。例如,Kpushing通常是KVCO的5%至20%.因此,对于高增益VCO,推压效应增大,VCO电源的噪声贡献就更加举足轻重。

  VCO推压的测量方法如下:向VTUNE引脚施加直流调谐电压,改变电源电压并测量频率变化。推压系数是频率变化与电压变化之比,如表1所示,使用的是ADF4350 PLL.

 

  表1. ADF4350 VCO推压测

  

 

  参考文献2中提到了另一种方法:将低频方波直流耦合至电源内,同时观察VCO频谱任一侧上的频移键控 (FSK)调制峰值(图2)。峰值间频率偏差除以方波幅度,便得出VCO推压系数。该测量方法比静态直流测试更精确,因为消除了与直流输入电压变化相关的任何热效应。图2显示ADF4350 VCO输出在3.3 GHz、对标称3.3 V电源施加10 kHz、0.6 V p-p方波时的频谱分析仪曲线图。对于1.62 MHz/0.6 V或2.7 MHz/V的推压系数,最终偏差为3326.51 MHz – 3324.89 MHz = 1.62 MHz.该结果可与表1中的静态测量 2.3 MHz/V比较。

 

  

  图2.ADF4350 VCO通过10kHz、0.6v p-p方波响应

  电源调制的频谱分析仪曲线图

 

  在PLL系统中,较高的VCO推压意味着VCO电源噪声的增加倍数更大。为尽可能降低对VCO相位噪声的影响,需要低噪声电源。

  参考文献3和参考文献4提供了不同低压差调节器(LDO)如何影响PLL相位噪声的示例。例如,文献中对ADP3334和ADP150 LDO为ADF4350供电时的性能进行了比较。ADP3334调节器的集成均方根噪声为27 μV(40多年来,从10 Hz至100 kHz)。该结果可与ADF4350评估板上使用的LDO ADP150的9 μV比较。图3中可以看出已测量PLL相位噪声频谱密度的差异。测量使用4.4 GHz VCO频率进行,其中VCO推压为最大值(表1),因此属于最差情况结果。ADP150调节器噪声足够低,因此对 VCO噪声的贡献可以忽略不计,使用两节(假定“无噪声”)AA电池重复测量可确认这一点。

 

  

  图3.使用ADP3334和ADP150LDO对(AA电池)供电时ADF4350在4.4GHz下的相位噪声比较

 

  图3强调了低噪声电源对于ADF4350的重要性,但对电源或 LDO的噪声该如何要求呢?

  与VCO噪声类似,LDO的相位噪声贡献可以看成加性成分LDO(t), 如图4所示。再次使用VCO超额相位表达式得到:

  

  或者在频域中为:

  

  其中vLDO(f)是LDO的电压噪声频谱密度。

  1 Hz带宽内的单边带电源频谱密度SΦ(f)由下式得出:

  

  以dB表示时,用于计算电源噪声引起的相位噪声贡献的公式如下:

  

   (1)

  其中 L(LDO)是失调为f时,调节器对VCO相位噪声(以dBc/Hz表示)的噪声贡献; f; Kpushing是VCO推压系数,以Hz/V表示;vLDO(f)是给定频率偏移下的噪声频谱密度,以V/√Hz表示。

 

  

  图4.小信号加性vco电源噪声模型

 

  在自由模式VCO中,总噪声为 LLDO值加VCO噪声。以dB表示则为:

  

  例如,试考虑推压系数为10 MHz/V、在100 kHz偏移下测得相位噪声为–116 dBc/Hz的VCO:要在100 kHz下不降低VCO噪声性能,所需的电源噪声频谱密度是多少?电源噪声和VCO噪声作为方和根添加,因此电源噪声应比VCO噪声至少低6 dB,以便将噪声贡献降至最低。所以LLDO应小于–122 dBc/Hz.使用公式1,

  

  求解vLDO(f),

  在100 kHz偏移下,vLDO(f) = 11.2 nV/√

  给定偏移下的LDO噪声频谱密度通常可通过LDO数据手册的典型性能曲线读取。

  当VCO连接在负反馈PLL内时,LDO噪声以类似于VCO噪声的方式通过PLL环路滤波器进行高通滤波。因此,上述公式仅适用于大于PLL环路带宽的频率偏移。在PLL环路带宽内,PLL可成功跟踪并滤 LDO噪声,从而降低其噪声贡献。

  LDO滤波

  要改善LDO噪声,通常有两种选择:使用具有更少噪声的LDO,或者对LDO输出进行后置滤波。当无滤波器的噪声要求超过经济型LDO的能力时,滤波选项可能是不错的选择。简单的LC π 滤波器通常足以将带外LDO噪声降低20 dB(图5)。

 

  

  图5.用于衰减LDO噪声的LCπ滤波器

  选择器件时需要非常小心。典型电感为微亨利范围内(使用铁氧体磁芯),因此需要考虑电感数据手册中指定的饱和电流(ISAT), 作为电感下降10%时的直流电平。VCO消耗的电流应小于ISAT. 有效串联电阻(ESR) 也是一个问题,因为它会造成滤波器两端的IR压降。对于消耗300 mA直流电流的微波VCO,需要ESR小于0.33 ?的电感,以产生小于100 mV的IR压降。较低的非零ESR还可抑制滤波器响应并改善LDO稳定性。为此,选择具有极低寄生ESR的电容并添加专用串联电阻可能较为实际。上述方案可使用可下载的器件评估器如NI Multisim?在SPICE 中轻松实现仿真。

  电荷泵和滤波器

  电荷泵将鉴相器误差电压转换为电流脉冲,并通过PLL环路滤波器进行积分和平滑处理。电荷泵通常可在最多低于其电源电压(VP)0.5 V的电压下工作。例如,如果最大电荷泵电源为5.5 V,那么电荷泵只能在最高5 V输出电压下工作。如果VCO需要更高的调谐电压,则通常需要有源滤波器。有关实际PLL的有用信息和参考设计,请参见电路笔记CN-0174,5,处理高压的方式请参见利用高压VCO设计高性能锁相环,“6该文章发表于模拟对话第43卷第4期(2009)。有源滤波器的替代方案是使用PLL和针对更高电压设计的电荷泵,例如ADF4150HV ADF4150HV可使用高达30 V的电荷泵电压工作,从而在许多情况中省去了有源滤波器。

  电荷泵的低功耗使其看似颇具吸引力,可使用升压转换器从较低的电源电压产生高电荷泵电压,然而与此类DC-DC转换器相关的开关频率纹波可能在VCO的输出端产生干扰杂散音。高PLL杂散可能造成发射机发射屏蔽测试失败,或者降低接收机系统内的灵敏度和带外阻塞性能。为帮助指导转换器纹波的规格,使用图6的测量设置针对各种PLL环路带宽获得全面电源抑制曲线图与频率的关系。

  

  图6.测量电荷泵电源抑制的设置

  17.4 mV (–22 dBm)的纹波信号经交流耦合至电源电压,并在频率范围内进行扫描。在每一频率下测量杂散水平,并根据–22dBm输入与杂散输出电平间的差异(以dB表示)计算PSR.留在适当位置的0.1 μF和1 nF电荷泵电源去耦电容为耦合信号提供一定衰减,因此发生器处的信号电平增加,直至在各频率点下引脚上直接测得17.4 mV.结果如图7所示。

  在PLL环路带宽内,随着频率增加,电源抑制最初变差。随着频率接近PLL环路带宽,纹波频率以类似于基准噪声的方式衰减,PSR改善。该曲线图显示,需要具有较高开关频率(理想情况下大于1 MHz)的升压转换器,以便尽可能降低开关杂散。另外,PLL环路带宽应尽可能降至最低。

  1.3 MHz时, ADP1613就是一款合适的升压转换器。如果将PLL环路带宽设置为10 kHz,PSR可能达到大约90 dB;环路带宽为80 kHz时,PSR为50 dB.首先解决PLL杂散水平要求后,可以回头决定升压转换器输出所需的纹波电平。例如,如果PLL需要小于–80 dBm的杂散,且PSR为50 dB,则电荷泵电源输入端的纹波功率需小–30 dBm,即20 mV p-p.如果在电荷泵电源引脚附近放置足够的去耦电容,上述水平的纹波电压可使用纹波滤波器轻松实现。例如,100 nF去耦电容在1.3MHz时可提供20 dB以上的纹波衰减。应小心使用具有适当电压额定值的电容;例如,如果升压转换器产生18 V电源,应使用具有20V或更高额定值的电容。

  

  图7.ADF4150HF电荷泵电源抑制曲线图

  使用基于Excel的设计工具ADP161x.可以简化升压转换器和纹波滤波器的设计。图8显示用于5 V输入至20 V输出设计的用户输入。为将转换器级输出端的电压纹波降至最低,该设计选择噪声滤波器选项,并将VOUT纹波场设定为最小值。高压电荷泵的功耗为2 mA(最大值),因此OUT 为10 mA以提供裕量。该设计使用20 kHz的PLL环路带宽,通过ADF4150HV评估板进行测试。根据图7,可能获得约70dB的PSR.由于PSR极佳,此设置未在VCO输出端呈现明显的开关杂散(《 –110 dBm),即使是在省去噪声滤波器时。

  

  图8.ADP1613升压转换器EXCEL设计工具

  作为最终实验,将高压电荷泵的PSR与有源滤波器(目前用于产生高VCO调谐电压的最常见拓扑结构)进行比较。为执行测量,使用无源环路滤波器将幅度为1 V p-p的交流信号注入ADF4150HV的电荷泵电源(VP)与图6的测量设置相同。后以有源滤波器代替相等带宽的无源滤波器,重复相同的测量。所用的有源滤波器为CPA_PPFFBP1型,如ADIsimPLL所述(图9)。

  

  图9.ADlsimPLL中CPA_PPFFBP1滤波器设计的屏幕视图。

  为提供公平的比较,电荷泵和运算放大器电源引脚上的去耦相同,即10 μF、10 nF和10 pF电容并联。测量结果显示于图10中:与有源滤波器相比,高压电荷泵的开关杂散水平降低了40 dB至45 dB.利用高压电荷泵改善的杂散水平部分可解释为通过有源滤波器看到的环路滤波器衰减更小,其中注入的纹波在第一极点之后,而在无源滤波器中注入的纹波位于输入端。

 

  图10.有源环路滤波器与高压无源滤波器的电源纹波电平

  最后一点:图1所示的第三电源电轨(分压器电源,AVDD/DVDD-与VCO和电荷泵电源相比具有较宽松的电源要求,因为PLL(AVDD)的RF部分通常是具有稳定带隙参考偏置电压的双极性ECL逻辑级,所以相对不受电源影响。另外,数字CMOS模块本质上对电源噪声具有更强的抵抗力。因此,建议选择(DVDD)能够满足此电轨电压和电流要求的中等性能LDO,并在所有电源引脚附近充分去耦;通常100 nF和10 pF并联就够了。

  结束语

  以上已讨论主要PLL模块的电源管理要求,并针对VCO和电荷泵电源推算出规格。ADI公司为电源管理和PLL IC提供多种设计支持工具,包括参考电路和解决方案,还有各种仿真工具,如ADIsimPLL和 ADIsimPower. 了解电源噪声和纹波对PLL性能的影响后,设计人员可以回头推算电源管理模块的规格,进而实现性能最佳的PLL设计。

关键字:电源管理  VCO  LDO  滤波 编辑:探路者 引用地址:锁相环(PLL)的电源管理设计

上一篇:开关电源中功率晶体管的二次击穿现象及防护措施
下一篇:实现智能控制的半导体激光器电源设计

推荐阅读最新更新时间:2023-10-18 15:56

针对负载点消费类电子设备的电源管理方案
  技术进步   由于更高的集成度、更快的处理器运行速度以及更低的价格目标,针对数字电视、线缆调制解调器以及机顶盒的负载点(POL)处理器电源设计变得越来越具挑战性。多年来,随着集成度的提高和工艺技术的进步,设计旨在用于消费类电子应用的数字处理器和模拟ASIC受益匪浅。现在,工艺技术的进步也可用于现成的负载点电源管理电路。本文将讨论一些电源管理设计所面临的挑战,如:选择最佳的输出电容、解决排序问题以及最少化部件数量等问题。为了解决这些问题,通过利用可保持系统低成本的电源管理器件工艺技术的进步,TI开发出了一款新型双通道、降压DC/DC转换器。现在只需要电源设计的基础知识就可以设计出一款高性能电源,从而使设计师将主
[电源管理]
针对负载点消费类电子设备的<font color='red'>电源管理</font>方案
整流、滤波与线性串联型稳压电源工作原理
一、 整流与滤波电路 整流电路的任务是利用二极管的单向导电性,把正、负交变的50Hz电网电压变成单方向脉动的直流电压。 整流电路只是将交流电变换为单方向的脉动电压和电流,由于后者含有较大的交流成分,通常还需在整流电路的输出端接入滤波电路,以滤除交流分量,从而得到平滑的直流电压。     由波形可知: 1.开关S打开时,电容两端电压为变压器付边的最大值 。 2 .开关S闭合,即为电容滤波电阻负载,当变压器付边电压大于电容上电压时 ,电容充电,输出电压升高,当 时电容放电,输出下降。如此充电快,放电慢的不断反复,在负载上将得到比较平滑的输出电压。当负载电阻越大时,放电越慢,纹波电压越小,负载电阻小时,放电快,纹
[电源管理]
整流、<font color='red'>滤波</font>与线性串联型稳压电源工作原理
利用数字控制技术改善功率密度和电源管理
在一个电源系统中有许多地方可以采用数字技术,一个是电源内部电路本身,还有就是在系统级实现功率管理和监控功能 .本文将针对第一种情况进行详细讨论。文中比较了板载电源(BMPS)的内部控制功能采用数字技术和更传统的模拟方法的系统级实现效果。对于比较中所提到的每一个方案,BMPS的最终用户都可以采用传统的方式来使用器件,而无需额外的系统级数字技术。比较依赖了实际的案例研究,利用了实际的产品单元作为参考基准。研究中使用了两种数字设计方案。一种是尺寸优化设计,它提供与模拟设计相近的输出功率,但具有较小的物理尺寸。另一种方案则是输出优化设计,即维持与模拟设计类似的外形尺寸,但使输出功率增加。在所有的三种设计方法中,基本的功率传递拓扑结构保持不
[电源管理]
利用数字控制技术改善功率密度和<font color='red'>电源管理</font>
STM32F107 CAN滤波器设置解析
该部分程序如下: CAN_FilterInitStructure.CAN_FilterNumber=14; //选择滤波器组,共14个 CAN_FilterInitStructure.CAN_FilterMode=CAN_FilterMode_IdMask; //过滤模式,选择位屏蔽模式而不是标识符列表模式 CAN_FilterInitStructure.CAN_FilterScale=CAN_FilterScale_32bit;//1个32位寄存器 CAN_FilterInitStructure.CAN_FilterIdHigh=(((u32)0x4321 3)&0xFFFF0000) 16;//要过滤的ID高位 CA
[单片机]
STM32F107 CAN<font color='red'>滤波</font>器设置解析
多层压敏电阻阵列的滤波连接器设计
中心议题: 多层压敏电阻阵列的滤波连接器设计 解决方案: 压敏电阻设计 多层平面电容阵列设计 多层压敏电容阵列设计 “连接器对于电子设备没有什么贡献”是一个陈旧的和有争议的说法,写出来后引起了一些争论,但现在毫无疑问已经是过时和错误的!目前单个的连接器,能对抗连续的或瞬态的噪声实现设备保护功能。当然,随即而来的就是费用问题。加上滤波功能,一个10美元的连接器就成为一个100美元的连接器。加上防电压尖峰功能,你就需要面对1000美元的连接器了。 幸运的是,近来的革新已经改变了这个令人困惑的局面。多层平面阵列的滤波式电容器,现在可实现如瞬态保护的功能。采用多层压敏电阻平面阵列
[工业控制]
多层压敏电阻阵列的<font color='red'>滤波</font>连接器设计
三星、小米电源管理芯片供应商赛微微科创板IPO获得受理
6月25日,上交所正式受理广东赛微微电子股份有限公司(简称“赛微微”)的科创板IPO申请。 国产替代进程加快,驱动业绩高速增长 赛微微的主营业务为模拟芯片的研发和销售,主营产品以电池管理芯片为核心,并延展至更多种类的电源管理芯片,具体包括电池安全芯片、电池计量芯片和充电管理等其他芯片。 截至2020年12月31日,赛微微已拥有专利33项、其中发明专利17项,在中国境内登记集成电路布图设计专有权22项。 凭借性能优良、品质可靠的产品,赛微微已累计了包括戴尔、惠普、联想、三星、史丹利百得、TTI、东成电动、OPPO、荣耀、小米、九号智能、仁宝电脑、闻泰科技、歌尔股份、万魔声学、科沃斯、安克创新、公牛电器等在内的优质终端客户。
[手机便携]
三星、小米<font color='red'>电源管理</font>芯片供应商赛微微科创板IPO获得受理
超短波频谱监测网络化接收机设计
0 引言 随着物联网和通信技术的迅速发展,无线电频谱管理的任务越来越重,因此,超短波频谱监测接收机应用领域越来越广。可国内相关职能部门所配置的超短波监测设备几乎都是国外进口设备,如德国的罗德与施瓦茨公司(R&S)的EB200、ESMB监测接收机,美国Agilent公司的E3238S/N6820E专用无线电信号监测系统,而这些设备性能虽好但价格相当昂贵。 本文设计的超短波频谱监测网络化接收机,所有输入、输出线都将采用过滤和筛选设计,从而极大地降低杂散辐射,提高对干扰信号的抑制能力,以监测20 MHz~3 GHz频率范围内超短波信号,可提供多种IF处理带宽以适应处理不同信号的要求,并具有最佳信噪比。其性价比要优于田外同类产品,
[测试测量]
超短波频谱监测网络化接收机设计
意法半导体车规电源管理 IC 集成CAN FD 和 LIN收发器 简化车身控制器设计
2023 年 10 月 13 日,中国—— 意法半导体的SPSB081车规电源管理IC 的功能非常丰富,堪称车规电源管理芯片中的瑞士军刀,片上集成一个固定电压的主低压差稳压器 (LDO)、一个可配置的辅助 LDO稳压器、四个高边驱动器、一个 CAN FD 收发器和一个选配LIN 收发器。 该系列电源管理芯片有多个静态电流很小的待机模式和可配置的本地或远程唤醒功能,有助于最大限度地降低系统功耗。 片上集成的电源和收发器有助于简化车身控制器设计,适用于天窗、座椅、尾门、车门和照明模块。这些控制器的适用性非常出色,还适用于网关、HVAC暖通空调控制器、无钥匙进入系统、远程信息处理控制单元和控制面板。 在该系列的现有产品中,
[汽车电子]
意法半导体车规<font color='red'>电源管理</font> IC 集成CAN FD 和 LIN收发器  简化车身控制器设计
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved