1 方案设计
设计选用中国电子科技集团第41研究所研制的YIG调谐振荡器(YTO)产生3~7 GHz的输出频率。利用美国Analog Devices公司生产的高速直接频率合成器的DDS芯片AD9858实现小数分频,产生频率的微步进。原理框图如图1所示。
YTO振荡器输出3~7 GHz的频率经8分频后作为AD9858的参考时钟。经分频、滤波后与100 MHz参考频率fr进行鉴相,这里鉴相器用的是AD9858内部集成的鉴相器,鉴相器输出的是电流信息,它由内部集成的可编程快锁充电泵(CP)提供,这个电流不能直接驱动YTO,所以经过二阶的无源环路滤波器转换成误差电压,经YTO驱动电路后控制YTO调频线圈,来锁定YTO的频率。
2 关键电路设计
2.1 YTO驱动电路设计
YTO内部的调谐磁场由主线圈和副线圈两部分组成,前者感抗大、调谐慢,但调谐灵敏度高、调谐范围宽、高频干扰抑制好;后者感抗小从而调谐范围窄,但调谐速度快,并因为调谐灵敏度低而具有良好的干扰抑制特性。二者结合使用既可以实现大范围的调谐,又可以获得较快的频率跟踪性能。
主线圈驱动电路设计如图2所示,这部分电路是在锁相环路之外,有助于实现频率合成器的快速锁定,为精确调谐YTO主线圈,这里选用的是ADI公司的AD7528双8位DAC(D4),直接接受FPGA的并口数据控制(PRED0~PRED7),实现16位预置数送数的目的。AA0为低时送高8位预置数,AA0高为时送低8位预置数,运放TL072ACD完成了ADC的输出电流到电压的转换。经由R101、R102、R103和D6,其中R102=256R101组成的加法电路将两路电压相加。D/A送数改变MOS管IRF9520的G极、S极电压值,VGS电压差随着DA预置数增大而增大,VGS增大使D极电流ID变大,
MOS管IRF9520的D极直接与YT0主线圈相连,从而改变了流经YTO主线圈的电流值,达到调谐的目的。
副线圈驱动电路设计如图3所示,为得到调频端合适的驱动电流和适应调频端的电流正、负偏,设计了一种驱动电路如图3所示。正的相位误差电压经带偏移的差分放大电路转变成正或负的电压,D22的3脚从变阻器R206的2脚获得相应的正或负的电压。文中使用的YTO调频端的调谐 灵敏度是300 kHz/mA,通过调节变阻器R206的2脚位置将环路捕捉带宽设定约为30 MHz。利用运算放大器D22两个电压输入脚的等电位特性来获得YTO调频线圈的驱动电流。当D22的3脚输入电压为正时,V23导通,电流从YTO的FM+端到FM-端。反之,当D22的3脚输入电压为负时,V24导通,电流从YTO的FM-端到FM+端。
2.2 小数分频电路设计
直接数字频率合成(DDS)作为新一代频率合成技术,具有输出频率分辨率高、频率切换速度快、相位变化连续以及数字可控等优点。采用小数分频在不降低鉴相频率的前提下,可以提高频率分辨率。本方案利用DDS芯片AD9858实现小数分频。AD9858内部集成有10位数模转换器,其频率分辨率为32位。根据公式
式中,FTW表示DDS频率控制字;F0表示DDS输出频率;N表示DDS频率控制字的位长;SYSCLK表示DDS参考时钟;YTO振荡器输出3~7 GHz的频率经8分频为375~875 MHz作为AD9858的参考时钟。方案要求AD9858输出频率F0始终为100 MHz,根据式(2)可以计算出频率控制字FTW,由FPGA通过并行送给AD9858。由AD9858分频输出100MHz频率经低通滤波器后与100 MHz参考频率fr进行鉴相。根据式(1)可以计算出频率分辨率为0.09~0.2Hz。
2.3 环路滤波器设计
在锁相环路中,环路滤波器起着至关重要的作用,它将误差电流分量转化为误差电压分量,滤除误差电压中的高频分量和噪声,以保证环路所需要的性能,增加环路稳定性。在锁相环电路设计中,为达到优异的相位噪声,人们往往采用无源环路滤波器完成设计,设计时需要重点考虑带宽,相位裕度,滤波器结构、阶数、极点等参数。在本方案中由于相位误差电压在0~5 V之间,故选择无源滤波器,利用PLL Design&Simulation V4.0仿真软件设计出环路带宽200 kHz,相位裕度45°,阻尼系数0.707的二阶无源滤波器如图4所示。经实际调试后R1=2 kΩ,R2=39.2 Ω,C1=0.1μF,C2=11 nF。
3 测试结果
根据方案设计的频率合成器经调试后满足宽带低相噪高分辨率的要求。图5和图6分别用Agilent的频谱分析仪E4440A测试模块在载波4.8 GHz,6.8 CHz,扫宽28 kHz的测试图。10 kHz频偏的相位噪声分另0是-111.97 dBc/Hz、-108.47 dBc/Hz。
4 结束语
设计采用锁相环+YTO的结构,利用YTO具有宽频特性实现大带宽,利用DDS芯片AD9858产生小数分频实现高分辨率,利用锁相环路的低通特性和YTO良好的低相位噪声实现频率合成器的低相噪。文中设计的频率合成器已应用在某测量仪器中,提高了测量仪器的性能指标。
上一篇:四边形单端带电线路开关的导电回路电阻测试
下一篇:基于CMOS多功能数字芯片的ESD保护电路设计
推荐阅读最新更新时间:2023-10-18 16:55
Vishay线上图书馆
- 选型-汽车级表面贴装和通孔超快整流器
- 你知道吗?DC-LINK电容在高湿条件下具有高度稳定性
- microBUCK和microBRICK直流/直流稳压器解决方案
- SOP-4小型封装光伏MOSFET驱动器VOMDA1271
- 使用薄膜、大功率、背接触式电阻的优势
- SQJQ140E车规级N沟道40V MOSFET
- MathWorks 和 NXP 合作推出用于电池管理系统的 Model-Based Design Toolbox
- 意法半导体先进的电隔离栅极驱动器 STGAP3S为 IGBT 和 SiC MOSFET 提供灵活的保护功能
- 全新无隔膜固态锂电池技术问世:正负极距离小于0.000001米
- 东芝推出具有低导通电阻和高可靠性的适用于车载牵引逆变器的最新款1200 V SiC MOSFET
- 【“源”察秋毫系列】 下一代半导体氧化镓器件光电探测器应用与测试
- 采用自主设计封装,绝缘电阻显著提高!ROHM开发出更高电压xEV系统的SiC肖特基势垒二极管
- 艾迈斯欧司朗发布OSCONIQ® C 3030 LED:打造未来户外及体育场照明新标杆
- 氮化镓取代碳化硅?PI颠覆式1700V InnoMux2先来打个样
- 从隔离到三代半:一文看懂纳芯微的栅极驱动IC