系统级ESD电路保护设计考虑因素

最新更新时间:2013-01-14来源: 21IC关键字:系统级  ESD  电路保护 手机看文章 扫描二维码
随时随地手机看文章
引言

随着技术的发展,移动电子设备已成为我们生活和文化的重要组成部分。平板电脑和智能手机触摸技术的应用,让我们能够与这些设备进行更多的互动。它构成了一个完整的静电放电 (ESD) 危险环境,即人体皮肤对设备产生的静电放电。例如,在使用消费类电子设备时,在用户手指和平板电脑 USB 或者 HDMI 接口之间会发生 ESD,从而对平板电脑产生不可逆的损坏,例如:峰值待机电流或者永久性系统失效。

本文将为您解释系统级 ESD 现象和器件级 ESD 现象之间的差异,并向您介绍一些提供 ESD 事件保护的系统级设计方法。

系统级ESD保护与器件级ESD保护的对比

IC 的 ESD 损坏可发生在任何时候,从装配到板级焊接,再到终端用户人机互动。ESD 相关损坏最早可追溯到半导体发展之初,但在 20 世纪 70 年代微芯片和薄栅氧化 FET 应用于高集成 IC 以后,它才成为一个普遍的问题。所有 IC 都有一些嵌入式器件级 ESD 结构,用于在制造阶段保护 IC 免受 ESD 事件的损坏。这些事件可由三个不同的器件级模型进行模拟:人体模型 (HBM)、机器模型 (MM) 和带电器件模型 (CDM)。HBM 用于模拟用户操作引起的 ESD 事件,MM 用于模拟自动操作引起的 ESD 事件,而 CDM 则模拟产品充电/放电所引起的 ESD 事件。这些模型都用于制造环境下的测试。在这种环境下,装配、最终测试和板级焊接工作均在受控 ESD 环境下完成,从而减小暴露器件所承受的 ESD 应力。在制造环境下,IC 一般仅能承受 2-kV HBM 的 ESD 电击,而最近出台的小型器件静电规定更是低至 500V。

尽管在厂房受控 ESD 环境下器件级模型通常已足够,但在系统级测试中它们却差得很远。在终端用户环境下,电压和电流的ESD电击强度要高得多。因此,工业环境使用另一种方法进行系统级 ESD 测试,其由 IEC 61000-4-2 标准定义。器件级 HBM、MM和CDM 测试的目的都是保证 IC 在制造过程中不受损坏;IEC 61000-4-2规定的系统级测试用于模拟现实世界中的终端用户ESD事件。

IEC 规定了两种系统级测试:接触放电和非接触放电。使用接触放电方法时,测试模拟器电极与受测器件 (DUT) 保持接触。非接触放电时,模拟器的带电电极靠近 DUT,同 DUT 之间产生的火花促使放电。

表 1 列出了 IEC 61000-4-2 标准规定的每种方法的测试级别范围。请注意,两种方法的每种测试级别的放电强度并不相同。我们通常在4级(每种方法的最高官方标称级别)以上对应力水平进行逐级测试,直到发生故障点为止。

表 1 接触放电和非接触放电方法的测试电平

接触式放电电平

测试电压 (±kV)

非接触式放电电平

测试电压(±kV)

1

2

1

2

2

4

2

4

3

6

3

6

4

8

4

8


器件级模型和系统级模型有一些明显的区别,表 2 列出了这些区别。表 2 中最后三个参数(电流、上升时间和电击次数)需特别注意:

电流差对于 ESD 敏感型器件是否能够承受一次 ESD 事件至关重要。由于强电流可引起结点损坏和栅氧化损坏,8-kV HBM 保护芯片(峰值电流5.33A)可能会因 2-kV IEC 模型电击(峰值电流 7.5A)而损坏。因此,系统设计人员不能把 HBM 额定值同 IEC 模型额定值混淆,这一点极为重要。

另一个差异存在于电压尖峰上升时间。HBM 的规定上升时间为 25ns。IEC 模型脉冲上升时间小于 1ns,其在最初 3ns 消耗掉大部分能量。如果 HBM 额定的器件需 25ns 来做出响应,则在其保护电路激活以前器件就已被损坏。

两种模型在测试期间所用的电击次数不同。HBM仅要求测试一次正电击和一次负电击,而 IEC 模型却要求 10 次正电击和 10 次负电击。可能出现的情况是,器件能够承受第一次电击,但由于初次电击带来的损坏仍然存在,其会在后续电击中失效。图 1 显示了 CDM、HBM 和 IEC 模型的 ESD 波形举例。很明显,相比所有器件级模型的脉冲,IEC 模型的脉冲携带了更多的能量。

表 2 器件级模型与 IEC 系统级模型比较


图 1 器件级和 IEC 模型的 ESD 波形

TVS 如何保护系统免受 ESD 事件的损害

与 ESD 保护集成结构不同,IEC 61000-4-2 标准规定的模型通常会使用离散式独立瞬态电压抑制二极管,也即瞬态电压抑制器 (TVS)。相比电源管理或者微控制器单元中集成的 ESD 保护结构,独立 TVS 成本更低,并且可以靠近系统 I/O 连接器放置,如图 2 所示。

图 2 系统级 TVS 布局


共有两种 TVS:双向和单向(参见图 3)。TI TPD1E10B06 便是一个双向 TVS例子,它可以放置在一条通用数据线路上,用于系统级 ESD 保护。正常工作状态下,双向和单向 TVS 都为一个开路,并在 ESD 事件发生时接地。在双向 TVS 情况下,只要 D1 和 D2 都不进入其击穿区域,I/O 线路电压信号会在接地电压上下摆动。当 ESD 电击(正或者负)击中 I/O 线路时,一个二极管变为正向偏置,而另一个击穿,从而形成一条通路,ESD 能量立即沿这条通路接地。在单向 TVS 情况下,只要 D2 和 Z1 都不进入其击穿区域,则电压信号会在接地电压以上摆动。当正ESD电击击中I/O线路时,D1变为正向偏置,而Z1 先于 D2 进入其击穿区域;通过 D1 和 Z1 形成一条接地通路,从而让 ESD 能量得到耗散。当发生负 ESD 事件时,D2 变为正向偏置,ESD能量通过 D2接地通路得到耗散。由于 D1 和 D2 尺寸可以更小、寄生电容更少,单向二极管可用于许多高速应用;D1 和 D2 可以“隐藏”更大的齐纳二极管 Z1(大尺寸的原因是处理击穿区域更多的电流)。

图 3 双向和单向 TVS


系统级 ESD 保护的关键器件参数

图 4 显示了 TVS 二极管电流与电压特性的对比情况。尽管 TVS 是一种简单的结构,但是在系统级 ESD 保护设计过程中仍然需要注意几个重要的参数。这些参数包括击穿电压 VBR、动态电阻 RDYN、钳位电压 VCL 和电容。

图 4 TVS 二极管电流与电压的关系


击穿电压

正确选择 TVS 的第一步是研究击穿电压 (VBR)。例如,如果受保护 I/O 线路的最大工作电压 VRWM 为 5V,则在达到该最大电压以前 TVS 不应进入其击穿区域。通常,TVS 产品说明书会包括具体漏电流的 VRWM,它让我们能够更加容易地选择正确的 TVS。否则,我们可以选择一个 VBRmin 大于受保护 I/O 线路 VRWM 几伏的 TVS。

动态电阻

ESD 是一种极速事件,也就是几纳秒的事情。在如此短的时间内,TVS 传导接地通路不会立即建立起来,并且在通路中存在一定的电阻。这种电阻被称作动态电阻 (RDYN),如图 5 所示。

图 5 ESD 电流放电通路


理想情况下,RDYN 应为零,这样 I/O 线路电压才能尽可能地接近 VBR;但是,这是不可能的事情。RDYN 的最新工业标准值为 1 Ω 或者 1 Ω 以下。利用传输线路脉冲测量技术可以得到 RDYN。使用这种技术时,通过 TVS 释放电压,然后测量相应的电流。在得到不同电压的许多数据点以后,便可以绘制出如图6一样的 IV 曲线,而斜线便为 RDYN。图 6 显示了 TPD1E10B06 的 RDYN,其典型值为 ~0.3 Ω。

图 6 TPD1E10B06 的 IV 特性

钳位电压

由于ESD是一种极速瞬态事件,I/O 线路的电压不能立即得到箝制。如图 7 所示,根据 IEC 61000-4-2 标准,数千伏电压被箝制为数十伏。如方程式 1 所示,RDYN 越小,钳位性能也就越好:



其中,IPP 为 ESD 事件期间的峰值脉冲电流,而 Iparasitic 为通过 TVS 接地来自连接器的线路寄生电感。

图 7 8Kv 接触放电的 ESD 事件钳位


把钳位电压波形下面的区域想像成能量。钳位性能越好,受保护ESD敏感型器件在ESD事件中受到损坏的机率也就越小。由于钳位电压很小,一些TVS可承受IEC模型的8kV接触式放电,但是“受保护”器件却被损坏了。

电容

在正常工作状态下,TVS为一个开路,并具有寄生电容分流接地。设计人员应在信号链带宽预算中考虑到这种电容。

结论

由于 IC 工艺技术节点变得越来越小,它也越来越容易受到 ESD 损坏的影响,不管是在制造过程还是在终端用户使用环境下。器件级 ESD 保护并不足以在系统层面为 IC 提供保护。我们应在系统级设计中使用独立 TVS。在选择某个 TVS 时,设计人员应注意一些重要参数,例如:VBR、RDYN、VCL 和电容等。

参考文献
《系统级ESD/EMI保护设计指南》 www.ti.com/lit/SSZB130B

相关网站
ESD解决方案:http://www.ti.com.cn/product/cn/TPD1E10B06 

关键字:系统级  ESD  电路保护 编辑:探路者 引用地址:系统级ESD电路保护设计考虑因素

上一篇:采用ET技术的RF收发器减少射频电路功耗
下一篇:基于MAX17830的矿用电池电源管理系统设计

推荐阅读最新更新时间:2023-10-17 15:13

USB端口的静电放电ESD)防护
  我们在使用USB设备时通常都采用热插拔,此时存在静电放电的隐患。这篇应用说明阐述了怎样使用瞬态抑制二极管阵列保护USB设备免受ESD影响。   虽然至今为止在USB 1.1和USB 2.0的规范中并未要求ESD防护,但USB元件的可热插拔性使它成为静电放电敏感元件,因此对所有USB端口实施ESD防护是极其重要且必需的。   随着现代社会的飞速发展,我们对电子设备的依赖与日俱增.现代电脑越来越多的采用低功率逻辑芯片,由于MOS的电介质击穿和双极反向结电流的限制,使这些逻辑芯片对ESD非常敏感。大多数USB集成电路都是以CMOS工艺为基础来设计和制造的,这导致它们对ESD造成的损害也很敏感,另外,USB端口是热插拔
[嵌入式]
让CMOS集成高压功能,ESD是关口
一个由英飞凌(Infineon Technologies)和印度孟买理工学院(Indian Institute of Technology, Bombay)组成的联合研究小组,近日宣称可将高电压功能集成在先进的CMOS技术中。 该联合项目成立于2007年,主要致力于对I/O设备设计领域以及多门MOSFET的45纳米CMOS技术的研究。该联合小组研究人员表示,弱ESD鲁棒性和高ESD应力性,是利用先进CMOS技术制造高压接口(10V或以上)的主要障碍。 该团队的研究结果表明,设备的高压功能、从USB接口到高压线驱动器,都可以集成在采用45纳米甚至以下的CMOS片上系统。 英飞凌的ESD研究高
[半导体设计/制造]
Littelfuse推出手持设备用ESD保护器件
Littelfuse公司是全球电路保护领域的领先企业,日前宣布推出SPxx-01WTG-C-HV系列(SPxx系列)通用ESD保护瞬态抑制二极管阵列(SPA 二极管)。 SPxx系列在此前改进的基础上进一步增强,可防止敏感电子设备因静电放电(ESD)和其他瞬态过压而受到损害。 这类新型 高电压 0201规格元件非常适合为大尺寸平板电脑和笔记本电脑所用大型触摸屏模块中的数据线路提供安全保障。 它们在各行和各列上使用更高的电压,使触摸屏能够区分有意识和无意识的触摸。 SPxx系列可以安全吸收超过IEC61000-4-2国际标准规定最大值的反复性ESD震击而不会出现性能下降,并可在较低的箝位电压下安全地耗散8A的感应浪涌电流。 此外
[电源管理]
Littelfuse推出手持设备用<font color='red'>ESD</font>保护器件
USB 3.0的电路保护方案攻略
  最新USB 3.0协议(或“SuperSpeed USB”)被开发用于提供更高的数据传输速率,并通过支持每个端口上的更高电流水平提高供电能力。它包含新的电源管理功能,以及可向后兼容USB 2.0设备的新电缆和连接器。最显著的变化是,4条附加的铜数据线被平行地增加到现有的USB 2.0总线中(如图1所示)。这些附加的铜数据线被用来传输超高速数据,但也会传输ESD(静电放电)和其它有害的瞬态电压。      图1:修订后的USB 3.0协议增加了一条双单工数据通道。   USB 3.0增加的电流和供电能力意味着需要新的电路保护方案。经过改进的电路保护方法可以帮助保护USB 3.0应用免受过流、过压及ESD瞬态电压带来的损
[嵌入式]
基美电子扩展ESD等级陶瓷电容器产品组合
全球领先的电子元件供应商——基美电子(KEMET),将其静电放电(ESD)等级陶瓷电容器系列扩展成了完整的产品组合。EIA 0402、0603、0805和1206封装尺寸、电压额定值为16至250VDC的汽车和商用级产品现已上市。这些器件提供了小型化和增强的灵活性,可优化ESD抑制、RF滤波、阻断、检测和电路保护。 该产品组合提供了额外的封装尺寸、电压范围、电容值和ESD额定值,为更多种类的客户应用提供了更多选择。设计工程师可选择X7R或C0G电介质类型的产品,用于需要II类或I类稳定性和噪声性能的电路,并能够按照人体模型(HBM)AEC-Q200-002给定的ESD标准进行设计。 ESD事件可能导致电路出现不良操作,并可
[电源管理]
安靠科技在高端系统封装市场居领导地位
坦佩, 亚利桑那州 2016年3月22日 安靠科技公司(美国Nasdaq: AMKR) 作为半导体电子封装和测试外包服务领域领导者,今天宣布公司共计出货了7亿应用于通讯领域的射频和前端高端系统级封装模块。 这一成就确立了安靠科技公司在生产低成本、高性能的系统级封装的领先地位。 安靠总裁史蒂夫.凯利表示: 完成这个里程碑确立了我们在高端系统级封装技术领域的领先地位.。对客户来说,我们丰富的技术组合和工程能力是他们追求高性能和小型化的最佳选择。除了当今层压基板类的系统级封装外, 我们也正在研发晶片级系统封装的技术,这使我们能够在下一代电子产品中做到更薄、性能更高。 高端系统级封装是由多个半导体器件集合到一
[半导体设计/制造]
全面解决系统LED热管理难题
热管理对于 LED 的性能和使用寿命至关重要,所以结构工程师在研发初期就要考虑LED 的散热问题。 美国能源部(DOE)对LED做出了如下评价:没有其它照明技术可以具有像LED这样大的节能潜力和提升我们建筑环境品质。由于LED的使用寿命是结温的函数,所以热管理对于LED的性能至关重要。 位于California,SanJose的Philips Lumileds Lighting应用技术经理Rudi Hechfellner说:“到目前为止热管理是LED系统设计最重要的一个方面。LED系统生产商通过寻求优化的散热器、高效印制电路板、高热导率外壳和其它先进热设计技术来应对这一挑战。由于热仿真可以在
[工业控制]
全面解决<font color='red'>系统</font><font color='red'>级</font>LED热管理难题
设计的复杂性呼唤系统设计
以自然语言编写的产品规范的含糊其辞,常常会带来设计缺陷,而这种缺陷直到较晚阶段才会被发现,从而使解决方案变得更加昂贵。    要点   设计复杂性的不断增加需要更好的系统设计工具。   硬件设计师需要重新培训,才能成为熟练的系统设计师。   对于系统设计而言,设计用于开发和验证各种算法的语言是再好不过的了。   工程师们甚至在晶体管发明之前就从事系统级设计,但是,随着设计复杂性的提高,人们更加重视系统级设计。产品规范一般由数百页书面文件组成,这些文件通常含糊其辞,难以解释。The MathWorks公司负责营销、信号处理和通信的总监Ken Karnofsky说:“设计缺陷是在规范阶段引入的,一般要到验证阶段才会被发现。”由于开发者
[应用]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved