利用低抖动LVPECL扇出缓冲器增加时钟源的输出数

最新更新时间:2013-01-27来源: 与非网关键字:LVPECL  缓冲器 手机看文章 扫描二维码
随时随地手机看文章

器件连接/参考
 

ADF4351:集成VCO的小数N分频PLL合成器

ADCLK948:提供8路LVPECL输出的时钟扇出缓冲器


评估和设计支持


电路评估板


ADF4351评估板(EVAL-ADF4351EB1Z)

ADCLK948评估板(ADCLK948/PCBZ)


设计和集成文件


原理图、布局文件、物料清单


电路功能与优势


许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。图1所示电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。

 


现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外的缓冲。此处介绍ADF4351时钟源和ADCLK948时钟扇出缓冲器之间的接口,并且测量结果表明与时钟扇出缓冲器相关的加性抖动为75 fs rms。


电路描述


ADF4351是一款宽带PLL和VCO,由三个独立的多频段VCO组成。每个VCO涵盖约700 MHz的范围(VCO频率之间有部分重叠)。这样可提供2.2 GHz至4.4 GHz的基本VCO频率范围。低于2.2 GHz的频率可使用ADF4351的内部分频器生成。


要完成时钟生成,必须使能ADF4351 PLL和VCO,且必须设置所需的输出频率。ADF4351的输出频率通过RFOUT引脚处的开集输出端提供,该引脚处需要一个并联电感(或电阻)和一个隔直电容。


ADCLK948是一款SiGe低抖动时钟扇出缓冲器,非常适合与ADF4351配合使用,因为其最大输入频率(4.5 GHz)刚好高于ADF4351 (4.4 GHz)。宽带均方根加性抖动为75 fs。


为了模拟LVPECL逻辑电平,需要向ADCLK948的CLK输入端增加1.65 V的直流共模偏置电平。这可以通过使用电阻偏置网络来实现。缺少直流偏置电路会导致ADCLK948输出端的信号完整性降低。


常见变化


也可以使用ADF4350小数N分频(137 MHz至4400 MHz)和ADF4360整数N分频系列等其它集成VCO的频率合成器。


与ADCLK948同一系列的其它可用时钟扇出缓冲器有ADCLK946(6路LVPECL输出)、ADCLK950(10路LVPECL输出)及ADCLK954(12路LVPECL输出)。


电路评估与测试


评估本电路时,利用EVAL-ADF4351EB1Z板作为时钟源,并略作修改。EVAL-ADF4351EB1Z板使用标准ADF4351编程软件,该软件包含在评估板附带的光盘上。此外还需要ADCLK948/PCBZ,并且无需修改便可以直接使用。

设备要求


需要以下设备:


. EVAL-ADF4351EB1Z评估板套件,含编程软件


. ADCLK948PCBZ评估板


. 3.3 V电源


. 用于连接3.3 V电源和ADCLK948PCBZ的两条电缆


. 两条长度相等且较短的SMA同轴电缆


. 高速示波器(2 GHz 带宽)或等效器件


. R&S FSUP26频谱分析仪或等效器件


. 装有Windows XP、Windows Vista(32位)或Windows 7(32位)的PC


需要使用SMA同轴电缆,以便将EVAL-ADF4351EB1Z的RFOUTA+和RFOUTA?引脚与ADCLK948PCBZ的CLK0和CLK0引脚相连。


功能框图


本实验中使用ADCLK948PCBZ和EVAL-ADF4351EB1Z。这些电路板通过一条SMA电缆连接至ADCLK948PCBZ,如图1所示。

开始使用


UG-435用户指南详细说明了EVAL-ADF4351EB1Z评估软件的安装和使用。UG-435还包含电路板设置说明以及电路板原理图、布局和物料清单。电路板上必要的修改是在隔直电容之后插入100 Ω电阻。这些电阻与3.3 V电源相连并接地。对RFOUTA+和RFOUTA-引脚都应该执行此操作,以提供1.65 V的共模电压(高于所需的最低值1.5 V)。这样可能就需要去除这些传输线附近的阻焊膜。


UG-068用户指南包含关于ADCLK948/PCBZ评估板操作的类似信息。


逻辑电平测量


本例中,为准确测量高速逻辑电平,将Rohde & Schwarz RTO1024示波器与两个RT-ZS30有源探头配合使用。


在PC上安装ADF435x软件,具体做法说明如下:


1. 根据UG-435中的硬件驱动程序说明将EVAL-ADF4351EB1Z连接至PC。


2. 根据ADF435x软件的屏幕截图(见图3)对ADF4351 PLL进行编程。本例中选择了1 GHz的RF频率。


3. 用两条长度相等且较短的SMA电缆将EVAL-ADF4351EB1Z板的RFOUTA+和RFOUTA? SMA连接器与ADCLK948/PCBZ板的CLK0/CLK0 SMA连接器相连。


4. 将ADCLK948/PCBZ的差分输出OUT2/OUT2与高速示波器相连。有关1 GHz输出的典型波形,请参见图4。

相位噪声和抖动测量


1. 重复“逻辑电平测量”部分的第1至第4步。


2. 将ADCLK948/PCBZ未使用的CLK2输出端与50 Ω负载相连(见图5)。


3. 通过一条SMA电缆将CLK2输出端与信号源分析仪相连(见图5)。


4. 测量信号的抖动性能。

 


图6显示了ADF4351输出端的相位噪声,均方根抖动为325.7 fs。图7显示了ADCLK948输出端的相位噪声。均方根抖动为330.4 fs。


ADCLK948的加性抖动计算如下:√(330.4(sup)2(/sup) - 325.7(sup)2(sup)) = 55.5 fs rms。ADCLK948数据手册中的额定值为75 fs rms。

关键字:LVPECL  缓冲器 编辑:探路者 引用地址:利用低抖动LVPECL扇出缓冲器增加时钟源的输出数

上一篇:如何解决运放振荡问题
下一篇:基于LCL滤波器的风力发电变流器设计

推荐阅读最新更新时间:2023-10-17 15:14

基于ARM9的电梯缓冲器复位时间测试仪的设计
   0 引言   随着《电梯监督检验规程》的发布,对检验机构的电梯检验质量提出了新的要求。但在《检规》的实施过程中,不断发现现有的检验项目缺乏必要的、科学的检测手段。为此,探索研制一些检测仪器,设法满足特种设备检验的需要势在必行。   本研究针对电梯缓冲器复位时间的检测要求而展开。《检规》中是这样描述的:"对耗能型缓冲器需进行复位试验,复位时间应不大于120s。"对应的检验方法是:"轿厢在空载情况下,以检修速度下降,将缓冲器全压缩,从轿厢开始离开缓冲器瞬间起,直到缓冲器回复原状。观察并用秒表计时。"   上述检测手段主观性太大,造成实际的检验结果不具有科学性、准确性,应当开发一套成本相对较低,但检验精度高、效率
[单片机]
利用低抖动LVPECL扇出缓冲器增加时钟源的输出数
电路功能与优势 许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。图1所示电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。     现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外的缓冲。此处介绍ADF4351时钟源和ADCLK948时钟扇出缓冲器之间的接口,并且测量结果表明与时钟扇出缓冲器相关的加性抖动为75 fs rms. 电路描述 ADF4351是一款宽带PLL和VCO,由三个独立的多频段VC
[电源管理]
利用低抖动<font color='red'>LVPECL</font>扇出<font color='red'>缓冲器</font>增加时钟源的输出数
加外部缓冲器的远程测温电路
加外部缓冲器的远程测温电路 加外部缓冲器的远程测温电路由TMP04和ADM485
[模拟电子]
加外部<font color='red'>缓冲器</font>的远程测温电路
瑞萨电子推出符合PCIe Gen6标准的时钟缓冲器和多路复用器
瑞萨电子推出符合PCIe Gen6标准的时钟缓冲器和多路复用器 此款全新器件率先成为业界完整的PCIe Gen6时钟解决方案; 多路输出、小尺寸封装和性能设计余量以满足未来需求 2022 年 4 月 14 日,中国北京讯 - 全球半导体解决方案供应商瑞萨电子今日宣布,率先推出符合PCIe Gen6严格标准的时钟缓冲器和多路复用器。作为业内先进的时钟解决方案卓越供应商,瑞萨带来11款全新时钟缓冲器和4款全新多路复用器。这些新器件,应用在PCIe Gen5时抖动余量更大,与瑞萨的低抖动9SQ440、9FGV1002和9FGV1006时钟发生器相搭配,为客户提供完整的PCIe Gen6时钟解决方案,用于数据中心/云计算、网络
[嵌入式]
瑞萨电子推出符合PCIe Gen6标准的时钟<font color='red'>缓冲器</font>和多路复用器
电压关断型缓冲器(RCD Snubber)的基本类型及其工作原理
 本文较深入地讨论了两种常用模式的RCD Snubber电路:抑制电压上升率模式与电压钳位模式,详细分析了其各自的工作原理,给出了相应的计算公式,最后通过实验提出了电路的优化设计方法。    RCD Snubber电路的基本类型及其工作原理   RCD Snubber是一种能耗式电压关断型缓冲器,分为抑制电压上升率模式和电压钳位模式两种类型,习惯上前者称为RCD Snubber电路,而后者则称为RCD Clamp电路。   为了分析方便,以下的分析或举例均针对反激电路拓扑,开关器件为功率MOSFET。        图1 常用的RCD Snubber电路    抑制电压上升率模式   对于功率MOSFET来讲,其电流下降的
[电源管理]
电压关断型<font color='red'>缓冲器</font>(RCD Snubber)的基本类型及其工作原理
差分单位增益缓冲器LTC6416
描述 LTC ® 6416 是一款差分单位增益缓冲器,专为以极低的输出噪声和卓越的线性 (在超过300MHz 的频率条件下) 来驱动 16 位 ADC 而设计。差分输入阻抗为 12kΩ,因而允许在输入端上使用 1:4 和 1:8 变压器,旨在实现额外的系统增益。 由于未采用外部偏置或增益设定元件,并运用了直通式引出脚配置,因此 LTC6416 非常容易使用。该器件可进行 DC 耦合,并具有一个 -40mV 的共模输出偏移电压。如果输入信号被 AC 耦合,则在内部对 LTC6416 的输入引脚施加偏压,以提供一个由 V CM 引脚上的电压所设定的输出共模电压。 此外,LTC6416 还具有高速度、快速恢复箝位电路,用
[模拟电子]
差分单位增益<font color='red'>缓冲器</font>LTC6416
安森美半导体拓展高性能时钟管理产品系列推出低歪曲率扇出缓冲器
崭新的功能与更好的 性 能为高 性 能电信、网络与 ATE 应用带来更佳的时序精确度 200 7 年 01 月 1 5 日 - 安森美半导体( ON Semiconductor ,美国纳斯达克上市代号: ONNN ) 进一步拓展原有高性能时钟管理解决方案产品系列,推出三款新高精确度、低歪曲率且配备 CMOS 输出的 1:4 时钟扇出缓冲器, NB3N551 、 NB3L553 以及 NB3N2304NZ 大幅超越竞争产品的性能表现。主要用来产生系统全速频率的多重时钟分支,这些新器件相当适合电信、网络与自动化测试设备 (ATE) 等应用。
[新品]
低功耗高转换速率CMOS模拟缓冲器
   引言 :模拟电压缓冲器是混合信号设计中非常重要的基本组成部件。它们主要用作信号监听和驱动负载。在第一种情况下,缓冲器通常连接到测试电路和要求低输入电容的电路的内部节点,因为这个节点上寄生电容的任何增加可能都是至关重要的。然而,当缓冲器用来驱动负载时,为了在整个电源电压范围内尽快地驱动负载,我们希望大范围输出信号摆幅内具有高的转换速率。   目前集成电路的电源电压已经降低了,主要集中在功耗和可靠性问题。这种趋势已经迫使大部分模拟基本组成部件重新设计,试图保证它们的整体性能。在这些设计约束下。轨到轨操作在低压设计中成为强制性的,目的是为了增大信噪比。   在这篇文章里,我介绍了一种能达到AB类特性轨到轨CMOS模拟缓
[模拟电子]
小广播
最新电源管理文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved