利用低抖动LVPECL扇出缓冲器增加时钟源的输出数

最新更新时间:2013-08-02来源: EEFOCUS关键字:扇出缓冲器  时钟源  PLL合成器 手机看文章 扫描二维码
随时随地手机看文章

器件连接/参考
 
ADF4351:集成VCO的小数N分频PLL合成器

ADCLK948:提供8路LVPECL输出的时钟扇出缓冲器

评估和设计支持

电路评估板

ADF4351评估板(EVAL-ADF4351EB1Z)

ADCLK948评估板(ADCLK948/PCBZ)

设计和集成文件

原理图、布局文件、物料清单

电路功能与优势

许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。图1所示电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。

 

现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外的缓冲。此处介绍ADF4351时钟源和ADCLK948时钟扇出缓冲器之间的接口,并且测量结果表明与时钟扇出缓冲器相关的加性抖动为75 fs rms。

电路描述

ADF4351是一款宽带PLL和VCO,由三个独立的多频段VCO组成。每个VCO涵盖约700 MHz的范围(VCO频率之间有部分重叠)。这样可提供2.2 GHz至4.4 GHz的基本VCO频率范围。低于2.2 GHz的频率可使用ADF4351的内部分频器生成。

要完成时钟生成,必须使能ADF4351 PLL和VCO,且必须设置所需的输出频率。ADF4351的输出频率通过RFOUT引脚处的开集输出端提供,该引脚处需要一个并联电感(或电阻)和一个隔直电容。

ADCLK948是一款SiGe低抖动时钟扇出缓冲器,非常适合与ADF4351配合使用,因为其最大输入频率(4.5 GHz)刚好高于ADF4351 (4.4 GHz)。宽带均方根加性抖动为75 fs。

为了模拟LVPECL逻辑电平,需要向ADCLK948的CLK输入端增加1.65 V的直流共模偏置电平。这可以通过使用电阻偏置网络来实现。缺少直流偏置电路会导致ADCLK948输出端的信号完整性降低。

常见变化

也可以使用ADF4350小数N分频(137 MHz至4400 MHz)和ADF4360整数N分频系列等其它集成VCO的频率合成器。

与ADCLK948同一系列的其它可用时钟扇出缓冲器有ADCLK946(6路LVPECL输出)、ADCLK950(10路LVPECL输出)及ADCLK954(12路LVPECL输出)。

电路评估与测试

评估本电路时,利用EVAL-ADF4351EB1Z板作为时钟源,并略作修改。EVAL-ADF4351EB1Z板使用标准ADF4351编程软件,该软件包含在评估板附带的光盘上。此外还需要ADCLK948/PCBZ,并且无需修改便可以直接使用。

设备要求

需要以下设备:

. EVAL-ADF4351EB1Z评估板套件,含编程软件

. ADCLK948PCBZ评估板

 3.3 V电源

. 用于连接3.3 V电源和ADCLK948PCBZ的两条电缆

. 两条长度相等且较短的SMA同轴电缆


. 高速示波器(2 GHz 带宽)或等效器件


. R&S FSUP26频谱分析仪或等效器件


. 装有Windows XP、Windows Vista(32位)或Windows 7(32位)的PC


需要使用SMA同轴电缆,以便将EVAL-ADF4351EB1Z的RFOUTA+和RFOUTA?引脚与ADCLK948PCBZ的CLK0和CLK0引脚相连。


功能框图


本实验中使用ADCLK948PCBZ和EVAL-ADF4351EB1Z。这些电路板通过一条SMA电缆连接至ADCLK948PCBZ,如图1所示。

开始使用


UG-435用户指南详细说明了EVAL-ADF4351EB1Z评估软件的安装和使用。UG-435还包含电路板设置说明以及电路板原理图、布局和物料清单。电路板上必要的修改是在隔直电容之后插入100 Ω电阻。这些电阻与3.3 V电源相连并接地。对RFOUTA+和RFOUTA-引脚都应该执行此操作,以提供1.65 V的共模电压(高于所需的最低值1.5 V)。这样可能就需要去除这些传输线附近的阻焊膜。


UG-068用户指南包含关于ADCLK948/PCBZ评估板操作的类似信息。


逻辑电平测量


本例中,为准确测量高速逻辑电平,将Rohde & Schwarz RTO1024示波器与两个RT-ZS30有源探头配合使用。


在PC上安装ADF435x软件,具体做法说明如下:


1. 根据UG-435中的硬件驱动程序说明将EVAL-ADF4351EB1Z连接至PC。


2. 根据ADF435x软件的屏幕截图(见图3)对ADF4351 PLL进行编程。本例中选择了1 GHz的RF频率。


3. 用两条长度相等且较短的SMA电缆将EVAL-ADF4351EB1Z板的RFOUTA+和RFOUTA? SMA连接器与ADCLK948/PCBZ板的CLK0/CLK0 SMA连接器相连。


4. 将ADCLK948/PCBZ的差分输出OUT2/OUT2与高速示波器相连。有关1 GHz输出的典型波形,请参见图4。

相位噪声和抖动测量


1. 重复“逻辑电平测量”部分的第1至第4步。


2. 将ADCLK948/PCBZ未使用的CLK2输出端与50 Ω负载相连(见图5)。


3. 通过一条SMA电缆将CLK2输出端与信号源分析仪相连(见图5)。


4. 测量信号的抖动性能。

 


图6显示了ADF4351输出端的相位噪声,均方根抖动为325.7 fs。图7显示了ADCLK948输出端的相位噪声。均方根抖动为330.4 fs。


ADCLK948的加性抖动计算如下:√(330.4(sup)2(/sup) - 325.7(sup)2(sup)) = 55.5 fs rms。ADCLK948数据手册中的额定值为75 fs rms。

关键字:扇出缓冲器  时钟源  PLL合成器 编辑:探路者 引用地址:利用低抖动LVPECL扇出缓冲器增加时钟源的输出数

上一篇:采用原子扩散接合法制造的零温度特性标准具滤波器
下一篇:LDO线性稳压器拓扑结构及分类

推荐阅读最新更新时间:2023-10-12 22:23

STM8S三种时钟源的配置HSE\\HSI\\LSI的配置
1. 关于HSE的时钟配置为主时钟 static void CLK_Config(void) { CLK_DeInit(); // 初始化 CLK_HSECmd(ENABLE); //使能HSE CLK_ClockSwitchConfig(CLK_SWITCHMODE_AUTO, CLK_SOURCE_HSE, DISABLE, CLK_CURRENTCLOCKSTATE_DISABLE); //切换HSE 并关闭其他时钟 为自动模式 /*Enable CSS interrupt */ CLK_ITConfig(CLK_IT_CSSD, ENABLE); /* Enab
[单片机]
STM8S三种<font color='red'>时钟源</font>的配置HSE\\HSI\\LSI的配置
由振荡器生成精确时钟源的设计方案
数字逻辑已经成为当今所有电子电路的核心,无论是FPGA、微控制器、微处理器还是分立逻辑。数字系统采用必须互连在一起以执行所需功能的众多组件。确保此类数字系统正常运行的要素是实现所有数字组件之间通信以及在其之间建立同步的时钟信号。因此,我们始终需要一种源头来生成这种时钟信号。 信号源采用振荡器的形式。虽然当今大多数微控制器具有集成RC振荡器,但是这种内部RC振荡器生成的时钟质量往往不足以支持与系统中其它模块通信所需要的精度。因此,需要采用能够为整个系统提供时钟信号并且满足对精度、信号完整性与稳定性等一切要求的外部振荡器。 本文主要介绍在各种温度和时间下生成精确时钟的振荡器的不同方面。所涵盖的主题包括: 振荡器 - 振荡的基本标准 ●
[电源管理]
由振荡器生成精确<font color='red'>时钟源</font>的设计方案
单片机外部与内部时钟源的切换
DAVE 数字应用工程师,出自Infineon科技。它能帮我们准确而快速地进行基于Infineon8位、16位或32位单片机的嵌入式系统设计。由于Infineon的嵌入式控制器的寄存器的数量非常大,大约有一千多个。所以对大量寄存器的初始化是一件相当棘手的事,而有了DAVE的平台就能很轻松地完成这些事情。同时DAVE还可完成单片机的其它初始化工作,与Keil或、Tasking等编译软件实现链接,轻松完成嵌入式系统的软件开发工作。 XC2336B是Infineon的16位微控制器XC2000家族中的一员,它将功能和性能都得到扩展的C166SV2内核、功能强大的片上外设子系统和各种片上存储器进行了完美结合。执行速度更快、稳定性更好、操
[单片机]
单片机外部与内部<font color='red'>时钟源</font>的切换
ADI推出的 ADF4158 PLL 合成器
ADI推出的 ADF4158 PLL 合成器 ADI最新推出的 ADF4158 PLL 合成器,可灵活 、高性价比地实现 FMCW (频率调制连续波)雷达系统。FMCW 雷达系统广泛应用于汽车、航空、军事、工业和通信领域,可测量外部目标的相对距离和速度。与传统的脉冲雷达方法相比,FMCW 雷达系统能以低得多的功耗水平提供检测和测距功能,因而具有显著的成本优势。   FMCW 雷达系统要求非常高的射频性能,而目前高度依赖 VCO(压控振荡器)线性度的方法非常复杂,缺少灵活性,而且成本高,因此存在很多设计挑战。作为业界领先的 PLL 合成器系列的最新成员,ADF4158是一个特性丰富的6.1GHz 可编程器件,只需经过简单
[模拟电子]
STM8S 三种时钟源的配置HSE\HSI\LSI的配置
1. 关于HSE的时钟配置为主时钟 static void CLK_Config(void) { CLK_DeInit(); // 初始化 CLK_HSECmd(ENABLE); //使能HSE CLK_ClockSwitchConfig(CLK_SWITCHMODE_AUTO, CLK_SOURCE_HSE, DISABLE, CLK_CURRENTCLOCKSTATE_DISABLE); //切换HSE 并关闭其他时钟 为自动模式 /*Enable CSS interrupt */ CLK_ITConfig(CLK_IT_CSSD, ENABLE); /* Enab
[单片机]
STM8S 三种<font color='red'>时钟源</font>的配置HSE\HSI\LSI的配置
IDT 推出低功耗 LVDS 时钟扇出缓冲器
拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商 IDT® 公司 (Integrated Device Technology, Inc.; NASDAQ: IDTI) 今天宣布,推出一个 1.8V LVDS 时钟扇出缓冲器系列,可提供相当于 3.3V 器件的高性能 AC 特性。新的低压扇出缓冲器可使客户节省高达 60% 的功耗和散热,且不牺牲精确度、误码率和功能性。 IDT 8P34S 是时钟扇出缓冲器的一个系列,接受一个时钟或数字信号输入,并复制(扇出)这一信号来为系统内的多个器件提供一个高质量的时钟或数字信号。器件的 1.8V低供电压可使设计人员能够在不损失性能的情况下降低功耗——允许更高的
[电源管理]
STM8S208R8的第四个程序---外部晶振时钟源验证
#include iostm8s208r8.h #define LED PC_ODR_ODR1//PC1- LED #define SW PD_IDR_IDR3//按键 /**************************************************** PC1推挽输出,PD3上拉输入并开按键中断 ****************************************************/ void GPIO_INIT() { PC_DDR_DDR1=1; PC_CR1_C11=1; PD_CR1_C13=1;//上拉输入 PD_CR
[单片机]
STM8S208R8的第四个程序---外部晶振<font color='red'>时钟源</font>验证
基于CAN网络的整车授时系统设计
引言 特种车辆,比如消防车、救护车甚至特种作战车辆,在现代瞬息万变的社会中,对时间的统一性提出了极高的要求。比如装有战场通讯指挥系统、火力控制系统、地理信息及定位系统、驾驶员综合信息系统的特种作战车辆,需要众多的车载系统之间统一协调地工作,必须要有严格统一的时间系统。 GPS/Glonass/北斗卫星授时功能正被越来越广泛地应用于各种系统,如指挥系统、地震观察系统中。纯硬件授时机精度高,但是成本也高,小型化程度不够,无法满足车载多个控制系统和信息系统时间同步的要求。 系统设计 基于CAN网络的整车授时系统能将主时钟源事件信息,通过车载网络,发送给其他的系统,以达到整车时间的同步性,如图1所示。 主时钟源 主时钟源采用硬件时钟源,
[嵌入式]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved