工程师课堂:增加系统的抗电磁干扰能力采取的措施

最新更新时间:2014-01-12来源: 电源网关键字:抗电磁干扰 手机看文章 扫描二维码
随时随地手机看文章

1、选用频率低的微控制器

选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的最有影响的高频噪声大约是时钟频率的3倍。

2、减小信号传输中的畸变

微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10PF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd>Tr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。

信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为3到18ns之间。

在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,最长不宜超过25cm。而且过孔数目也应尽量少,最好不多于2个。

当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现Td>Trd的情况,印刷线路板越大系统的速度就越不能太快。

用以下结论归纳印刷线路板设计的一个规则:

信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。

3、减小信号线间的交叉干扰

A点一个上升时间为Tr的阶跃信号通过引线AB传向B端。信号在AB线上的延迟时间是Td。在D点,由于A点信号的向前传输,到达B点后的信号反射和AB线的延迟,Td时间以后会感应出一个宽度为Tr的页脉冲信号。在C点,由于AB上信号的传输与反射,会感应出一个宽度为信号在AB线上的延迟时间的两倍,即2Td的正脉冲信号。这就是信号间的交叉干扰。干扰信号的强度与C点信号的di/at有关,与线间距离有关。当两信号线不是很长时,AB上看到的实际是两个脉冲的迭加。

CMOS工艺制造的微控制由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mv噪声并不影响其工作。若图中AB线是一模拟信号,这种干扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交叉干扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB线为一模拟信号,要避免数字电路信号线CD对AB的干扰,AB线下方要有大面积的地,AB线到CD线的距离要大于AB线与地距离的2~3倍。可用局部屏蔽地,在有引结的一面引线左右两侧布以地线。

4、减小来自电源的噪声

电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路中微控制器的复位线,中断线,以及其它一些控制线最容易受外界噪声的干扰。电网上的强干扰通过电源进入电路,即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰

关键字:抗电磁干扰 编辑:探路者 引用地址:工程师课堂:增加系统的抗电磁干扰能力采取的措施

上一篇:屏蔽敏感元件不受EMI和RFI侵害的任务更容易实现
下一篇:基于Zigbee的无线通信传输电路的抗电磁干扰优化设计

推荐阅读最新更新时间:2023-10-12 22:33

STWD100xP系统硬件抗电磁干扰技术的应用
1 嵌入式系统EMC的产生 嵌入式系统产生电磁干扰的大小和抗 电磁干扰 的能力同系统本身功能有很大关系,不同嵌入式系统产生的电磁干扰不同抗电磁干扰能力也不同。 1.1 高次谐波干扰 根据Fourier series任何一个周期信号S(t)并非单一波形,都由直流分量、基波和各次谐波组成,谐波频率十分丰富,周期信号S(t)可以用式(1)表示: 直流成分,当n=1时表示信号基波,n=2,3,4,…表示信号2,3,4,…各次谐波,其中基波是该信号主要组成成份,很多时候信号的特性呈现为基波特性。例如在电源系统中交流信号为S(t)=380sin 2π50t表示市电信号存在n=1的基波,信号在基波附近谐波频率不断增加、幅度迅速衰减,
[电源管理]
STWD100xP系统硬件<font color='red'>抗电磁干扰</font>技术的应用
手机设计中的抗电磁干扰和ESD防护技术
目前对于许多流行的手机(尤其是翻盖型手机)而言,手机的彩色LCD、OLED显示屏或相机模块CMOS传感器等部件,都是通过柔性电路或长走线PCB与基带控制器相连的,这些连接线会受到由天线辐射出的寄生GSM/CDMA频率的干扰。同时,由于高分辨率CMOS传感器和TFT模块的引入,数字信号要在更高的频率上工作,这些连接线会像天线一样产生EMI干扰或可能造成ESD危险事件。 上述这种EMI及ESD干扰均会破坏视频信号的完整性,甚至损坏基带控制器电路。受紧凑设计趋势的推动,考虑到电路板空间、手机工作频率上的高滤波性能以及保存信号完整性等设计约束,分立滤波器不能为解决方案提供任何空间节省,而且只能提供针对窄带衰减的有限滤波性能,因此目前大
[嵌入式]
基于Zigbee的无线传输电路的抗电磁干扰优化设计
    随着世界上第一个电磁兼容性规范1944年在德国诞生,电磁兼容设计在现代电子设计中变得越来越重要。普通的10 kV/630 kW"箱式"变压器低频噪音辐射处的电场辐射一般可达800 V/m,电磁辐射可达30 B/μT,对工作在此环境下的无线传输模块有非常大的影响,因此有必要对无线传输模块进行抗电磁干扰设计。     1 PCB的抗干扰设计     1.1 硬件方面的抗电磁干扰设计     1)选择集成度高,抗干扰能力强,功耗小的电子器件。     2)良好的接地设计。对于工作在2 MHz一下低频应采取共地,即一点接地;对于工作在10 MHz以上的高频应采用分地,即多点接地。同时,数字地和模拟地分开,中间用磁珠
[电源管理]
基于Zigbee的无线传输电路的<font color='red'>抗电磁干扰</font>优化设计
工程师课堂:增加系统的抗电磁干扰能力采取的措施
1、选用频率低的微控制器 选用外时钟频率低的微 控制 器可以有效降低噪声和提高系统的抗 干扰 能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微 控制 器产生的最有影响的高频噪声大约是时钟频率的3倍。 2、减小信号传输中的畸变 微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10PF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入 阻抗 相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd Tr时,就成了一个
[电源管理]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved