如何降低肖特基PIN限幅器损耗

最新更新时间:2014-07-12来源: 21IC关键字:肖特基  PIN  限幅器损耗 手机看文章 扫描二维码
随时随地手机看文章

介绍

无线通信接收器前端可能会因同步或异步信号传输形成过载[1],在时域双工系统中,交换器或循环器连接端口间的非完美隔离会造成前者,后者则由两个未相关系统天线间造成的非故意耦合产生,在核磁共振(NMR, Nuclear Magnetic Resonance)接收器中,另一个造成过载的原因为发出刺激脉冲后探针线圈上储存能量所带来的振铃信号[2],缩小低噪声放大器(LNA, Low Noise Amplifier)器件尺寸的作法虽然可以改善射频性能,但却会牺牲过载的承受能力,例如采用0.25μm pHEMT技术400μm和800μm低噪声放大器的最高输入功率PiMAX分别为7dBm[3]和10dBm[4],过载会影响到硬件和承载的信息,太大的过度驱动会因跨接导线/金属化保险丝失效或晶体管结熔化造成器件故障,因过度驱动所造成的栅极电流快速增加[5]也会因金属变化而缩短器件寿命[6],除此之外,长时间暴露在微小过载情况下也会造成器件输出功率[7]或第三阶输出截点[8]的劣化,NMR核磁共振接收器则会因前端接收器逐渐由饱和恢复的停滞时间(dead-time)而漏失关键信息。

限幅器通过允许低于特定水平的射频信号通过,并大幅度衰减超过阀值的较大信号来避免过载,最简单的限幅器电路包含一个PIN二级管以及作为直流返回路径的并联电感,也就是所谓的自偏压限幅器[9-10],但这个作法的阀值比许多低噪声放大器的过载限制更高,在基本PIN限幅二级管上并联肖特基二级管,也就是肖特基强化PIN限幅器可以降低限制阀值约10dB[11],主要原因是肖特基二级管较低的导通电压。

由于限幅器必须安排在接收器增益电路的前端才有效,因此它的小信号插入损耗会对整体噪声系数造成相同dB单位的增加,插入损耗主要来自于二级管寄生电容对传输线造成的负载,在过去,微波限幅器使用裸二级管芯片制造,但现代大量生产的限幅器二级管则使用会大幅度增加电容的塑料封装,另外,肖特基强化PIN限幅器中的额外二级管也会带来比仅PIN二级管限幅器更大的损耗。

 

 

图1:肖特基强化PIN限幅器的常见电路安排和它的小信号等效电路。

去除限幅器二级管电容问题的急迫性可以由许多被提出的解决方案中看出,二级管堆栈可以降低电容,但却带来了较高的导通阀值[12],尽管使用平顶结构来移除部分PIN结区可以降低寄生电容,但却大幅度增加了二级管的转换热阻[13],另一方面,肖特基二级管可以通过高阻抗1/4波长传输线[14]或指向性耦合器[15-16]来由射频路径隔离,不过这些无源器件会增加成本和体积。电容性负载可以通过连接二级管到较低阻抗(12.5Ω)的节点降低,但却需要降压和升压变压器[17].为了降低这类限幅器的高频损耗而不需要付出前述方案的代价,我们研究了结合二级管寄生电容到低通梯型滤波器的创新配置,尽管使用二级管的寄生特性来降低损耗已经在自偏压PIN限幅器中提到[18-19],但从未出现在肖特基强化PIN限幅器上,本篇文章将介绍肖特基强化PIN限幅器的低损耗配置,并通过实验结果来确认它的更好性能。

材料和方法

为了快速制造新的配置,我们使用了原有二级管产品线的低成本SOT-323封装器件,PIN二级管拥有1.5μm的I层厚度,约1pF的零偏置电容以及适合新配置的双阳极封装形式[20],请参考图2.这个肖特基二级管拥有1mA时250mV的载子幅度,以及约0.8pF的零偏置电容[21],二级管跨接导线和引脚的寄生电感分别为0.7nH和0.4nH,限幅器使用包含50Ω共平面波导接地(CPWG)传输线,中间具有间隙的30mil厚FR4 印刷电路板实现,如图3.PIN二级管采阳极引脚跨越间隙的方式安装,肖特基二级管则如同常见限幅器一般连接到传输线的输出端,双阳极PIN二级管、肖特基二级管以及带间隙线的组合带来一个近似于低通梯型滤波器的小信号等效电路。

为了进行性能比较,我们在相同电路板上安排一个组合到连续传输线的传统PIN肖特基限幅器,两个限幅器采用完全相同的二级管器件,基于两个二级管在传统限幅器配置中采并联形式,因此它的小信号等效电路可由一个1.8pF的电容代表。

 

 

图2:PIN二级管内部图,其中芯片上的阳极接点通过跨接导线连接到两个引脚。

 

 

图3:上方为包含评估和参考限幅器的印刷电路板照片,左下为评估限幅器的细部电路图,右下则为评估限幅器的简化等效电路。

结果和讨论

实验结果证实了新的配置可以改善插入损耗和带宽,由于寄生电容在频率低于300MHz时几乎不会造成影响,因此两个配置在此拥有相近的插入损耗,不过当频率超过300MHz时,损耗差异就会大幅度扩增,请参考图4.在常见的2.1GHz 3G频段中,可以达到令人满意的0.8dB损耗差异,如此的改善也可以量化为带宽的提升,以1dB损耗点比较,新配置可以将最高频率限制由原本的1.3GHz提高到2.4GHz.

 

 

图4:传统和新限幅器配置的小信号插入损耗相对频率关系图。

实际的结果会比这个测量值表现更佳,原因是测试安排可能会扩大损耗,在实际应用上,电路板的走线要短许多,并且限幅器的输出也会直接连接到低噪声放大器而不需经过射频连接器,通过标准化去除测试安排的损耗后,限幅器的1dB带宽可以大幅度提高到3GHz.

 

 

图5:新限幅器配置进行测试安排影响损耗补偿前和补偿后的小信号插入损耗。除了降低插入损耗外,新的配置也意外地改善了回波损耗(RL, Return Loss),特别是在1.2GHz到3GHz频带范围变化超过4dB时,非常明显地,新配置的梯型滤波器等效电路会比原始的分流电容拥有更好的匹配,在回波损耗RL ≤ -10dB点,新配置可以大幅度提高最高频率限制达近3倍,由传统配置的1.1GHz提升到2.9GHz.

 

 

图6:传统和新配置限幅器回波损耗相对于频率关系图。

在900MHz时,两个配置拥有相同的输入限制阀值,大约为3dBm,如图7.一个常被忽略的优势是,在30dBm输入功率时新配置的输出泄漏功率可以低约4dB,不过我们无法解释这个改善的背后机制。

 

 

图7:传统和新配置限幅器于900MHz时输出相对于输入功率的关系。

为了确保梯型电路不会影响限幅器瞬态响应的速度,两个配置都以10ms的30dBm 900MHz载波爆发波进行评估,突波泄漏时间在两个配置大约相等,约为2.4μs,如图8.在爆发波的终点也观察到<30ns的相近恢复时间,不过新配置的突波和平缓泄漏振幅相对较低。

 

 

图8:两个限幅器配置的瞬态响应比较。

结论

相较于原有配置,肖特基PIN限幅器的新电路配置可以同时改善插入损耗、匹配、带宽以及泄漏功率,由于采用了二级管封装寄生电容来形成低通梯型滤波器,因此配置的改变并没有增加额外的器件,也没有加大电路板的占用面积,相同的作法已经成功应用于降低仅PIN二级管限幅器的损耗上。实验结果显示可以在肖特基强化PIN限幅器上取得相同的好处,我们预期新配置可以改善使用这类限幅器无线通信和NMR/MRI接收器的灵敏度,并且预测这个配置可以带来更高频率的运作。

附录:扫描式功率测量

在扫描式功率测量的上限范围,饱和限幅器二级管会在传输线上趋近于短路,图9中的测试安排使用隔离器和衰减器来消除造成图7中下沉曲线的测量影响,在受测器件的输出使用10dB衰减器取代隔离器是较好的选择,原因是除了不会对受测器件的阻抗变化造成缓存外,还可避免功率传感器烧毁。

 

 

图9:用来测量限幅器输入输出功率相对关系的测试安排。

关键字:肖特基  PIN  限幅器损耗 编辑:探路者 引用地址:如何降低肖特基PIN限幅器损耗

上一篇:马达控制三相变频器中相电流Shunt 检测电路设计
下一篇:模拟工程师的困扰:晶振匹配和温度漂移

推荐阅读最新更新时间:2023-10-12 22:42

Vishay新款MOS势垒肖特基整流器 具有10A和15A器件中业内最低正向压降
  该器件用于智能手机和平板电脑充电器,采用TO-277A(SMPC)封装    宾夕法尼亚、MALVERN —  2013 年 9 月4 日 — 日前,Vishay Intertechnology, Inc.(NYSE 股市代号:VSH)宣布,推出新款高电流密度的50V TMBS® Trench MOS势垒肖特基整流器---V10PN50和V15PN50。这两款器件是业内首批在10A和15A下的典型正向压降低至0.40V和0.41V,兼具优化的漏电流的器件,采用薄形TO-277A(SMPC)封装,可用于智能手机和平板电脑的充电器。   Vishay General Semiconductor的V10PN50和V15PN50具有
[电源管理]
Vishay新款MOS势垒<font color='red'>肖特基</font>整流器 具有10A和15A器件中业内最低正向压降
Vishay推出n通道MOSFET+肖特基二极管
2008 年12月12日,Vishay Intertechnology, Inc.宣布推出业界最小的 20V n 通道功率 MOSFET+肖特基二极管--- SiB800EDK,该器件采用 1.6mm×1.6mm 的热增强型 PowerPAK® SC-75 封装。这款新型器件的推出,意味着Vishay将其在 100 mA 时具有 0.32V 低正向电压的肖特基二极管与具有在低至 1.5V 栅极驱动时规定的额定导通电阻的 MOSFET 进行了完美结合。 当便携式电子设备变得越来越小时,元件的大小变得至关重要。凭借超小的占位面积,Vishay的SiB800EDK 比采用 2mm×2mm 封装的器件小 36%,同时具有
[电源管理]
特斯拉推PIN to Drive安全功能改进密钥加密技术 防止汽车被盗
据外媒报道,当地时间8月29日,特斯拉(Tesla)更新了其汽车功能,增加了一个“PIN to Drive”功能选项,以及改进了汽车密钥的加密技术。 PIN to Drive功能是选配功能,为不介意增加额外步骤驱动特斯拉的车主增加了一层安全保障。根据Model S和Model X的发行说明,用户在信息娱乐系统屏幕上输入了正确的PIN(个人识别码)后,该功能才允许用户驾驶汽车。用户可通过Controls and Safety & Security子菜单激活该功能,该子菜单也会提醒用户创建私人PIN码。 特斯拉在发行声明中还表示:“我们对Model S的密钥卡的加密技术进行了改进,以防止他人入侵。 欧洲之前发生了一系列的特斯拉汽
[汽车电子]
40Gb/s WD-PIN-PD/TIA 组件的光电特性及其测试
1.前言 对于单通道40Gb/s 光传输系统来说,其光探测器一般不能采用正面进光的PIN-PD结构。因为这种正面进光的探测器PN结电容和杂散电容大、载流子渡越时间长,从而限制了它的光响应速率(或传输带宽)。为了提高光响应速率(带宽),探测器采用了窄条型侧面进光的波导型PIN结构(WD-PIN-PD)。这种结构的PN结电容可小于80ff (1ff = 10-15f ),且由于采用了半绝缘衬底,降低了杂散电容;通过减小光吸收区的厚度,减小了载流子渡越时间。这些结构上的变化,使波导型PIN光探测器的光响应带宽可大于30GHz,有的甚至达到50GHz以上。 2003年,我们开始设计、试制40Gb/s WD-PIN-PD,通过近两年的实践
[测试测量]
40Gb/s WD-<font color='red'>PIN</font>-PD/TIA 组件的光电特性及其测试
安捷伦隔离度极高的同轴固态PIN开关
  安捷伦科技日前推出新型同轴固态PIN二极管开关产品系列,包括单刀双掷(SPDT)、单刀四掷(SP4T)和转换开关等几个型号。这些开关可以工作在100 MHz到18 GHz频率范围内,可以为自动测试设备系统(ATE)提供快速和精确的开关解决方案。   今天对开关的要求之广和应用的多样性正如那些使用开关的应用环境一样 从测试高速天线系统到对大规模生产的半导体器件进行测试,每种应用的特殊需求决定了开关的具体指标,例如隔离度、频率范围和开关的使用寿命等。   安捷伦PIIN二极管开关的一个关键的指标是其端口之间的隔离度超过80 dB,把信号路径之间的串扰降低到最低水平。另外,380 ns的超快开关速度使高速信号路由的应用得
[新品]
Vishay 推出采用超小型封装的小信号肖特基和开关二极管
40 V和100 V 器件通过AEC-Q101认证,与传统SOD/T封装二极管相比节省空间并提高了散热性能 宾西法尼亚、MALVERN, Pa.— 2021年10月11日 — 日前,VishayIntertechnology, Inc.(NYSE:VSH)宣布,推出超小型可润湿侧翼DFN1006-2A塑料封装新型表面贴装小信号二极管---40 V BAS40L肖特基二极管和100 V BAS16L。这两款二极管节省空间,提高了散热性能,适用于汽车和工业应用,两款二极管均提供AEC-Q101认证版器件。 日前发布的二极管外形尺寸仅为1 mm x 0.6 mm x 0.45 mm,与传统SOD/T封装器件相比,占板面积减
[电源管理]
Vishay 推出采用超小型封装的小信号<font color='red'>肖特基</font>和开关二极管
东芝推出第二代650V碳化硅肖特基势垒二极管  
东芝公司(TOKYO:6502)旗下存储与电子元器件解决方案公司今日宣布推出第二代650V碳化硅(SiC)肖特基势垒二极管(SBD),该二极管将该公司现有产品所提供的正向浪涌电流(IFSM)提高了约70%。新系列八款碳化硅肖特基势垒二极管出货即日启动。 这些新的碳化硅肖特基势垒二极管采用东芝的第二代碳化硅工艺制造,与第一代产品相比,正向浪涌电流提高了约70%,同时开关损耗指标“RON * Qc” 降低了大约30%,这使它们适合应用于高效功率因数校正(PFC)方案中。 这些新产品提供4A、6A、8A和10A 4种额定电流,支持非绝缘型“TO-220-2L”封装或绝缘型“TO-220F-2L”封装。这些产品有助于提高4K
[电源管理]
东芝推出第二代650V碳化硅<font color='red'>肖特基</font>势垒二极管  
CS5216 DP转HDMI Pin to Pin替代PS8402A方案|PS8402A替代方案|替代PS8402A
PS8402A 是一款 HDMI ™电平转换器/中继器,专为 Type 2 Dual-Mode DisplayPort ™ (DP++) 电缆适配器应用而设计。它设计用于 DisplayPort-to-DVI 或 DisplayPort-to-HDMI Type 2 适配器。它支持高达 3.0Gbps 的 TMDS™ 数据速率,并集成了一个抖动容限 TMDS 接收器和一个抖动清除 TMDS 发射器。 PS8402A 消除了来自 TMDS 输入的数据和时钟抖动以及时序偏差,以提供兼容且抖动极低的 HDMI 输出。 PS8402A 包括 2 类 DisplayPort 双模适配器实施所需的 I2C-over-AUX 转换和寄存
[嵌入式]
CS5216 DP转HDMI <font color='red'>Pin</font> to <font color='red'>Pin</font>替代PS8402A方案|PS8402A替代方案|替代PS8402A
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved