基于CPLD实现QPSK调制电路的设计

最新更新时间:2014-09-06来源: 互联网关键字:CPLD  QPSK 手机看文章 扫描二维码
随时随地手机看文章

  QPSK是数字通信系统中一种常用的多进制调制方式。其调制的基本原理:对输入的二进制序列按每两位码元分为一组,用载波的四种相位表征它们。实际上QPSK信号是两路正交双边带信号。现在人们对通信的要求越来越高,高速率、大容量、以及多业务,这些对有限的频谱资源构成了大的挑战。因此,对相移键控的研究具有重要意义,因为信道条件的限制,大多数数字通信系统采用了对幅度波动不敏感的频移键控、相移键控和相应的派生调制方式。

  基于以上QPSK调制,本设计基于CPLD采用相位选择法来实现调制。

  1。 QPSK调制原理

  QPSK信号的正弦载波有4个可能的离散相位状态,每个载波相位携带2个二进制符号(00、01、10、11),其信号表示式为图1(a)是载波初始相位为0°的QPSK信号矢量图,如上图1(b)是初始相位为45°的QPSK信号的矢量图。

  

 

  图1

  QPSK调制有两种产生方法:相乘电路法和相位选择法。

  乘法电路调制:二进制码经过串并变换器分为两个半速率双极性码,两路信号经过低通滤波,分别与相互正交的两路载波信号相乘,然后两路信号相加得到QPSK信号。

  相位选择法:输入二进制数据经过串/并变换输出双比特码元,四相载波产生器输出四种不同相位的载波,逻辑选相电路根据串/并变换输入的双比特码元,每个时间间隔选择其中一种相位的载波作为输出,然后经带通滤波器滤除带外干扰信号,就得到QPSK调制信号。

  2. 本设计调制原理

  在设计中采用相位选择法来实现,QPSK信号有四种状态(00、01、10、11),将输入二进制序列每两位码元分为一组。

  方案中,用四种波形表示四种相位(图2)

  

 

  图2

  3. 系统模块设计

  电路总分为6部分:

  第一部分:电源电路,为整个电路提供5V的电压;

  第二部分:时钟信号电路,用来产生一个4MHz的时钟;

  第三部分:基带信号产生电路,产生五种序列码(全0码、全1码、0\1码、7位M序列和15位M序列);

  第四部分:调制电路,实现基带信号调制成抽样信号输出;

  第五部分:D/A转换电路,将调制模块输出的信号转换成模拟信号输出;

  第六部分:滤波电路,对D/A转换后的模拟信号经滤波完成模拟信号重建。  3.1 电源模块

  为电路提供5V电压的设计实现方案有多种,如采用USB提供5V电压也可以设计直流稳压电源。直流稳压电源的设计要先采用电源变压器经过整流电路然后滤波最后稳压这四部,设计实现起来相对复杂。设计中购买9V输出电源,将9V电源转化为5V电源。电路由一个7805芯片和2个电容组成,7805的1脚接电源电压输入,2脚接地,3脚经稳压后输出5V电压。C1、C2用来滤出纹波。

  3.2 时钟信号模块

  时钟电路模块由2个反相器构成反馈,配合1个电容和2个电阻使晶振起振,来产生一个4MHz的时钟。

  3.3 基带信号产生模块

  此模块的作用是产生五种基带信号(全0码、全1码、0\1码、7位M序列和15位M序列)。

  3.4 D/A模块

  调制模块调制出来的信号是数字基带信号,需要经过D/A转换为模拟信号,在设计中选用DAC0832实现D/A转换。

  DAC0832输出的是电流,但要求输出是电压,所以电路还必须经过一个运算放大器转换成电压。

  3.5 滤波模块

  滤波电路在设计中采用的是一个压控电压源低通滤波器。其截至频率为50KHz,增益为2,K=5.

  4. 调制信号仿真

  调制信号的仿真结果如下:

  当输入0/1码时,由于寄存器y为2,所以循环输出电平为005A7FBF.FFBF7F5A仿真波形如图3所示。

  

 

  图3

  当输入15位M序列码时,由于寄存器y值是变化的,所以输出电平不是循环的,仿真波形如图4所示。

  

 

  图4

  5. 结束语

  本次设计主要硬件模块有基带信号产生模块、调制模块、D/A转换模块和滤波模块,其中为简化设计系统设计供电模块采用了5V电池供电,基带信号产生模块和调制模块是设计中的关键点和难点,其基于CPLD设计,CPLD是一种整合性较高的逻辑逻辑元件。有高整合性的特点,故其有性能提升,可靠度增加,PCB面积减少和成本低等优点。

关键字:CPLD  QPSK 编辑:探路者 引用地址:基于CPLD实现QPSK调制电路的设计

上一篇:基于FPGA的USB3.0 HUB设计方案
下一篇:基于AD8302相位差测量系统的改进设计方案

推荐阅读最新更新时间:2023-10-12 22:45

基于CPLD技术的A/D转换组合研究
1引言   A/D转换组合是雷达目标诸元数据转换、传输的核心部件,一旦出现故障,目标信号将无法传送到信息处理中心进行处理,从而导致雷达主要功能失效。某设备的A/D转换设备结构复杂,可靠性差,可维修性差,故障率高,因此,采用CPLD技术和器件研究A/D转换组合,改善该设备的总体性能。   2 A/D转换组合工作原理剖析   A/D转换组合作为武器系统的核心部件,接口特性和功能与武器系统的兼容,是新A/D转换组合研制成功的前提,因此,必须对引进A/D转换组合进行详细的分析研究,提取接口特性及其参数,分析组合功能和性能指标。   2.1 组合工作原理及端口信号说明   原A/D转换组合由五个装置组成,这
[嵌入式]
基于<font color='red'>CPLD</font>技术的A/D转换组合研究
CPLD在DSP系统中的应用设计
摘要:以Altera公司MAX700旧系列为代表,介绍了CPLD在DSP系统中的应用实例。该方案具有一定的普遍适用性。 关键词:RESET BOOT HPI CPLD的延时 时序 DSP的速度较快,要求译码的速度也必须较快。利用小规模逻辑器件译码的方式已不能满足DSP系统的要求。同时,DSP系统中经常需要外部快速部件的配合,这些部件往往是专门的电路,可由可编程器件实现。CPLD的时序严格、速度较快、可编程性好,非常适合于实现译码和专门电路。本文以MAX7000系列为例,具体介绍其在以TI公司的TMS320C6202为平台的网络摄像机系统中的应用。 1 CPLD在DSP系统中的功能介绍 1.1 DSP系统简介 本文
[应用]
基于ARM和CPLD的温度控制器的设计
   1 引言   随着计算机技术的飞速发展,在日常生活和生产中,人们要求更精确测量和控制温度等模拟物理量,不仅满足工业现场实时监控,上位PC机遥观、遥测和遥控等,而且要求连-接互联网,以实现远程监控和访问数字化、智能化的传感器功能。   这里提出一种以ARM微控制器为核心,结合CPLD技术的温度控制系统。该系统将温度传感器采集的信息A/D转换后传输至微处理器处理,其处理数据再经网络接121远程传输。或通过RS232串行接口与上位机PC机通信实现分布式温度监控系统。    2 系统硬件设计   该系统设计主要是针对工业控制领域现场仪器仪表开发的,其硬件设计框图如图1所示,该框图包括ARM微处理器、电源、监控
[嵌入式]
基于ARM和<font color='red'>CPLD</font>的温度控制器的设计
迈克数字MMDS无线覆盖系统设计方案
一、数字MMDS无线覆盖系统方案显著特点     ·QPSK调制方式,系统载噪比、相位噪声等指标要求很低,接收灵敏度高、抗干扰能力强,接收端安装极其简单而稳定可靠,非常利于整个工程实施及运行;接收天线和降频器采用普通模拟微波的接收天线和降频器,无需特别要求。     ·开放的CA系统,可嵌入用户指定的机顶盒,可与任何SMS接口;标准的CA系统,可嵌入符合DVB标准的机顶盒;     广播局可选择任何厂家的数字电视设备,这些设备均为DVB标准设备,可用于有线电视、微波数字电视、MUDS数字电视系统。     ·本CA系统支持同密运行。我公司CA系统可与任何符合DVB标准的CA系统同密运行,这样运营商可选择多种CA系统
[嵌入式]
基于CPLD的电动自行车充电系统的研究设计
  电动车由于具有无废气污染、无噪音、轻便美观等特点,受到众多使用者的青睐。但使用中也暴露出它的局限性,那就是蓄电池的容量决定了它的使用范围,而且存在充电时间长的缺点。目前随着电动自行车的发展,急需解决的问题就是如何实现快速灵活的充电。   随着电子技术、可编程逻辑器件(FPGA,CPLD)、EDA技术的飞速发展,基于硬件编程语言的自上而下(TOP-TO-DOWN)设计方法给数字系统的开发设计带来了革命性变革,仅使用单片机来实现系统控制的传统方法正在被越来越多的以MCU+FPGA/CPLD为核心的最新设计理念取代。采用这种混合设计方案的最大优点是两者的优势互补,电路结构简单,这给数字电路系统的设计带来极大的方便。利用CPLD
[嵌入式]
基于<font color='red'>CPLD</font>的电动自行车充电系统的研究设计
基于PCI9054总线控制器的数据接收和存储系统
    目前卫星技术已广泛应用于国民生产的各个方面。通讯卫星,气象卫星以及遥感卫星,科学探测卫星等与人们的生活密切相关。卫星所收集的大量数据资料能否及时准确地下传、接收和存储是卫星技术的一个重要方面。     从卫星上高速下传的数据由地面卫星接收站转发为基带信号,通过光缆传送至数据中心,速度可达上百兆波特率,要求系统正确接收,经过同步和预处理,然后存入计算机系统,供数据中心使用。其特点是:数据下传速度高,数据量大,持续时间长,并且要求具有差错控制功能。而本文介绍了为了满足此要求而设计的数据接收和存储系统. 系统设计     数据接收和存储系统主要包括数据接收和预处理,数据传送,数据存储等部分。本文主要介绍CPLD,PC
[嵌入式]
基于可编程逻辑器件与单片机的双控制器的设计
在传统的控制系统中,人们常常采用单片机作为控制核心。但这种方法硬件连线复杂,可靠性差,且单片机的端口数目、内部定时器和中断源的个数都有限,在实际应用中往往需要外加扩展芯片。这无疑对系统的设计带来诸多不便。 现在有很多系统采用可编程逻辑器件CPLD作为控制核心。它与传统设计相比较,不仅简化了接口和控制,提高了系统的整体性能及工作可靠性,也为系统集成创造了条件。但可编程逻辑器件的D触发器资源非常有限,而且可编程逻辑器件在控制时序方面不如单片机那样方便,很多不熟悉的应用者往往感到应用起来非常的困难。利用可编程逻辑器件和单片机构成的双向通信控制器克服了两者的缺点,且把二者的长处最大限度地发挥出来。 1 CPLD与单片机AT89
[单片机]
基于<font color='red'>可编程逻辑器件</font>与单片机的双控制器的设计
基于DSP和CPLD的智能相机系统设计与研制
  0、 引言:   在工业生产中,生产设备的自动化程度在很大程度上决定着生产的效率。同时,高技术高科技的生产设备,对提高的档次也有很大的作用。在工业生产现场,有许多工作是重复简单的劳动,或工作环境是不适合人进行处理的。这时,可以设计一种智能仪器,代替人进行这种简单重复的工作或在恶劣的工作环境下进行工作。智能相机系统就是这样的一种自动化仪器。它以其工作效率高、性能稳定、能适合复杂和恶劣的工作环境而越来越受到工业生产的重视。本文将介绍一款用于工业生产现场产品质量控制的智能相机的设计方案,并给出该相机的实际工作情况。   1、系统整体设计:   进行相机系统设计,首要考虑的问题是工业现场生产速度和相机处理
[嵌入式]
基于DSP和<font color='red'>CPLD</font>的智能相机系统设计与研制
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved