Virtex-Ⅱ Pro FPGA的嵌入系统设计与应用

发布者:等放假的zr0最新更新时间:2008-11-26 来源: 电子设计应用关键字:FPGA  Pro  Virtex  总线仲裁  数据总线宽度  通用寄存器  复位电路  物理层芯片  局部总线  数据纠错 手机看文章 扫描二维码
随时随地手机看文章

  随着通信技术的飞速发展,为满足高速数字电路和数字信号处理等对时钟管理、信号完整性、高速宽带接口的要求,高速处理器与通信的融合日趋紧密,高速处理器、可编程逻辑器件和高速存储器成为设计的关键。Virtex- ⅡPro 系列FPGA 将可编程逻辑结构和高速处理器集成在同一芯片内部,直接的连接克服了利用总线在FPGA 和附加外部处理器之间接口的瓶颈。

  Virtex-II Pro 简介

  Virtex- ⅡPro 系列最大容量的FPGA 目前能提供多达5 万个逻辑单元具有超过10 Mb 的RAM;556 个乘法单元12 个数字时钟管理单元以及24个集成3. 125 GbPs 的Rocket IOTM 收发器最大可提供1 200 个IO 引脚, 支持CMOS、SSTL 、HSTL 、LVDS、GTL 和3. 3V PCI 信号标准。Virtex - II Pro 系列FPGA 支持多达4 个运行频率高达300 MHz 的PowerPC 405 处理器。PowerPC405 采用嵌入式300 MHz哈佛(Harvard) 结构的RISC 核具有五级数据通道流水线、硬件乘除单元、32 个32 位通用寄存器、16 KB指令Cache 和16 KB 数据Cache 、1 KB~16MB 可变页尺寸组成存储器管理单元(MMU) 和专用的片内存储器接口。

  PowerPC405 处理器由IBM CoreConnect 技术支持,CoreConnect 是运行在100~133 MHz 的64 位总线,为了使系统设计灵活性达到最大,CoreConnect 结构是作为软IP 核在Virtex - ⅡPRO FPGA 中实现的。CoreConnect 总线结构有2 个主要总线组成,处理器局部总线(PLB) 和片内外设总线(OPB) 。这些总线可以用来分别连接高速和低速外设到PowerPC处理器。此外,设备控制寄存器总线对通用外设器件寄存器的进行管理和控制。

  EDK(Embedded Development Kit) 是Xilinx 公司提供的嵌入开发工具,用于在FPGA 内部集成多种不同的IP 核,可方便地规划、设计并生成整个片上系统的硬件和软件结构。通过编写硬件描述文件(MHS) 来设置FPGA 内部硬件系统,主要包括定制嵌入处理器PowerPC405、外围设备IP 核、设定外部存储器和其他外设的地址空间、管理外围设备的控制信号及中断信号。EDK 的硬件生成平台根据用户编辑的MHS 文件生成相应的VHD 文件,原理图文件等,同时支持系统仿真。EDK工具提供了大量可供使用的IP 核, 包括SDRAM,DDRRAM,UARTController ,10/ 100 M以太网MAC ,总线仲裁器等,使FPGA 可方便地与其他外围器件连接。EDK 实现FPGA 片内软、硬件设计过程如图1 所示。

  

  应用系统结构

  数据纠错译码接入设备要求对同步传输的数据进行帧同步、解扰、纠错译码处理并对处理后的数据进行网络接入。在以太网接入部分,要求对解码后的数据进行IP 协议封装,然后使用数据链路层协议对协议包进行以太网帧的封装,最终通过网口接入局域网。

  在对Virtex - II 系列FPGA 充分理解和研究的基础上,根据系统设计需求,进行系统硬件的设计。本设计采用了VII - Pro 系列的XC2VP7FG456 芯片,在芯片内部设计嵌入了一个PowerPC405 处理器IP核。应用系统由XC2VP7FG456 芯片及其上电复位电路, 系统时钟电路、内存电路、程序存储电路、PROM电路、以太网PHY接口电路和RS - 232 接口电路、JTAG接口、LVPECL 电平接口电路组成。系统组成框图如图2 所示。[page]

  

  由于FPGA 可允许PowerPC 硬IP 核心分布在Virtex 结构中的任何位置,设计时需要综合考虑系统的设计要求,合理地指定FPGA 各个管脚的信号。考虑到输入输出标准的不同,FPGA 芯片划分了8 个不同的Bank ,每个Bank 可支持不同的I/ O 特性。在设计过程中,尽量把同一特性的外围芯片管脚连接到FPGA 芯片的同一Bank 的IO 管脚。同时,为了方便进行调试,可将FPGA 芯片内部不可测内部状态引到空余管脚。

  应用系统实现

  系统时钟

  参考时钟由外部晶振产生,通过FPGA 芯片全局时钟管脚接入到FPGA 内部数字时钟管理模块(DCM) 和时钟分配树。DCM 支持超过400 MHz 的时钟输出,提供了一个可保证精确50/ 50 占空比的零延迟时钟缓冲。同时提供了精确控制90 ,180 ,270 相移的能力,实现对时钟信号的综合,支持24~420 MHz间的精确频率产生。在FPGA 内部,DCM统一分配时钟信号,将DCM 的时钟输出设置为PowerPC 的系统时钟,并提供给PLB ,OPB 总线仲裁器。

  外部存储器

  PPC405 的PLB 总线支持高性能的高速存储器,如DDR RAM,SDRAM 等。OPB 总线支持通用的存储电路, 如EPROM, SRAM, FALSH 和外部寄存器等低速的存储器。在本设计中采用了2 片MT48V8M16 高速同步SDRAM, 构成PowerPC405处理器数据总线宽度32 位,容量为32 MB 的外部数据存储区。在编辑MHS 文件时, 选择加入PLBSDRAM核,在其中配置存储器地址总线和数据总线宽度,指定存储区的起始地址。程序存储器除选用OPB 总线外,其余设置与数据存储器类似。

  以太网接口

  在FPGA 内部集成10/ 100 MEthernet MAC 核。外接BCM5221 以太网物理层芯片,该芯片适用于IEEE802. 3 物理层的应用,然后通过网络变压器后接入以太网。在编辑MHS 文件时,选择加入以太网MAC 层内核。

  RS232 接口

  根据需要,在FPGA 内部集成UART 控制器,外接RS232 电平转换器,连接到计算机的串口,用作应用程序的调试信息输出。在MHS文件中可配置串口的波特率,数据位宽度,奇偶校验等设置。

  在线可编程PROM

  FPGA 是基于门阵列方式为用户提供可编程资源的,其内部逻辑结构的形成是由配置数据决定的。这些配置数据通过外部控制电路或微处理器加载到FPGA 内部的SRAM 中,由于SRAM 的易失性,每次上电时,都必须对FPGA 进行重新配置。在实际应用时,采用2 片XC18V04 PROM,用以存放FPGA 的配置数据流。通过硬件跳线将FPGA 设置为串行主模式配置方式,在FPGA 每次上电后,自动将配置数据从PROM读入到SRAM中,实现内部结构映射。[page]

  JTAG端口

  JTAG端口用于进行FPGA 配置信息的下载,编程PROM。在VII - Pro 中嵌入PowerPC 内核时,还可进行应用程序代码的下载和调试。为方便软件代码的调试,除FPGA 专用配置管脚TCK,TMS ,TDO ,TDI外,还可在FPGA 芯片上指定4 个普通I/ O 管脚,内部配置连接PowerPC 内核的JTAG 接口, 用于PowerPC 内核的调试,软件代码跟踪调试。在这种模式下,软件代码可单独下载到PowerPC 内核进行软件的调试。在利用JTAG引脚配置FPGA 时,需要注意:JTAG配置引脚最好接上拉电阻,在配置期间INIT 引脚要接地。

  结束语

  本文成功使用XC2VP7FG456 型FPGA 及其内部的PowerPC405 嵌入处理器开发了数据处理和网络接入板,经电路测试,可实现传输速率为100 Mb/ s的同步数据接收和处理,满足系统需要。Virtex - IIPro 系列FPGA 支持内部嵌入运行频率高达300 MHz的PowerPC405 处理器IP 核,设计人员可以并行进行快速的硬件和软件开发,在系统结构一级利用可编程性能所提供的优点,从而使设计投入生产所需要的时间更短。

 

关键字:FPGA  Pro  Virtex  总线仲裁  数据总线宽度  通用寄存器  复位电路  物理层芯片  局部总线  数据纠错 引用地址:Virtex-Ⅱ Pro FPGA的嵌入系统设计与应用

上一篇:基于CAR 构件技术的智能掌上设备操作系统
下一篇:TI VLIB软件库集合逾40种免专利费内核

推荐阅读最新更新时间:2024-03-30 21:27

利用FPGA解决TMS320C54K/SDRAM的接口问题
在DSP应用系统中,需要大量外扩存储器的情况经常遇到。例如,在数码相机和摄像机中,为了将现场拍摄的诸多图片或图像暂存下来,需要将DSP处理后的数据转移到外存中以备后用。从目前的存储器市场看,SDRAM由于其性能价格比的优势,而被DSP开发者所青睐。DSP与SDRAM直接接口是不可能的。FPGA(现场可编程门阵列)由于其具有使用灵活、执行速度快、开发工具丰富的特点而越来越多地出现在现代电路设计中。本文用FPGA作为接口芯片,提供控制信号和定时信号,来实现DSP到SDRAM的数据存取。 1 SDRAM介绍 本文采用的SDRAM为TMS626812ATMS626812A,图1为其功能框图。它内部分为两条,每条1M字节,数据宽度为8位,故
[嵌入式]
基于FPGA平台的手持式频谱分析仪的设计原理
  频谱分析仪可以方便设计人员确定干扰信号的频率范围,以便选择合理的滤波方案,但一般的频谱分析仪体积较大,不便于工业现场使用,因此设计手持式频谱分析仪,便于携带,功耗低,可长时间记录数据,还可通过网络远程操作。   本频谱仪的设计是以赛灵思的FPGA为核心,先在模拟前端驱动可编程放大器完成模拟信号的放大及电平迁移,然后按设定的采样频率驱动ADC完成数据采集,之后完成快速傅立叶变换,最后将结果显示在4寸彩色液晶屏上,并按设定存储数据或是通过网络传输数据。   频谱分析在生产实践和科学研究中有着广泛的应用。所谓频谱分析就是将信号源发出的信号强度按频率顺序展开,使其成为频率的函数,并考察变化规律。对于一个电信号的研究,我们可以分
[测试测量]
基于<font color='red'>FPGA</font>平台的手持式频谱分析仪的设计原理
华为P50 Pro 5G内部测试版真机曝光:搭麒麟9000
据酷安网友 @一个小串串 近期的爆料图片显示,华为 P50 Pro 是存在 5G 版本的,但只是华为内部的工程机测试版(IDEALS Logo,非零售版),搭载了完整的射频芯片,预装鸿蒙 HarmonyOS 系统,采用麒麟 9000 芯片,并猜测,摄像头也有可能是 IMX700Y 传感器。   IT之家获悉,华为 P50 系列于 7 月 29 日发布,搭载 HarmonyOS 2 系统。其中,华为 P50 全系搭载高通骁龙 888 4G 芯片,华为 P50 Pro 则搭载高通骁龙 888 4G 芯片或海思麒麟 9000 4G 芯片。   外观方面,华为 P50 Pro 厚 8.5mm,重约 195g,采用 3D 柔性微曲面
[手机便携]
基于模糊控制的迟早门同步器及其FPGA实现
  在数字通信系统中,必须以符号速率对解调器的输出进行周期性地采样.为此,接收器需要一个采样时钟信号,这个时钟信号的频率和符号速率相等,相位则必须保证采样时刻是最佳的.在接收器中获得这个采样时钟的过程被称为符号同步或符号定时恢复.迟早门(Early-late Gate)是实现符号同步的重要方法之一,广泛运用于各种数字通信系统中.本文提出的基于模糊控制的迟早门与传统的迟早门相比,具有同步速度快、过冲小、相位抖动小等优点.在其FPGA实现中,采用了离线计算实时查表控制的方法,并针对实际应用的情况,将控制表转化为逻辑方程,进一步简化了电路.   1 迟早门简介   一阶闭环平衡双积分型迟早门结构如图1所示.   早门累加器和迟
[嵌入式]
基于模糊控制的迟早门同步器及其<font color='red'>FPGA</font>实现
苹果真无线蓝牙耳机统治地位不可动摇?正改善缺货问题
根据数据研究公司 CounterpointResearch 的最新数据显示,苹果公司继续主导全球真无线耳机市场,预计 2020 年,苹果无线耳机出货量有望超过 1 亿套。    真无线耳机(TrueWireless)通常指通过蓝牙等方式与手机相连,并且两耳之间也没有连线的耳机产品。苹果的 AirPods 虽然并非此类产品的首款,但它引爆了这个市场。     在今天发表的一份报告中,Counterpoint 表示,真无线耳机设备的全球市场规模已经超出预期,与去年同期相比,2019 年第四季度同比增长了 53%。在这季度共销售 5100 万套,全年销售 1.3 亿套。    美国是此季度的主要推动力,同比增长 76%,占全球市场
[嵌入式]
苹果真无线蓝牙耳机统治地位不可动摇?正改善缺货问题
从Supercomputing看Intel的AI战略实施
产业界一直在期待英特尔的机器学习计画,究竟处理器晶片龙头将端出什么AI方案? 英特尔(Intel)正于近日在美国举行的Supercomputing 2016大会上展示其两款新型Xeon处理器,以及支援深度学习的新型FPGA卡;从该公司的技术展示,能窥见其准备推出的完整机器学习方案之一角。 产业界一直在期待英特尔的机器学习计画,这也是近几年半导体产业界最热门的技术领域之一;对此专长人工智慧(AI)处理器设计的新创公司Graphcore共同创办人暨执行长Nigel Toon表示:“我认为Brian Krzanich (英特尔执行长)会在相关技术上投注很大。”Graphcore最近才向包括英特尔竞争对手三星(Samsung)在内的投资人
[嵌入式]
PIC EEPROM问题
1、通过export出来的Hex烧录,EEPROM内容会根据Hex中关于EEPROM的定义而改变。 2、通过编译源文件烧录,如果没有勾选Preserve EEPROM on program则EEPROM中的内容会被修改掉。如果勾选了,则在烧录过程中,似乎会读取EEPROM中的内容,因为在mplab中eeprom窗口可以看到eeprom的内容变为芯片原EEPROM中的内容。
[单片机]
PIC EE<font color='red'>PRO</font>M问题
FPGA推动语音数据业务的综合
过去几年里,通过Internet人们之间的数据交换变得非常频繁。仅去年全世界的电子邮件数量就达到6.9万亿之多。通过同一主干网络进行语音传输的动力越来越大。本文概述了语音数据综合技术,以及FPGA(现场可编程门阵列)在推动语音数据综合的作用。 语音数据综合(IP语音传输协议) 语音数据业务的网络综合是指通过同一网络同时传输数据、语音和视频的能力。VoIP语音传输,也称为IP电话,就是采用Internet协议分组的形式进行语音传输。 目前的语音电话基于电路交换基础设施,采用PSTN网络(公共交换电话网络)。呼叫建立后,在整个呼叫持续时间内,PSTN系统为其保留一个64Kbps带宽的固定端到端信道。一个语音呼叫通常不会占用
[半导体设计/制造]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新工业控制文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved