FPGA性能超越DSP数十倍!

发布者:muhaoying2017最新更新时间:2008-01-20 来源: 电子工程专辑关键字:FPGA 手机看文章 扫描二维码
随时随地手机看文章
     多年以来,在ASSP、ASIC、DSP、FPGA等芯片的选择问题上,高端通信系统设计师总面临诸多棘手而复杂的难题。

    虽然这些芯片技术在价格与性能方面各有优劣,但是FPGA供应商一直宣称:与复杂且昂贵的ASIC相比,它们提供的产品在多个方面都更胜一筹,例如具有更快的产品上市速度,以及更多的设计灵活性。然而截至目前,在与DSP的竞争中,人们却普遍认为,FPGA在性价比方面的表现远不如DSP。

    不过,技术咨询公司Berkeley Design Technology(BDTI)一项最新但是具有争议性的基准测试研究结果显示,在多个意义重大的DSP应用中,FPGA的性价比优势可能超越了独立DSP。

    “特别地,在诸如高端通信基础设施等包含大量并行运算、且对性能要求极高的应用中,FPGA较独立DSP更合适。”BDTI创始人兼总裁Jeff Bier表示,“FPGA将在DSP应用中扮演越来越重要的角色。”

    这份报告既详细又措辞微妙,它指出,FPGA不会在一夜之间彻底颠覆现有格局。Bier极力强调,对许多高端电信应用及其它应用来说,FPGA仍将与系统内已有的器件共存,这些器件包括ASSP、ASIC、DSP、通用处理器等。但根据BDTI的研究,仍有迹象表明,传统上与高成本联系在一起的FPGA,实际上在某些设计应用中比DSP方案还便宜。

    这项名为“FPGA与DSP”的研究,包括以BDTI专有的正交频分复用(OFDM)基准技术为基础,在以电信应用为导向的高端任务中,选择DSP和FPGA,对其相关性能与效率进行测试。该OFDM基准被用来描述在数字用户线(DSL)系统、有线调制解调器和无线产品中出现的信号处理类型。

    “当你处在类似多信道OFDM接收机这样一个对性能要求苛刻的环境中时,换成FPGA能得到很好的结果。”Bier表示。

    在各种具有“经济效益”的中端器件间进行测试(或竞赛),结果显示FPGA的性能明显超出DSP——至少是基于这项基准的情况下。另外,BDTI的报告还显示,赛灵思公司的中端Virtex-4 SX25系列FPGA,性能也超过了Altera的Stratix II 2S15系列FPGA,以及TI的TMS320C6410 DSP和飞思卡尔的MSC8144 DSP。

    基准测试结果对具体芯片能支持的信道数以及相应的每信道成本进行了比较。

    BDTI基准测试中,FPGA性能胜出竞争对手DSP。

    Bier指出,高性能DSP的售价一般在30-200美元之间,在基准测试中的DSP能处理大约4条信道。对应于最高价格200美元,它相当于50美元/信道。而研究中采用的成本高达200美元的高端FPGA,能实现20-40条基准接收器信道(一些固定的乘法器被内置于FPGA架构内,而且一些附加的乘法器还可以被设计进FPGA逻辑结构)。这相当于FPGA的每信道成本可低至6美元,Bier强调。

    设计师因而能以较低的时钟频率(在FPGA上约为250MHz)实现更多的乘法器。“从而使FPGA的每秒钟吞吐量比DSP高一个数量级。”他表示。

    测试结果指出,赛灵思器件的相对等级为34,Altera为17,而TI则为1。飞思卡尔的器件也参与了评估,但是没有给出相对等级。

    结果出人意料?

    换句话说,按BDTI的基准,赛灵思FPGA的成本效益是TI DSP的34倍,这样的结果使众多分析人士大跌眼镜。“太令人震惊了!”分析师Satya Chillara表示,“站在频率角度上,我之前从不认为FPGA会超越DSP。”Chillara是美国投资银行Pacific Growth Equities公司的分析师,负责跟踪研究Altera、TI、赛灵思和其它芯片厂商。

    飞思卡尔和Altera拒绝对该报告发表任何评论,FPGA巨头赛灵思则欢呼胜利。“当对不同FPGA公司的竞争平台进行对比时,性能测试结果能够说明一切。”赛灵思处理方案部的副总裁兼总经理Omid Tahernia表示。

    Tahernia也指出,在高端系统中,FPGA和DSP仍存在一定程度的互补性。“真正的竞争仍在FPGA和ASIC之间。”他补充道。

    “我们正在从ASIC市场夺取份额吗?是的,没错。”Tahernia说。

    TI的DSP产品全球营销经理Leon Adams同意赛灵思的判断,但是他表示,考虑到BDTI基准测试研究范围的局限性,因此他对测试结果并不感到吃惊。“OFDM本质上是高度并行的,”Adams指出,“所以,同样在本质上高度并行的FPGA在基准测试中拔得头筹并不足为奇。”

    “在高端通信设备中,你仍将看到人们采用DSP,并辅以ASIC和FPGA;”他指出,“而在市场终端,你将看到许多专用DSP,而FPGA则要少得多。”

    理性看待问题的另一面

    但显然,不同技术之间仍存在各种折衷,这也使得一些人相信,在可预见的未来,设计人员将继续面对芯片选型所带来的挑战。例如,固定功能的ASIC和ASSP,一般能得到高于FPGA的吞吐量和性价比,但这些优势却是以其它方面的重大损失为代价的。”BDTI报告指出。

    FPGA的关键优势,就在于其灵活性,以及开发者能够根据特定应用对其进行配置。“在能从并行处理获益的应用中,高性能FPGA每个时钟周期能完成更多工作。”BDTI报告显示。

    但是,尽管FPGA具备灵活优势,许多DSP工程师却并不熟悉面向DSP的FPGA,他们倾向于选择更传统的技术方案。”该报告指出。或许,一个更大的难题,是在器件性能和应用开发之间做权衡。

    “FPGA更难以使用,因为它有一套不同的设计和技巧。”Bier解释道,“在FPGA上创建一个优化应用是个费时的过程。”

    为了提升FPGA的吸引力以及易用性,FPGA厂商最近将精力投入在开发几项关键技术上,即:高层工具、模块库和以处理器为中心的设计。的确,尤其是FPGA工具正在取得长足进展。“这意味着,在今后几年,当前横亘在FPGA和DSP之间(且明显有利于DSP)的易用性差异将逐渐缩小。”该报告最后总结道。

关键字:FPGA 引用地址:FPGA性能超越DSP数十倍!

上一篇:FPGA器件在嵌入式系统中的配置方式的探讨
下一篇:最新FPGA的DSP性能介绍

推荐阅读最新更新时间:2024-03-30 21:24

基于FPGA的数字量变换器测试系统设计
  针对数字量变换器性能参数的测试工作,以FPGA为控制核心,开展数字量变换器测试系统的设计和研究,并给出系统各模块的具体设计方法;系统通过USB实现与计算机的通信,能够产生计算机字信号及相应移位脉冲信号、勤务信号和128路指令信号,并能接收经过数字量变换器变化后的计算机数码和指令数码信号;测试系统能够完成对数字量变换器各项性能指标的测试,实验表明,测试系统精度及可靠性高、实时性好,已经成功应用于某遥测系统中。   0 引言   在飞行器发射试验中,常用遥测系统获取其内部各系统的工作状态参数和环境数据,为评定飞行器的性能及故障分析提供依据。数字量变换器作为遥测系统弹上的重要设备,它的主要功能是控制接收弹上的各种飞行参数。变换器性能
[测试测量]
基于<font color='red'>FPGA</font>的数字量变换器测试系统设计
nRF24L01无线模块在单片机与FPGA上的应用
  先简单的介绍下nRF24L01无线模块   (1) 2.4Ghz 全球开放ISM 频段免许可证使用   (2) 最高工作速率2Mbps,高效GFSK调制,抗干扰能力强,特别适合工业控制场合   (3) 126 频道,满足多点通信和跳频通信需要   (4) 内置硬件CRC 检错和点对多点通信地址控制   (5) 低功耗1.9 - 3.6V 工作,待机模式下状态为22uA;掉电模式下为900nA   (6) 内置2.4Ghz 天线,体积小巧15mm X29mm   (7) 模块可软件设地址,只有收到本机地址时才会输出数据(提供中断指示),可直接接各种单片机使用,软件编程非常方便   通过SPI方式完成数据的交换,包括数
[单片机]
nRF24L01无线模块在单片机与<font color='red'>FPGA</font>上的应用
CDMA 2000系统中前向链路卷积编码器的FPGA实现
在通信系统中,由于数字信号在传输过程中受到各种干扰的影响,使信号码元波形变坏,故传输到接收端后可能发生错误判决,为解决这一问题,通常在设计数字通信系统时,首先应从合理地选择调制制度、解调方法以及发送功率等方面考虑,若采取以上措施仍难满足要求,就要考虑差错控制措施。在CDMA 2000系统的前向链路和反向链路中就采用了卷积编码来实现前向差错控制(FEC)。   FPGA是可编程逻辑器件,它的主要优点在于可以借助EDA工具通过软件编程对器件的硬件结构和工作方式进行重构,这就使得硬件设计具有软件设计的灵活性和便捷性。本设计采用VHDL语言并选用可编程逻辑器件在QuartusⅡ下来实现CDMA 2000系统中的前向链路卷积编码器。  
[嵌入式]
CDMA 2000系统中前向链路卷积编码器的<font color='red'>FPGA</font>实现
AD977A在脑电信号采集系统中的应用
   前言   脑电信号EEG(Electroencephalography)是由脑神经活动产生并存在于中枢神经系统的自发性电位活动,含有丰富的大脑活动信息。它是大脑研究、生理研究和临床脑疾病诊断的重要手段。记录脑电信号,可为临床诊断提供依据。因此,提取脑电信号具有重要的现实意义。由于脑电信号处理一般都是基于数字技术,因此电极采集到的模拟信号经信号调理后,通过A/D转换器转换成数字信号是必不可少的过程。这里提出一种基于FPGA和AD977A的脑电信号数据采集系统,采用FPGA作为信号处理器,并控制模数转换,从而实现高可靠性,高通用性的脑电信号数据采集系统。    2 系统总体设计   通过对人体进行视觉刺激、听觉刺激或神经刺
[模拟电子]
基于MicroBlaze软核的FPGA片上系统设计
摘要: 分析软处理器 MicroBlaze 的体系结构,给出 MicroBlaze 内核在软件无线电系统中的应用,实现 SOPC (可编程系统芯片)。 关键词: FPGA IP Core SOPC MicroBlaze CoreConnect 软处理器 软件无线电 Xilinx 公司的 MicroBlaze 32 位软处理器核是支持 CoreConnect 总线的标准外设集合。 MicroBlaze 处理器运行在 150MHz 时钟下,可提供 125 D-MIPS 的性能,非常适合设计针对网络、电信、数据通信和消费市场的复杂嵌入式系统。
[嵌入式]
基于FPGA的双口RAM与PCI9O52接口设计
  O 引言   IDT70V28L(双口RAM)的存取时间大于20ns,PCI9052工作于25MHz,其存取时间要大于双口RAM的存取时间。PCI9052是发起交易的主动者,相当于一个慢速器件访问快速器件,通过可编程器件,可以把PCI9052读写控制信号直接传递给IDT70V28L,完成时序的匹配。   为将PCI9052的局部逻辑转换为双口RAM的读写控制信号和地址信号,本设计采用了可编程器件来实现它们之间的接口逻辑电路。在可编程器件设计中,状态机的设计方法是应用最广泛的设计方法之一。有限状态机是一种简单、结构清晰、设计灵活的方法,它易于建立、理解和维护,特别应用在具有大量状态转移和复杂时序控制的系统中,更显其优势。
[嵌入式]
基于89C55和FPGA的最小系统频率特性测试仪
  频率特性是一个系统(或元件)对不同频率输入信号的响应特性,是一个网络最重要的特性之一。幅频特性和相频特性综合称为频率特性。测量频率的方法有点频法和扫频法。传统的模拟式扫频仪价格昂贵、体积庞大,不能直接得到相频特性,给使用带来诸多不便。为此,设计了数字扫频式 频率特性测试仪 。   1 方案论证与选择   1.1 方案的选择   1.1.1 信号发生模块   方案1:采用模拟分立元件或单片压控函数发生器。可同时产生正弦波、方波、三角波,但由于元件分散性太大,产生的频率稳定度较差、精度低、波形差,不能实现任意波形输出。   方案2:采用传统的直接频率合成器。这种方法能实现快速频率变换,具有低相位噪声以及所有方法中最高的工作频
[单片机]
基于89C55和<font color='red'>FPGA</font>的最小系统频率特性测试仪
基于FPGA的FIR数字滤波器设计方案(一)
在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具SignalTapⅡ中得到数字滤波器实时的结果波形图,结果符合预期。   0 引言   在信息信号处理过程中,数字滤波器是信号处理中使用最广泛的一种方法。通过滤波运算,将一组输入数据序列转变为另一组输出数据序列,从而实现时域或频域中信号属性的改变。常用的数字滤波器可分为有限脉冲响应(F
[模拟电子]
基于<font color='red'>FPGA</font>的FIR数字滤波器设计方案(一)
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新工业控制文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved