中国,2009年8月10日 —— 全球领先的创新半导体公司意法半导体(纽约证券交易所代码:STM),携多篇独创论文和合著论文参加日前在加州旧金山举行的DAC 2009(设计自动化国际研讨会)。在复杂系统级芯片(SoC)的3D叠装、物理设计、系统级芯片设计和IC可靠性领域,意法半导体的设计方法与自动化取得众多新进展,成为关注重点。
在DAC 2009“管理日”专题研讨会上,意法半导体中央CAD及设计解决方案部总经理Philippe Magarshack发布论文《3-D叠装:消费电子系统级芯片的发展机遇与趋势》,这篇论文探讨一项很有前景的3-D集成技术,具有更高的晶体管密度、更快的连接速度、异类技术集成、更低功耗和成本、更短的产品上市时间等优点,这项技术可望把摩尔定律发展势头延续到产业发展的下一个十年期。不过,3-D集成也需克服一些挑战:此项技术需要一系列新功能,包括制程、架构、设计方法和工具,以及在消费电子应用3-D芯片量产之前的测试解决方案的开发。
意法半导体还发布几份有关物理设计和系统级设计的论文,包括对架构级设计和功率估算技术的探讨,以及有关IP重用的设计自动化问题。
意法半导体的工程师在一篇论文中探讨在极短的期限内设计差异化系统级芯片衍生产品的必要性。该论文介绍设计创造向更高水平的抽象层的迁移方法,简要介绍ESL(电子系统级)设计方法,以解决半导体工业中日益增加的挑战性设计难题。此外,该论文还围绕功率性能和芯片面积两个主题探讨最佳的设计方案。
另外一篇论文将探讨意法半导体的工程师如何利用SPIRIT(在工具流程内封装、集成和复用IP所使用的结构)联盟的IP-XACT标准,通过设计自动化使IP被重新使用,为意法半导体(与飞思卡尔合作)的开发项目提供系统级芯片集成解决方案,以快速开发新系列的32位车用微控制器。
另一篇论文的主题是数字消费电子IC的设计效率的改进方法。意法半导体的工程师提出,让前工序设计人员创建架构级的系统级芯片,以便提前透析在设计获取阶段存在的潜在设计实现问题。
对于无线通信和固话应用,电源管理也是一个日益重要的问题。意法半导体工程师介绍一个架构级的功率规划和估算系统,以应对在便携产品中维护和延长电池使用周期所需克服的挑战。
意法半导体的工程师还在两篇论文中探讨测试和可靠性问题。一篇论文介绍用于多电压设计和ATPG(自动测试向量生成)的低功耗DFT(可测试性设计)流程。第二篇论文探讨能够降低EMI(电磁干扰)、创建非常稳健的车用IC设计的方法。
关键字:ST DAC 2009大会 设计方法
编辑:刘志青 引用地址:意法半导体在DAC 会上发布设计方法新进展
推荐阅读最新更新时间:2023-10-12 23:15
意法半导体:用技术引领未来智能生活
众所周知,在传统家电市场需求放缓、产能过剩的情况下,众多家电厂家纷纷开始探索转型之路。但是,在家电厂家积极转型的努力下,转型的效果还是微乎其微,至少没有挽回下滑严重的业绩。
毋庸置疑,市面上出现了大量的智能硬件产品,但是消费者的态度不冷不热,真正能起量的也是寥寥无几。因此,现阶段的智慧家庭并没有落到实地。
在市场需求不明确的情况下,如何推动物联网已经智能家庭市场的全面发展,不仅仅是家电厂商需要解决的问题,也是半导体厂商需要面临的问题!
由于物联网和智能家庭产业所需要的技术五花八门,涵盖了处理器、传感器、网络传输等诸多技术领域,技术门槛较高。
物联网是一个非常大的
[物联网]
欧洲卫星和意法半导体发布低功耗的交互式卫星终端
中国 ,2017年3月29日 ——全球最大的卫星通信运营商之一欧洲卫星公司(纽约证交所和巴黎证交所代码:ETL)和横跨多重电子应用领域、全球领先的半导体供应商、MEMS供应商意法半导体 (STMicroelectronics,简称ST;纽约证券交易所代码:STM)宣布下一代卫星芯片研发取得重要成果,新卫星芯片将用于欧洲卫星的SmartLNB交互式卫星终端。 技术先进的意法半导体低功耗系统芯片(STiD337)的问世将会大幅降低交互式卫星终端的总体成本。欧洲卫星的SmartLNB卫星终端是STiD337的首次应用,这款芯片有助于降低卫星终端成本,升级卫星服务,大幅降低功耗。 SmartLNB卫星终端是一种替代传统DTH卫星信
[半导体设计/制造]
ST与微软强强联手,利用STM32Cube推进智能物联网设备开发
半导体供应商意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)与微软签署促进智能家电控制器和物联网设备 (IoT)开发的合作协议。 使用STM32微控制器(MCU)的开发人员现在可以利用Microsoft Azure RTOS(实时操作系统)提供的即用型服务来管理应用程序。STM32Cube 开发生态系统整合开发工具和软件,全程支持客户项目开发,完全支持Microsoft Azure RTOS,实现无缝连接。在包括产品原型和量产商品在内的STM32微控制器上,合法部署的Microsoft Azure RTOS映像免许可使用费。
[物联网]
微电子所在超高速ADC/DAC芯片研制方面取得突破性
近日,中科院微电子研究所微波器件与集成电路研究室(四室)超高速电路课题组在超高速ADC/DAC芯片研制上取得突破性进展,成功研制出8GS/s 4bit ADC和10GS/s 8bit DAC芯片。
ADC芯片采用带插值平均的Flash结构,集成约1250只晶体管。测试结果表明,芯片可以在8GHz时钟频率下稳定工作,最高采样频率可达9GHz。超高速DAC芯片采用基于R-2R的电流开关结构,同时集成了10Gbps自测试码流发生电路,共包含1045只晶体管。测试结果表明,该芯片可以在10GHz时钟频率下正常工作。
超高速ADC/DAC芯片在光通讯及无线宽带通信领域有广阔的应用前景。这两款芯片的研制成功,大大提升了国内
[模拟电子]
300MSPS高速10位D/A转换器AD9751
1 概述
AD9751是一个双输入端口的超高速10位CMOS DAC。它内含一个高性能的10位D/A内核、一个基准电压和一个数字接口电路。当AD9751工作于300MSPS时,仍可保持优异的交流和直流特性。
AD9751 的数字接口包括两个缓冲锁存器以及控制逻辑。当输入时钟占空比不为50%时,可以使用内部频率锁相环电路(PLL)。此时,频率锁相环电路将以两倍于外部应用时钟的速度来驱动DAC锁存器,并可从两个输入数据通道上交替传输数据信号。其输出传输数据率是单个输入通道数据率的两倍。当输入时钟的占空比为 50%或者对于时钟抖动较为敏感时,该锁相环可能失效,此时芯片内的时钟倍增器将启动。因而当锁相环失效时,可
[模拟电子]
开关电源的热设计方法详解
开关电源已普遍运用在当前的各类电子设备上,其单位功率密度也在不断地提高。高功率密度的定义从1991年的25w/in3、1994年36w/in3、1999年52w/in3、2001年96w/in3,目前已高达数百瓦每立方英寸。由于开关电源中使用了大量的大功率半导体器件,如整流桥堆、大电流整流管、大功率三极管或场效应管等器件。它们工作时会产生大量的热量,如果不能把这些热量及时地排出并使之处于一个合理的水平将会影响开关电源的正常工作,严重时会损坏开关电源。为提高开关电源工作的可靠性,热设计在开关电源设计中是必不可少的重要一个环节。
1.热设计中常用的几种方法
为了将发热器件的热量尽快地发散出去,一般从以下几个方面进行考虑
[电源管理]
意法半导体第一季度净亏损1.76亿美元 同比降20%
北京时间4月26日凌晨消息,意法半导体今天发布了2012财年第一季度财报。报告显示,意法半导体第一季度净亏损为1.76亿美元,主要由于面向无线客户的销售表现疲弱,继续导致其盈利表现承压。
在截至3月31日的这一财季,意法半导体净亏损为1.76亿美元,每股亏损20美分,这一业绩不及去年同期。2011财年第一季度,意法半导体净利润为1.7亿美元,每股收益19美分。不计入重组支出、课税影响及其他调整性因素,意法半导体第一季度每股亏损为14美分,去年同期每股收益为20美分,这一业绩不及分析师预期。汤森路透调查显示,分析师平均预期意法半导体第一季度每股亏损为4美分。
意法半导体第一季度营收为20.2亿美元,比去年同期
[半导体设计/制造]
意法半导体将为博格华纳提供750V碳化硅器件
意法半导体将为博格华纳提供最新的第三代750V碳化硅,该产品适合其专有的基于 Viper 的功率模块。该电源模块将用于博格华纳的牵引逆变器平台,适用于多种当前和未来的沃尔沃汽车电动汽车。 “此次合作将使沃尔沃汽车有机会进一步提高我们电动汽车的吸引力,使其具有更长的续航里程和更快的充电速度。它还将支持我们到 2030 年实现全电动化,并加强我们不断增强的垂直整合和对关键零部件的控制。”沃尔沃汽车首席运营官兼副CEO Javier Varela表示。 博格华纳公司副总裁兼 PowerDrive Systems 总裁兼总经理 Stefan Demmerle 表示:“博格华纳很高兴与意法半导体合作,为我们的长期客户沃尔沃汽车提供下
[汽车电子]