东芝发布40nm工艺SoC用低电压SRAM技术

最新更新时间:2010-06-22来源: 日经BP社关键字:SRAM  40nm  SoC  NBTI  存储器  DRAM 手机看文章 扫描二维码
随时随地手机看文章

  东芝在“2010 Symposium on VLSI Technology”(2010年6月15~17日,美国夏威夷州檀香山)上,发布了采用09年开始量产的40nm工艺SoC的低电压SRAM技术。该技术为主要用于便携产品及消费类产品的低功耗工艺技术。通过控制晶体管阈值电压的经时变化,可抑制SRAM的最小驱动电压上升。东芝此次证实,单元面积仅为0.24μm2的32Mbit SRAM的驱动电压可在确保95%以上成品率的情况下降至0.9V。因此,低功耗SoC的驱动电压可从65nm工艺时的1.2V降至0.9V以下。

  降低SRAM的电压是SoC实现微细化时存在的最大技术课题之一。SRAM由于集成尺寸比逻辑部分小的晶体管,因此容易导致每个晶体管的阈值电压不均。而且,使6个晶体管联动可实现存储器功能,因此每个晶体管的不均都容易引发性能不良。所以,尖端SoC“需要以较高的成品率制造大容量且低电压工作的 SRAM的技术”(东芝半导体系统LSI业务部系统LSI元件技术开发部部长亲松尚人)。

  此次,作为满足该要求的混载SRAM技术,东芝开发出了不易受NBTI(negative bias temperature instability)等导致的阈值电压变化影响的晶体管技术。NBTI是指晶体管的阈值电压随着时间的推移,受印加电压及温度的影响发生变化的现象。该公司此次的技术由2个要素构成,分别是(1)控制NBTI发生,(2)控制NBTI等导致的阈值电压变动对晶体管工作造成的影响。

  (1)作为控制NBTI发生的技术,该公司向多晶硅栅极及SiON栅极绝缘膜的界面附近添加了Hf(铪)。Hf可作为使SiON栅极绝缘膜与硅底板界面上存在的氧原子悬空键(Dangling Bond)相互结合的催化剂发挥作用。由此可控制悬空键引起的NBTI现象。该技术以东芝与NEC电子(现在的瑞萨电子)的CMOS工艺技术共同开发成果为基础,于08年开发而成。

  (2)为了降低NBTI等导致的阈值电压变动给晶体管工作造成的影响,该公司使镍发生了硅化反应,并对其周边工艺进行了改进。这样,镍便会在硅底板中异常扩散,形成结漏电流源,从而控制晶体管的阈值电压随着NBTI等发生大幅变动的现象。

  东芝采用这些方法在SoC上混载了50M~60Mbit左右的SRAM,而关于DRAM,则采用通过40μm引脚的微焊点(Microbump)使其与SoC芯片层积的方法。东芝已通过部分65nm工艺导入了该方法,今后还打算在40nm工艺上沿用。东芝的亲松表示“从DRAM的容量、数据传输速度及工艺成本等方面来判断,尖端工艺最好不要在SoC上混载DRAM”。东芝的目标是“向客户提供结合最尖端的SoC技术与SiP技术的模块”。目前DRAM 的最大容量约为512Mbit,东芝计划今后使1Gbit以上的DRAM与SoC实现芯片层积”。

关键字:SRAM  40nm  SoC  NBTI  存储器  DRAM 编辑:小甘 引用地址:东芝发布40nm工艺SoC用低电压SRAM技术

上一篇:海力士增资11亿美元实施44纳米技术升级
下一篇:蒋尚义:自主创新推动半导体技术升级

推荐阅读最新更新时间:2023-10-12 23:19

优化DSP应用的技术
   介绍   数字信号处理 (DSP) 是处理信号和数据的专用方法,其目的在于加强并修改这些信号。数字信号处理也用于分析信号以确定特定的信息内容。DSP主要用于处理真实世界的信号。这些信号可由数字序列进行转化和表示。我们后来使用数学方法处理信号,从信号中提取特定信息或以某种方式转化信号。   DSP在实时嵌入式系统中非常普遍,在这种系统中,计算的及时性与准确性同样重要。DSP 在这些环境中非常普遍,因为其根据设计,能够非常迅速地执行常见的信号处理操作。DSP 的可编程性允许应用随着时间的推移而不断变化发展,从而为应用供应商提供了众多优势。进行 DSP 编程需要熟悉应用、DSP 硬件架构以及用于编写高效实时软件、并能
[嵌入式]
一种片外Flash存储器IAP的方案
引言 以ARM芯片为处理器核的嵌入式应用系统,以其小体积、低功耗、低成本、高性能、丰富的片内资源以及对操作系统的广泛支持,得到了人们越来越多的青睐。包括工业控制领域、无线通信领域、网络应用、消费电子、成像和安全产品等,如今,ARM微处理器及嵌入式技术的应用几乎已经渗透到了各个领域。其中,ARM7作为ARM微处理器系列中的一员,是低功耗的32位RISC处理器。 Samsung公司的S3C4510B、Philips公司的LPC20XX、LPC21XX、LPC22XX系列等都是ARM7处理器。这些为数繁多的ARM7处理器,因其片内外设不同而各擅所长,但都应用同样的ARM7TDMI核(或ARM7TDMI-S核,这是ARM7T
[单片机]
一种片外Flash<font color='red'>存储器</font>IAP的方案
朱老师ARM裸机学习笔记(三):CPU和与外部存储器的接口
内存和外存的概念 内存 内存指 内部存储器,运行程序的地方 RAM 外存 外存指 外部存储器, 保存数据或者文件的地方 ROM CPU连接内存和外存的方式 内存通过数据总线和地址总线直接和CPU 相连接。 好处 : 访问速度快,操作方式方便 坏处 : 占用CPU地址空间 外存通过CPU的外存控制器接口和CPU 相连接。 好处 : 不占用CPU I/O资源 坏处 : 读取速度较慢,访问外存控制器的时序较为复杂。 SOC常用的外部存储器类型 NOR Flash 最早出现的Flash存储器,支持总线式访问,代码可以直接在Nor中运行,CPU可以像访问内存一样访问Nor Flash,在嵌入式发展到额初期阶段常用于存储启动代码,例如
[单片机]
朱老师ARM裸机学习笔记(三):CPU和与外部<font color='red'>存储器</font>的接口
MAX17000A完备的DDR2和DDR3存储器电源管理方案
MAX17000A脉宽调制(PWM)控制器为笔记本电脑的DDR、DDR2、DDR3 存储器 提供完整的电源方案。该器件集成了一路降压控制器、一路可源出/吸入电流的LDO稳压器以及一路基准缓冲器,能够产生VDDQ、VTT和VTTR所需的所有电压。   VDDQ电压由降压转换器提供,采用Maxim专有的Quick-PWM™控制器。高效、固定导通时间PWM控制器可轻松支持宽范围的输入/输出电压比(适合低占空比应用),提供100ns的负载瞬态响应,并保持相对固定的开关频率。Quick-PWM架构不仅解决了固定频率、电流模式PWM存在的负载瞬态响应较差的问题,同时还避免了传统的固定导通、关闭时间的PWM方案中的开关频率变化问题。控制器
[电源管理]
MAX17000A完备的DDR2和DDR3<font color='red'>存储器</font>电源管理方案
18年第二季度存储器销量调查(二)
1、18Q2传统淡季各大主要海外存储器厂商继续超高景气Super Cycle 18Q2传统淡季各大主要海外存储器厂商继续超高景气Super Cycle:18Q2全球主要存储器厂商量价季度中,普遍在淡季迎来温和的放量涨价。(仅NAND受智能手机等消费级需求疲软影响,部分厂商呈现淡季特性) 1)旺宏——仅低于17年2个旺季、略低于18Q1的淡季,大幅创下季度新高; 2)华邦电——18Q2在淡季再次创下十年景气新高,毛利率连续四个季度创历史新高; 3)南亚科——淡季继续创下十年景气新高纪录; 4)海力士——淡季营运维持历史高位,盈利大幅创出历史新高,DRAM淡季量价配合依然十分优秀; 5)三星——半导体业务盈利连续第七个季度创历
[焦点新闻]
NAND闪存热销不再,DRAM现货价格走势稳中带软
现货市场DRAM走势疲软,DRAMeXchange DRAM产值指数(DXI)由4651上涨至4652。合约市场部分,部分PC OEM厂因终端需求销售状况超出预期,将持续供货至月底,因此对于DRAM需求仍有一定支撑力道。 现货市场方面,越接近圣诞节前夕市场交易量越清淡,在买气不足下DDR与DDR2价格均呈现缓跌走势。根据DRAMeXchange网站报价:DDR2 512Mb 667MHz价格小幅下跌至6.56美元。DDR2 e TT颗粒则下滑至5.67美元。DDR颗粒持续缓跌,DDR 512Mb已下跌至4.87美元。 至于合约市场部分,DRAMeXchange分析师表示:由于两家美系PC OEM大厂进行市占率争霸战,因此第四
[焦点新闻]
对基于SoC系统设计的探查
调试复杂电子系统从来都不是一项简单的工作,但至少是可以实现的。您要找到问题所在。采用您最相信的“示波器”,通过模拟电路到数字转换,您可以追溯到问题的源头。然后,编写测试小程序,检查驱动和外设,增加一些逻辑探针,再回到外设控制器和CPU总线上,最终解决问题。当然,这需要利用别人的一些代码。 而芯片系统(SoC)集成从根本上改变了这一切。今天,微处理器、总线、外设控制器以及大部分存储器和模拟电路都被包封在一个封装中。它可以是ASSP、高级微控制器、FPGA,或者您自己设计的ASIC。不论SoC是什么,事实上是,除非芯片设计团队愿意帮助您,否则,您不可能深入了解芯片内部。 在嵌入式CPU中调试硬件,为您提供断点和准实
[模拟电子]
对基于<font color='red'>SoC</font>系统设计的探查
DRAM上游厂状况惨淡,模块厂难置身事外
  随著DRAM和NAND Flash市场价格持续崩跌,不仅上游DRAM厂营收纷呈现大幅衰退情况,下游存储器模块厂亦受到牵累,10月营收亦持续下滑,其中,威刚10月营收较9月减少达17.1%。威刚表示,预期11月营收将因为产业景气进入淡季,而持续呈现衰退景况,公司因应策略是致力降低库存水位,将库存维持在约3~4周水平。   受到10月DRAM价格大跌影响,上游DRAM厂10月营收都呈现大幅衰退,南亚科和华亚科虽然50奈米制程大量产出,但受到下游客户季底作帐因素,部分出货延宕至11月;至于力晶和瑞晶则受到现货价格跌幅较深影响,10月营收相较于9月跌幅都超过20%。   上游DRAM厂为因应价格崩跌困境,日系存储器大厂尔必
[半导体设计/制造]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved