中国区首发 Cadence推晶体管级电源签收方案Voltus-Fi

最新更新时间:2014-09-09来源: EEWORLD关键字:Cadence 手机看文章 扫描二维码
随时随地手机看文章

    去年11月份,Cadence针对电源的签收收敛推出了Voltus IC电源完整性解决方案,作为一款电源签收(signoff)方案,它致力于从模块及IP层面为IC 电源在调试、验证、IR下降、金属导线电迁移、补偿漏电等方面提供准确、高效的分析与技术。自问世以来至今,赢得了良好的市场反响。正如Cadence公司的芯片签收与验证部门产品营销总监Jerry Zhao所说,“Voltus IC的市场情况非常好,一些公司已经在使用,还有一些公司正在进行使用前的评估。如果客户要买这种产品,那么起码要评估一个季度。而我们这个Tool才出来两个季度。所以现在在中国的话反响非常非常好。”

    然而,IC电源签收的挑战不仅仅来自模块、线路层面,晶体管级的电迁移和电流电阻压降分析(EMIR)也成为制约电源性能与功耗的重大挑战。今年8月份,Cadence又推出了针对晶体管层面的电源签收解决方案Voltus-Fi。作为用于模拟部分的电源解决方案,Voltus-Fi可作为针对数字部分签收的Voltus IC电源完整性解决方案的补充,二者配合为IC电源完整性分析和签收提供自模块层面到晶体管级的全面的解决方案。

   
    Voltus-Fi与Voltus相互配合,为IC电源完整性分析和签收提供自模块层面到晶体管级的全面的解决方案

   

    Brite(灿芯半导体)发言人在Cadence 2014年使用者大会上为观众介绍Voltus IC使用实例与体验

    然而,在微观层面,实际情况是复杂且多变的,据Jerry Zhao介绍,晶体管级电源签收面临诸多挑战:

    EM分析方面,狭窄的金属导线上的高密度电流会因为电迁移(EM)毁坏导线,EM分析解决方案需要计算每一条导线(接点)上的电流并与EM规则进行对比。IR分析方面,流经金属导线(电阻性)的电流会产生压降,IR分析解决方案需要计算各设备的IR压降并显示实际电压值。晶体管级EMIR方面,布局后要模拟大型RC,还要方便在模拟设计流程(GUI)中使用,最终需要和Voltus数字设计部分形成统一解决方案:模块+晶体管全芯片SoC。而基于这些挑战,Voltus-Fi做出了如下突破:提供模拟或定制模块层功耗计算,晶体管级EMIR电源完整性分析,降低EMIR对设计收敛的影响,并且在物理层进行优化。

   

    晶体管级电源签收在EM分析与IR分析方面的挑战

    在精度方面,Voltus-Fi获得晶圆厂在电源签收中SPICE级精度的认证,能够满足台积电16nm FinFET的工艺规格,其采用Cadence获得专利的基于电压迭代方法用以实现更小的内存占用、更快的运行速度和更高的准确度。

    另外,Voltus-Fi属于高度集成的方案:集成于Cadence Virtuoso® 平台,利用了Cadence Quantus™ QRC寄生参数提取方案中的晶体管级寄生参数提取功能、Cadence Spectre® APS和Spectre® XPS的晶体管级仿真功能、以及最后在真实版图上可快速分析、调试排除故障和优化的EMIR结果可视化功能。

    据悉,这次Voltus-Fi在中国首发并不属偶然,Cadence中国区销售副总裁兼中国区总经理刘国军先生(James Liu)说:“现在的中国市场对Cadence公司来讲的重要性越来越大,空前的重要”。“我觉得这个与国家的进步是有关的,中国的一些公司做的产品确实在国际上很领先,这些产品在中国被设计生产,那么你要发布的产品当然要离你的客户近。电子产品拼的就是silicon,而亚太区,作为整个这个行业来讲,对silicon的消耗量已经达到了全球的第一”。Jerry Zhao补充道。

关键字:Cadence 编辑:冀凯 引用地址:中国区首发 Cadence推晶体管级电源签收方案Voltus-Fi

上一篇:Cadence在上海成功举办2014年使用者大会CDNLive 2014!
下一篇:Mentor Graphics和Lumerical统一光学设计和模拟流程

推荐阅读最新更新时间:2023-10-12 23:33

台积电扩大与Cadence定制设计平台的合作
台积电创建和交付本质为基于SKILL语言的设计套件(PDKs),为客户提供最佳的用户体验和最高水准的精确度。 世界领先的晶圆代工厂部署Virtuoso平台用于先进节点的定制设计需要, 涵盖16纳米FinFET设计。 主要工具包括Virtuoso Schematic Editor、Analog Design Environment、Virtuoso LayoutSuite XL和先进的GXL技术。 为专注于解决先进节点设计的日益复杂性,全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,台积电已与Cadence在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此
[半导体设计/制造]
中科院EDA中心选用CADENCE“锦囊”加速研究进度
中国上海,2007年7月17日—— 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),今天宣布与中国科学院EDA中心的合作。合作意向书的签订仪式于今天举行。Cadence除向该中心提供Cadence AMS方法学锦囊与Cadence RF设计方法学锦囊外,还将向中国科学院EDA中心提供经过优选的Cadence集成电路设计相关教学课程,作为中国科学院EDA中心培训课程;与中国科学院EDA中心建立一所培训中心,在培训中心的基础上推广Cadence的设计方法、设计理念、设计流程。 做为技术支持部门,EDA中心由中科院十几个机构发起,提供IC/系统设计环境,提供芯片制作和测试服务,IC系统培训,推广IC
[焦点新闻]
飞思卡尔采用Cadence基于模型的DFM解决方案
  Cadence设计系统公司(CDNS)日前宣布,飞思卡尔半导体公司通过使用Cadence的“一次设计成功”预防、分析、实现和签收解决方案成功实现了45纳米网络设计流片,该解决方案能够帮助加快量产时间并提高可预见性。这一流程结合了业界领先的、基于模型的可制造性设计(DFM)预防、分析和签收,包括Cadence Litho Physical Analyzer (LPA)、Cadence Chemical-Mechanical Polishing Predictor (CCP)、Cadence Litho Electrical Analyzer (LEA)、Cadence QRC Extraction和通过Cadence Encou
[嵌入式]
Cadence推出支持DS1的可授权音频DSP IP
全球电子设计创新行业领先企业Cadence设计系统公司(NASDAQ股票代码: CDNS)今天宣布其Tensilica® HiFi Audio/Voice DSP成为 Dolby® DS1 for Dolby Digital Plus™ 音频流提供认证解码器的首款知识产权(IP)内核。这款解码器现在已经可以获取,它瞄准手机、平板电脑等移动设备、以及任何带有小扬声器的娱乐资讯系统,如超薄平板电视等设备上面的音频应用。Dolby DS1 for Digital Plus经过优化,实现无失真的音频/语音增强,并能对模糊的对话、极端音量变化以及大多数移动设备上的小扬声器和低功耗放大器所固有的缺陷进行补偿,从而为移动设备用户提供如家庭影
[嵌入式]
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新 业界首款应用于多个小芯片(multi-chiplet)设计和先进封装的完整 3D-IC平台 内容提要: • Integrity 3D-IC平台将设计规划、物理实现和系统分析统一集成于单个管理界面中 • 工程师可以利用该平台集成的热、功耗和静态时序分析功能,实现由系统来驱动的 PPA 目标 • Cadence第三代3D-IC解决方案,支持超大规模计算、消费电子、5G通信、移动和汽车等广泛的应用场景 中国上海,2021年10月8日——楷登电子(美国 Cadence 公司)今日正式交付全新Cadence Integri
[半导体设计/制造]
智原科技采用Cadence工具流程实现大型SoC开发
【中国,2013年11月18日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,位于台湾新竹的智原科技 (Faraday Technology Corp.) 通过采用Cadence®完整的工具流程,已成功完成该公司最大型的SoC (系统单芯片) 项目开发,该项目是用于4G基站的3亿门芯片设计。通过在其分层式 (hierarchical) 设计流程中部署Cadence Encounter® 数字设计工具,智原科技的设计团队在短短的七个月内,就完成了这个复杂SoC从输入数据到流片的工作。 通过采用Encounter®数字实现 (EDI) 系统,智原科技成功使这颗SoC设计每次执行原型设
[半导体设计/制造]
EDA产业将重新洗牌
在过去的六年里,EDA经历了另一次颠覆,就像2001年Synopsys收购Avant!一样,这让Synopsys成为EDA引领者,直至今日。或者说像2009年聘请著名风险投资家Lip-Bu Tan担任陷入困境的EDA先锋Cadence设计系统公司的首席执行官。在Lip-Bu Tan的执掌下,Cadence绝对是EDA历史上最繁荣的公司。 2017年,西门子以45亿美元收购了Mentor Graphics,股价溢价21%。收购传闻曾经一直围绕着无晶圆厂半导体生态系统,但没有人会想到它会成为欧洲最大的工业制造公司。最初的传言是,西门子将解散并出售Mentor,只保留西门子核心业务的一部分,具体地说,他们将出售Me
[半导体设计/制造]
EDA产业将重新洗牌
Cadence 发布“盈利差距”战役蓝图
Cadence设计系统公司 (NASDAQ: CDNS) 今日为半导体产业奠定了新视野——这就是EDA360。在面向系统设计与开发的应用驱动式方法概述中,Cadence向半导体与电子设计自动化(EDA)社区发起了应对威胁到电子行业活力且日益严峻的“盈利差距”的挑战。 EDA360于今晚在圣荷塞技术展览馆举办的一个展会中发布,根据其展望,系统与半导体公司正在经历一次跳跃式转型,这次转型的意义极为深远,即使最著名的公司都会受到影响。EDA产业如今正站在十字路口,必须做出改变才能继续保持其成功与独立性。如果不改变,EDA将很难解决客户在现在和未来将要面临的越来越复杂的问题。 要下载EDA360展望论文,请访问
[半导体设计/制造]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved