UltraSoC 和 Lauterbach 就RISC-V展开的合作

最新更新时间:2018-02-28来源: 互联网关键字:UltraSoC  Lauterbach 手机看文章 扫描二维码
随时随地手机看文章

日前,UltraSoCLauterbach宣布扩展其协同提供的通用系统级芯片(SoC)开发和调试环境,将增加对RISC-V开源处理器架构提供的支持。将RISC-V纳入到产品组合中承续了两家公司的承诺,即致力于支持业界所用的所有主要处理器架构,并为采用了多家供应商的不同CPU的异构系统设计人员提供最佳的开发工具。


UltraSoC最近成为了第一家宣布对RISC-V架构处理器提供跟踪解决方案的公司。将其与Lauterbach的 TRACE32套件结合起来,可以让RISC-V开发人员获得强大的调试、跟踪和逻辑分析工具,以加快开发速度并创造出整体质量更佳的成果。


“各种异构架构的应用正在快速增长,而RISC-V的兴起则表明设计师们比以往任何时候都不希望在架构选择上受到限制。” Lauterbach总经理Stephan Lauterbach表示。“我们与UltraSoC的现有合作展示了将我们各自提供的、独立于供应商的开发工具结合在一起后的力量 —— 让我们的客户有能力去对其芯片中使用的IP及开发调试环境都可以做出选择。”


UltraSoC首席执行官Rupert Baines补充道:“在整个行业中,人们对于新兴的RISC-V作为一种开源处理器表现出了越来越浓的兴趣。这在异构多核架构中尤其重要:工程师们都希望选择可‘混合’和‘匹配’的内核,并为每种应用自由地选择最佳设计。许多开发工具都与某一家供应商绑定,或者只在一个狭窄的范围内工作。Lauterbach和UltraSoC分享了其在工具上的一个愿景,这些工具支持工程师去完成一个系统的所有部分,并始终支持所有的架构。”


TRACE32是一组包含各种集成化调试环境的模块化开发工具,它支持所有通用嵌入式微处理器架构,并拥有调试、跟踪和逻辑分析功能。


UltraSoC通过在SoC中嵌入监测和分析硬件,以加速开发、降低成本并产出更佳性能的产品。这种嵌入式、覆盖全系统的智能技术是非侵扰性的,并以线速执行。将Lauterbach的TRACE32和UltraSoC的嵌入式IP结合在一起,可让设计团队能够完全可见其器件在现实世界中的行为 —— 这对加速开发过程至关重要,尤其可简化复杂的调试过程,这一过程在一款典型SoC的全部开发工作中将消耗高达一半的工作时间。


UltraSoC和Lauterbach都是RISC-V基金会的活跃成员,并且在日益成长的RISC-V生态系统中均有上佳记录。在2017年10月,Lauterbach宣布其TRACE32工具集可为SiFive的E31和E51 RISC-V内核IP提供调试功能。同样在2017年,UltraSoC开发了一个处理器跟踪规范,并将其作为开源规范的一部分提供给RISC-V基金会采用。今年1月,UltraSoC宣布其用于32或64位设计的 RISC-V跟踪编码器解决方案的全面上市


UltraSoC 和Lauterbach将在“2018世界嵌入式大会”(Embedded World 2018,德国纽伦堡,2月27日 – 3月1日)上展出其解决方案。


关键字:UltraSoC  Lauterbach 编辑:冀凯 引用地址:UltraSoC 和 Lauterbach 就RISC-V展开的合作

上一篇:英特尔无人机在2018年冬奥会闭幕式现场带来“金牌”表演
下一篇:美高森美瞄准工业和汽车市场推出新型SiC MOSFET和SiC SBD产品

推荐阅读最新更新时间:2023-10-13 00:05

周期精确追踪提高UltraSoC嵌入式分析基础架构的性能优化能力
UltraSoC今日宣布其嵌入式监测和分析基础架构中推出新技术,支持高性能计算、存储和实时设备的设计人员能够从其产品中获取最高级别的性能。通过增加周期精确的追踪功能,可使利用UltraSoC嵌入式分析技术的实时应用开发人员不仅能够查看器件内部发生的情况,而且更为关键的是可以看到发生某些情况的时间。 在实时和性能关键型(performance-critical)应用中,周期精确追踪正变得越来越重要,工程师需要将其硬件和软件代码的运行优化到单时钟周期的水平,即被CPU、GPU、DSP或加速器所识别的最小时间单位。周期精确追踪技术最初将作为UltraSoC用于RISC-V处理器追踪解决方案的一部分提供,RISC-V是一个快速增长的开
[嵌入式]
UltraSoC和Agile Analog携手共同检测物理性网络攻击
UltraSoC和Agile Analog日前宣布了一项合作,旨在通过将UltraSoC的嵌入式片上分析与Agile Analog的先进片上模拟监测半导体知识产权(IP)相结合,提供业界最全面的、基于硬件的网络安全基础设施。这种结合将能够检测和预防“模拟干扰”网络攻击,这些攻击可通过篡改电源或时钟信号等底层系统,从而规避传统的安全措施。 UltraSoC最近推出的网络安全产品监测数字电路的功能行为,为网络安全领域增加了一层纵深防御,并以硬件速度检测和缓解网络威胁。Agile Analog在模拟领域提供了诸如电压、温度和定时传感器等一系列并行的“智能”监测器,用于检测旁信道攻击或表征可能有网络攻击的异常行为。将系统级数字监测和模
[物联网]
UltraSoC锁定500万英镑投资,扩大其在全球的运营规模
UltraSoC 日前宣布:计划大幅度扩大其在全球的运营规模,以迎接信息安全、高可靠性和高安全性系统市场中的新机遇。这次最新的业务扩张是在UltraSoC成功融资500万英镑之后进行的,其中新加入的投资机构包括专注于信息安全方向的风险投资公司 eCAPITAL ,和专注于空间技术生态系统的专业投资公司 Seraphim Capital ,UltraSoC现有的投资者包括了 Indaco Venture Partners , Octopus Ventures , Oxford Capital , Techgate以及商业天使投资人Guillaume d’Eyssautier。 作为其拓展计划的一部分,UltraSoC将为其位于英
[嵌入式]
华为海思获得UltraSoC的SoC监控分析解决方案使用授权
集微网消息,UltraSoC 今日宣布已授权海思(HiSilicon)一下属部门使用其在系统监控、分析和优化上的半导体知识产权。 海思是华为旗下一个全球领先的科技品牌,主要业务为数字家庭、通信和无线终端领域的芯片解决方案。 UltraSoC 的知识产权提供了独立的系统级体系结构,能够对 SoC 的内部行为进行非侵入式线速监控,以此帮助工程师深入了解片上子系统、总线和软件间的复杂互动,从而加速研发并降低风险。该公司近日宣布其已为基于 RISC-V 开源指令集的处理器提供全面支持,并公布了行业首个针对使用 ARM® AMBA® 5 Coherent Hub Interface (CHI) 的 SoC 的调试系统。 关于 UltraSo
[手机便携]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved