​极速智能,创见未来 2023芯和半导体用户大会顺利召开

发布者:EE小广播最新更新时间:2023-10-26 来源: EEWORLD关键字:芯和半导体  EDA 手机看文章 扫描二维码
随时随地手机看文章

高性能计算和人工智能正在形成推动半导体行业飞速发展的双翼。面对摩尔定律趋近极限的挑战,3DIC Chiplet先进封装异构集成系统越来越成为产业界瞩目的焦点。这种创新的系统不仅在Chiplet的设计、封装、制造、应用等方面带来了许多突破,同时也催生了全新的Chiplet EDA平台,共同为创造下一代数字智能系统赋能。


芯和半导体,作为国内首家推出“3DIC Chiplet先进封装设计分析全流程”EDA平台的EDA公司,在10月25日上海举办了2023芯和半导体用户大会,总规模超过600人。大会以“极速智能,创见未来”为主题,以“系统设计分析”为主线,以“芯和Chiplet EDA设计分析全流程EDA平台”为旗舰,以“EDA²,上海市集成电路行业协会和上海集成电路技术与产业促进中心”为指导单位,包含主旨演讲和技术分论坛两部分,主题涵盖芯片半导体与高科技系统领域的众多前沿技术、成功应用与生态合作方面的最新成果。



主旨演讲部分,由中国集成电路协会副理事长于燮康作开幕致辞。芯和半导体的几位重量级用户和生态合作伙伴大咖纷纷上台,从汽车电子、5G通讯、数据中心等方面发表演讲,芯擎科技的创始人、董事兼CEO 汪凯博士的演讲主题是《高算力车规芯片推动域控融合新趋势》,紫光展锐封装设计工程部部长姚力的演讲主题是《设计仿真合作共赢》,中兴微高速互连总工程师吴枫的演讲主题是《算力时代的Chiplet技术和生态发展展望》,清华大学集成电路学院副院长尹首一教授的演讲主题是《大算力芯片发展路径探索》。


芯和半导体创始人、CEO凌峰博士表示:大算力时代正在深刻改变我们半导体产业链的方方面面,带来各种新的创新和应用。芯和的Chiplet EDA设计平台,在过去几年已多家全球领先的芯片设计公司采用来设计他们下一代面向数据中心、汽车和AR/VR市场的高性能计算芯片我们将继续与用户和生态圈合作伙伴紧密合作解决Chiplet高速高频系统带来的挑战



在大会主旨演讲的最后,芯和半导体进行了盛大的2023EDA发布。通过研发开拓创新与客户应用支持的内外联动,芯和不断夯实三大硬核科技:差异化的仿真引擎技术、AI智能网格剖分融合技术、HPC高性能分布式计算技术;形成了从芯片、Chiplet、封装到PCB的半导体设计分析全流程EDA平台;发布了20多款EDA工具横跨12大应用解决方案,服务智能终端、通信基站、数据中心、物联网、汽车电子、新能源、工业装备7大终端行业。其中,2023年的两款旗舰产品——3DIC Chiplet 全流程设计平台和封装与PCB一站式设计平台更是屡获殊荣。


本届大会共安排了两个分论坛,其中高速高频分论坛中,芯和半导体携积海半导体、燧原科技、中兴通讯、中航光电等用户专家分享了众多高速数字设计和射频微波设计的最新应用;而在AI-HPC-Chiplet分论坛,来自CUMEC、芯耀辉、奕成科技、瀚博半导体和奇异摩尔的专家演示了Chiplet技术在设计、分析、工艺等在人工智能、高性能计算方面的各种进展和案例。



被称为半导体芯片之母的EDA的成功有赖于生态圈伙伴的鼎立合作,本届大会的芯和EDA生态伙伴展示区中云集了来自EDA、IP、晶圆制造、封装、测试行业的佼佼者,包括概伦电子、思尔芯、芯耀辉、芯动科技、Tower半导体、通富微电、锐杰微和罗德与施瓦茨等,他们与芯和半导体一起,共同展示了最新的产品和应用,助力用户的产品成功。


这是一个展现中国EDA创新实力的舞台,这是一个预见下一代中国数字智能系统的舞台。通过这个专业的技术交流平台,设计师与来自芯片设计、制造、封装等企业的专家和工程师分享设计理念和成功经验,畅享行业智慧,拥抱国内集成电路发展的新机遇。



关键字:芯和半导体  EDA 引用地址:​极速智能,创见未来 2023芯和半导体用户大会顺利召开

上一篇:2023概伦电子技术研讨会:持续践行DTCO,共筑中国EDA新生态
下一篇:合见工软数字芯片“全流程”愿景再进一步,发布五个维度新产品

推荐阅读最新更新时间:2024-11-16 20:14

Xilinx与EDA厂商合作 开发65纳米FPGA验证方案
Xilinx Inc.(赛灵思)称其正在与EDA供应商展开合作,处理FPGA设计验证的问题。 Xilinx在一份声明中表示,公司将派工程师与Cadence、Mentor和Synopsys的工作人员合作,以确立并实现全新验证流程,该流程旨在使超高集成度设计的生产效率和质量达到最大化,直接瞄准目前的65纳米FPGA产品。Xilinx称预计在接下去几个月中开发的工具和方法将在2008年上半年发布。 “验证已经成为FPGA设计流程中及其重要并相当耗时的一个环节,”Xilinx副总裁Bruce Talley在一份声明中说道,“通过与业界一流的EDA厂商合作,我们可以开发出相应的解决方案,以解决客户在65纳米及以下的节点所面临的问题。”
[焦点新闻]
半导体:不做“Me too” 下一个十年做大国内EDA“拼图
10年前在苏州吴江科创园的一个小房间里,芯禾科技(“芯和半导体”前身)的两位创始人做了一个决定,决定投身“搞”国产EDA工具。 “当时我和凌博士(现芯和半导体创始人兼CEO)就在那个小房间里慢慢搞研发,到现在发展到100多人的团队。十年时间很长,却也很短,我们还是对产业充满最初的激情。”芯和半导体联合创始人兼工程副总裁代文亮博士谈起公司十年的发展历程,感慨决定创业做公司“仿佛就是昨天的事”。 如今,芯和已经成为国内EDA行业的领导者,集首创革命性的电磁场仿真器、人工智能与云计算等一系列前沿技术于一身,提供覆盖芯片、封装到系统的全产业链仿真EDA解决方案。经过十年的厚积薄发,从芯“禾”到芯“和”,用代文亮的话形容,公司正从最初的“小
[手机便携]
进入汽车市场,IP与EDA工具厂商怎样做才能符合ISO 26262标准?
如果对ISO 26262一直关注,你就会知道,采用最高质量标准开发的IP或EDA工具,仍然可能通不过ISO 26262认证。Arteris市场副总裁 Kurt Schuler在ISO 26262的多个技术委员会任职,他指出,在汽车电子系统开发方面,IP及EDA工具厂商还有很多方法去提升安全性,从而满足ISO 26262标准要求。下面就随汽车电子小编一起来了解一下相关内容吧。 首先,设定应用场景对IP和EDA工具非常重要。在高度可编程器件出现之前,很容易判断大型系统中每个元器件如何工作,但现在,IP和工具厂商定义的安全元件(safety elements)99.9%与应用场景无关。因为这些安全元件可能会用在任何应用场景,所以不可能
[汽车电子]
明导:下一代EDA工具将带来革命性改变
随着结合类比与混合讯号的设计复杂度不断提升,加上导入先进制程节点的变异性不断提高,Mentor Graphics指出,这些都可能危及混合讯号芯片的良率、性能和生命周期。未来五年内,芯片设计领域需要提出全新的技术和方法学,以因应这些变革。 Mentor Graphics深次微米(DSM)部门营销总监Linda Fosler指出,未来五年类比混合讯号的产品设计趋势将锁定几个重点:1. 自动建模 (由于目前的建模耗用了大量处理资源,因而需要可支援更大型设计的自动化建模方法);2. 为先进硬件进行最佳化,包括28nm及20nm和以下制程;3. 可重用性和重新导向性;4. 针对数位设计的AMS工具 (今天的类比验证成本仍然十分高昂
[半导体设计/制造]
盘点EDA行业2019并购
尽管2019年对于半导体市场来说,市场并购案并不多,但对于EDA行业来说,市场依然火热,也带来了诸多的并购,这和EDA一直以来的行业特点所决定,让我们盘点盘点 一:Cadence收购National Instruments AWR软件 Cadence Design Systems已同意以约1.6亿美元从National Instruments收购AWR RF-design公司。Cadence期望能够在其现有的模拟和RF设计工具与AWR产品组合之间提供更好的集成。作为新战略的一部分,集成的流程还将与NI的LabVIEW和PXI模块化仪器系统连接,从而支持设计和半导体测试。此次收购预计将在2020年第一季度完成。 二:Inphi
[半导体设计/制造]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved