基于ARM核的音频解码器单芯片系统

发布者:心灵之窗最新更新时间:2011-06-03 关键字:ARM核  音频解码器 手机看文章 扫描二维码
随时随地手机看文章

引 言

     EP7209是世界上第一片既支持流行的MP3标准,也支持诸如Microsoft Audio等快速涌现的互联网音频压缩标准的数字音频解码器片上系统。EP7209在74MHz下运行时其性能与基于100MHz英特尔奔腾芯片的个人计算机相同,且消耗的功率特别小:在2.5V电压下,功耗不足170mW。它的arm核提供了一个优秀的数字信号处理器所能够提供的处理能力,因此,互联网音频处理仅占用了该芯片50%的处理能力。这给嵌入式系统的设计人员留下了高达25MIPS(百万条指令每秒)的处理能力用于实现其它功能。本文着重讨论EP7209的结构、功能、接口特性等及其在嵌入式系统中的应用。

一、功能框图及功能块描述

图1是EP7209的功能框图。由图1可知EP7209含有如下功能块。

(1)arm720T处理器含有如下功能子块:

①arm7TDMI CPU核。该CPU核支持Thumb指令集、核调试、增强的乘法器、JTAG以及嵌入式ICE。它的时钟速率可编程为18MHz、36MHz、49MHz、74MHz。

② 内存管理单元(MMU)与arm710核兼容,并增加了对WindowsCE的支持。该内存管理单元提供了地址转换和一个有64个项的转换旁路缓冲器。

③ 提供了8KB的单一的指令和数据高速缓冲存储器以及一个四路相联高速缓冲存储器控制器。

④ 写缓冲器。

(2)38400字节的片上SRAM,可以在LCD控制器和通用应用之间共享。

(3)内存可以和高达6个独立的扩展段接口,每个扩展段有256MB,且等待状态可编程。

(4)27位的通用I/O,可以多路复用,以在需要时提供额外的功能。

(5)数字音频接口(DAI)可以直接与CD音质的DAC和编解码器相连。

(6)中断控制器。

(7)先进的系统状态控制及电源管理。

(8)2个16550A兼容的全双工UART,含16字节的发送及接收FIFO。

(9)SIR协议红外线数据编解码器,速率最高达115.2kbps。

(10)LCD控制器,16级灰度,可编程为1、2或4位每像素。

(11)片上的启动ROM,已固化了用于串行加载的启动代码。

(12)2个16位的通用定时计数器。

(13)1个32位的实时时钟(RTC)和比较器。

(14)2个同步串行接口,用于诸如ADC等Microwire或SPI外围器件。一个接口支持主模式和从模式,另一个仅支持主模式。

(15)完全的JTAG边界扫描和嵌入式ICE支持。

(16)2个可编程的脉冲宽度调制接口。

(17)1个用于和1或2个Cirrus Logic CL-PS6700 PC卡控制器器件相连的接口,可支持2个PC卡插槽。

(18)振荡器和锁相环,用于由外部的3.6864 MHz的晶振产生内核所需要的18.432MHz、36.864 MHz、 49.152MHz或73.728MHz的时钟。此外还有一个外部时钟输入端(在13MHz模式下使用)。

(19)一个低功耗的32.768kHz的振荡器,用于产生实时时钟所需要的1Hz时钟。

所有的外部存储器和外围器件都应连接到32位的数据总线D[0:31]上,并应使用28位的地址总线A[0:27]和其它控制信号。[page]

二、基本工作原理

    EP7209的核心逻辑功能是建立在一个arm720T嵌入式处理器之上的。对EP7209的设计,以低功耗为目的进行了优化,并使用完全静态的 0.25μm的CMOS制造工艺。低功耗的思想同样体现在状态设计、时钟使用的方式上。下面将有选择地介绍EP7209的工作原理。

1.CPU内核

     ARM720T由一个arm7TDMI 32位RISC处理器、一个单一的高速缓冲和一个存储器管理单元(MMU)所构成。8KB的高速缓冲有一个四个项的相联寄存器, 并被组织成512线四字(4×512×4字节)。高速缓冲直接与ATM7TDMI相连,因而高速缓冲来自CPU的虚拟地址。当所需的虚拟地址不在高速缓冲中时,由MMU将虚拟地址转换为物理地址。一个64个项的转换旁路缓冲器(TLB)被用来加速地址转换过程,并减少页表读取所需的总线传送。仅通过转换高速缓冲中未存储的地址,MMU就能够节约功率。

2.状态控制

     EP7209支持如下的电源管理状态:操作、空闲和后备(节能),如图2所示。正常的程序执行状态为操作状态。这是一个完全性能状态,时钟和外围器件都被使能。除了CPU时钟被暂停外,空闲状态与操作状态是一样的。一个中断或唤醒将使空闲状态返回到操作状态。后备状态下功耗最小,选择此模式会关闭主振荡器,只对实时时钟和相关逻辑提供电源。当EP7209处于后备状态时,为保证系统能够正常唤醒,所有电源和地引脚仍然与电源和地相连是非常重要的。后备状态唯一能够变迁到的状态是操作状态。

3.复 位

    EP7209有三个异步复位信号:nPOR、nPWRFL和nURESET。如它们中的任一个有效,系统复位将由内部产生。除了RTC数据和匹配寄存器外,所有的EP7209内部寄存器都将被复位。为了使系统时间在用户复位或电源失败的状况下得以保持,RTC数据和匹配寄存器仅由nPOR引起的复位所清除。

任何复位都将复位CPU,并在EP7209返回操作状态时使CPU从复位矢量处开始执行程序。

4. 时 钟

     EP7209有两个时钟模式:外部时钟输入和片上PLL。时钟源的选取是由端口E的第2脚(PE)的一个陷阱选项来实现的。如果PE在nPOR的上升沿处为高(例如上电时),外部时钟模式被选取;如果PE为低,那么,片上PLL模式被选取。上电以后,PE可用作通用输入输出端口。

     EP7209器件有几个独立的逻辑部分,每一个都有自己的时钟频率要求。当EP7209处于外部时钟模式时,外围器件的真实频率将不同于PLL模式时的频率。

5. 中断处理

在程序的执行期间,当一个不可预测事件 (如中断或存储器错误) 发生时,通常要产生一个例外。

欢迎进入嵌入式学习网论坛(www.embedstudy.com)坛,与200万技术人员互动交流 >>进入

当这些例外在同一时间发生时,将由固定优先权服务体系决定其被处理的次序。表1显示了所有例外的优先权次序。
 



EP7209中断控制器有两个中断类型:中断请求(IRQ)和快速中断请求(FIQ)。中断控制器有能力控制来自22个不同的FIQ和IRQ中断源的中断。这22个之中,有17个被映射为IRQ输入,而另5个源被映射为FIQ输入。FIQ较IRQ有较高的优先级。如果来自于同一个组(IRQ或FIQ)的两个中断被接收到的话,其服务次序必须由软件来解决。所有中断均为电平敏感,也就是说,它们必须与下列的次序一致。

(1)中断器件(内部或者外部)产生适当的中断。

(2)如果中断屏蔽寄存器中适当的位已被设置,那么一个FIQ或IRQ将由中断控制器产生。

(3)如中断被使能的话,处理器将跳转到适当的地址。

(4)中断调度软件读中断状态寄存器,以确定中断源并调用相应的中断服务例程。

(5)中断服务例程中的软件将清除中断源,这是通过对申请中断的器件采取一些由该器件特定的行动来实施的(如,读UART RX寄存器)。

    然后,中断服务例程可以重新使能中断。任何其它未处理的中断都将以相同的方法被服务。或者,它可以返回到中断调度软件。此软件能检查任何其它的未处理中断并能相应地调度它们。"End of Interrupt"类型的中断将被锁存。所有其它的中断源(如外部中断源)必须保持有效,直到相应的服务例程开始执行为止。

6. EP7209的启动方式

    片上启动ROM的128字节中包含有一个指令序列。此指令序列能够初始化器件,然后配置UART1以接收2048字节的串行数据。这些数据接收后将置于片上的SRAM中。一旦下载传送完成,执行将跳转到片上SRAM的起始处。这将允许诸如在产品的制造过程中将代码下载并编程到系统Flash中这样的操作。

    是否从片上启动ROM启动系统是由nMEDCHG引脚在电源复位期间的状态决定的。如果nPOR有效时,nMEDCHG为高,那么,EP7209将从连接到CS[0]的外部存储器器件启动(正常启动模式);如果nMEDCHG为低,那么,启动将从片上ROM处开始。注意:在两种情形下,上电复位结束后,EP7209将处于后备态,而且为了真正地开始执行启动序列,需要在WAKEUP引脚上有一个由低到高的跳变。

    片上ROM启动的结果是对所有片选的解码都翻转了。控制启动选项的信号由nPOR锁存,这意味着地址和总线宽度的重新映射将继续应用,直到nPOR的再一次有效为止。从 ROM启动后,启动ROM的内容可从地址0x0000000处读回来;而在正常操作状态下,启动ROM的内容可从地址范围0x70000000中读回。

7. 存储器和I/O扩展接口

      EP7209能够解码6个分立的线性存储器或扩展段。其中的两个可为PC Card卡预留,每一个接口连接到一个独立的单个CL-PS6700器件。每一个段的大小为256MB。两个附加段(除了这6个段以外的)被用于片上 SRAM和片上ROM。片上ROM空间被完全解码,SRAM空间也被完全解码到编程在LCDCON寄存器中的视频帧缓冲器的最大容量中(128KB)。超出此地址范围的SRAM空间不被完全解码(即超出128KB范围的任何存取将绕回到128KB范围内)。6个段中的任一个可配置成与传统SRAM接口一致的接口相连接,而且能单独地被编程为8、16或32位宽,支持页模式存取,并且在执行非连续存取时可插入1~8个等待状态,执行触发模式存取时可插入0~3个等待状态。零等待状态连续存取特性被设计成支持触发模式的ROM。对使用nMWE引脚的可写存储器件,不允许零等待状态连续存取,至少应插入一个等待状态(等待状态数应编程到适当的MEMCFG寄存器的连续域中)。总线周期也可以通过使用EXPRDY输入信号来进行扩展。

8. 大端配置与小端配置

       EP7209对内部寄存器使用小端(little endian)配置。然而,连结器件到用大端(big endian)配置的外部存储器系统上是可能的。arm720T 控制寄存器中的大端/小端位设置了EP7209在处理存储器中的字时是按大端格式还是小端格式进行。存储器被认为是从0开始向前编号的字节的线性组合。字节0~3容纳第1个被存储的字,字节4~7容纳第2个字,等等。在小端规划中,字中编号最低的字节认为是字的最低位字节,而编号最高的字节被认为是字的最高位字节。存储系统的Byte0在这个规划中应当连到数据线7到0(D[7:0])。在大端规划中,字的最高位字节被存储于编号最低的字节中,而最低字节存储于编号最高的字节中。因此,存储器系统的Byte0应当连到数据线31到24(D[31:24])。装载和存储指令是被大小端配置影响的唯一指令。

9. 支持片上帧缓冲器的LCD控制器

      LCD 控制器提供了所有需要的控制信号以便直接与一个单面板复合LCD接口。面板的大小是可编程的,可以是以16像素为增量,从32到1024像素的任何宽度(线长度)。总的视频帧缓冲大小可编程为高达128KB。这等同于理论上最大的面板大小1024×256像素(每像素4个位 )。视频帧缓冲器可定位于任何一个片选所控制的存储器中。在任何一个片选所控制的存储器中,它的起始地址固定于地址0X00000000。LCD视频帧缓冲器的起始地址定义在寄存器FBADDR[3:0]中,这些位将成为外部地址总线的最重要nibble(半字节)。缺省起始地址为 0XC0000000(FBADDR=0XC)。一个使用片上SRAM(OCSR)建立的系统将把片上SRAM用于LCD视频帧缓冲以及用于各种数据的存储。LCD视频帧缓冲器起始地址在这个系统中应当设置为0X6。

三、内存映射

     地址空间的低2GB分配给了存储器。在EP7209中,恰好在2GB下的8KB的空间是为内部寄存器所准备的且不可存取,EP7209的MMU应被编程为在访问这一区域时产生一个中断例外。

    通过从十六进制地址8000.0000到8000.3FFF的一组内部存储器位置来寻址内部外围部件。这些内存位置在EP7209中被认为是内部寄存器。从0x8000.0000到0x8000.1FFF含有与CL-PS7111兼容的寄存器,包含了这些寄存器是为了向下兼容并称它们为旧的内部寄存器。[page]

表2显示了arm720T 处理器的4GB地址空间范围在EP7209中是如何被映射的(当从片上启动ROM启动时将有不同的内存映射),所显示的内存映射假定两个CL- PS6700卡控制器连结上了。如果此功能不需要的话,那么nCS和nCS存储器空间是可用的。外部启动ROM没有被完全解码(即:启动代码在 0x7000.0000到0x8000.0000的256MB字节空间内将重复)。SRAM可被完全解码至最大的大小,即128KB,对超出此范围的任何位置的存取将绕回到这个范围内。



四、基于EP7209的最大系统

基于EP7209的最大配置系统如图3所示。此系统假定ROM为16位宽的器件。键盘可以连接到比图3所示更多的通用输入输出端口位,以支持多于64个键;然而,这些额外引脚将不能引线到WAKEUP引脚。



    需要注意的是,三个串行接口(DAI、CODEC和SSI2)的输入/输出是多路复用同一组外部接口引脚的。因此,在任一时刻,系统只能使用这三个外围器件接口中的一个。

结束语

    本文介绍了一种基于ARM核的音频解码器单芯片系统EP7209。描述了EP7209的整体结构、各功能块以及ARM处理器的地址空间在EP7209中是如何映射的。对EP7209的基本工作原理进行了讲解。最后给出了基于EP7209所能够构建的最大系统。希望本文能够使嵌入式系统的开发人员了解EP7209并加深对arm核的理解。

关键字:ARM核  音频解码器 引用地址:基于ARM核的音频解码器单芯片系统

上一篇:基于ARM核的单电源心电检测模块的实现
下一篇:基于嵌入式ARM处理器的M2M终端总体设计

推荐阅读最新更新时间:2024-03-16 12:36

基于ARM处理器的机器人手臂控制系统
近年来,随着MEMS及相关技术的发展,微机器人领域已越来越来受人关注。但由于零件的尺寸很小,微机器人组件的装配需要很高的精确度,一般的装配方法无法满足要求。本文介绍了一个可进行微零件装配工作的机器人手臂控制系统的控制方法。 1 系统结构 考虑到多机器人手臂的使用,整个机器人控制系统由上位机与多个下位机组成。下位机即是手臂控制器,每个下位机控制一个机械手臂的伸缩运动。上位机即为控制终端,通过不同配件组装方式生成每个手臂的位置数据,并通过数据线传输给各个下位机,由下位机控制手臂到达目标位置并进行目标操作。整个系统的结构框图如图1所示。 1.1 机械结构 如图2所示,手臂控制器的机械结构由直流减速电机
[单片机]
基于<font color='red'>ARM</font><font color='red'>核</font>处理器的机器人手臂控制系统
ARM big.LITTLE大小架构在Linux和Android内核下多核调度算法
在2013年,big.LITTLE 家族又增加了新的SoC实现,有2个Cortex-A15+3个Cortex-A7核的ARM的参考测试芯片TC2,以及在三星Galaxy S4手机中应用的Samsung-LSI的4个Cortex-A15核+4个Cortex-A7核的'Octa-core'芯片。Linaro在ARM的big.LITTLE SoCs上针对Linux和Android内核做了很多的性能优化(包括负载控制、针对big.LITTLE架构的性能和电源管理),以提高多核multi-core程序的能效,增加待机时间。最新的多核多任务的调度方法包括内核里交换器(或者说CPU迁移算法CPU Migration/IKS In
[单片机]
<font color='red'>ARM</font> big.LITTLE大小<font color='red'>核</font>架构在Linux和Android内核下多核调度算法
Tensilica宣布移植MPEG-4 BSAC 解码器至HiFi 2 音频引擎
美国加州SANTA CLARA 2007年10月17日讯 –Tensilica公司日前宣布将一款MPEG-4比特分片算法编码(BSAC)解码器移植至Tensilica公司HiFi 2 音频引擎上,HiFi 2 音频引擎为目前业界最流行的面向SoC设计的商业音频IP核。该款BSAC解码器可被应用于数字多媒体广播(DMB),如收音机、电视和移动终端的数据广播,尤其是手机。 Tensilica移动多媒体总监Larry Przywara表示,“随着韩国和德国大众业务的开播,巴黎、挪威、意大利、印度尼西亚和加纳的试验,以及在中国针对2008年奥运会的业务推广计划,DMB正在普及。通过提供该解码器,能够节省芯片开发者的时间和解码器算法开发的人
[新品]
德州仪器推出新型低功耗音频解码器
2009 年 1 月 6 日,北京讯 日前,德州仪器 (TI) 宣布推出一款最新的低功耗立体声音频编解码器,其不仅可使手机、导航设备以及媒体播放器等便携式产品实现 CD 音质级播放,同时还可大幅延长电池使用寿命。 TLV320AIC3107 编解码器完美集成了立体声耳机放大器与单声道 D 类扬声器放大器,因而与分立解决方案相比可显著缩减电路板面积,并将成本降低 20 %。 重要特性 · 立体声 8-96 ksps DAC 与 8-96 ksps ADC 的信噪比 (SNR) 分别达 97 dB 与
[模拟电子]
关于ARM异常与中断处理机制研究
一.ARM处理器异常及其对应的模式   当一个异常发生时,ARM处理器总是切换到ARM状态(即非Thumb状态)。Thumb指令集没有包含进行异常处理时需要的一些指令,因此在异常中断时,还是要使用ARM指令。        每种异常都导致内核进入一种特定的模式。此外,可以通过修改cpsr,进入任何ARM处理器模式。用户和系统模式是仅有的可不通过相应异常进入的2中模式。   当一个异常导致模式的改变时,内核自动的:   把cpsr保存到相应异常模式下的spsr   把pc保存到相应模式下的lr   设置cpsr为相应异常模式   设置pc为相应异常处理程序的入口地址   二.向量表  
[嵌入式]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
  • ARM裸机篇--按键中断
    先看看GPOI的输入实验:按键电路图:GPF1管教的功能:EINT1要使用GPF1作为EINT1的功能时,只要将GPFCON的3:2位配置成10就可以了!GPF1先配 ...
  • 网上下的--ARM入门笔记
    简单的介绍打今天起菜鸟的ARM笔记算是开张了,也算给我的这些笔记找个存的地方。为什么要发布出来?也许是大家感兴趣的,其实这些笔记之所 ...
  • 学习ARM开发(23)
    三个任务准备与运行结果下来看看创建任务和任运的栈空间怎么样的,以及运行输出。Made in china by UCSDN(caijunsheng)Lichee 1 0 0 ...
  • 学习ARM开发(22)
    关闭中断与打开中断中断是一种高效的对话机制,但有时并不想程序运行的过程中中断运行,比如正在打印东西,但程序突然中断了,又让另外一个 ...
  • 学习ARM开发(21)
    先要声明任务指针,因为后面需要使用。 任务指针 volatile TASK_TCB* volatile g_pCurrentTask = NULL;volatile TASK_TCB* vol ...
  • 学习ARM开发(20)
  • 学习ARM开发(19)
  • 学习ARM开发(14)
  • 学习ARM开发(15)
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved