基于CPLD的单片机PCI接口设计原理

发布者:梦回归处最新更新时间:2018-03-24 来源: eefocus关键字:CPLD的  单片机  PCI接口 手机看文章 扫描二维码
随时随地手机看文章

    1 PCI接口设计原理

    1.1 PCI总线协议简介

    这里只讨论PCI总线2.0协议,其它协议仅仅是在2.0的基础上作了一些扩展,仅就单片机与PCI设备间的通信来说,意义不大。PCI总线是高性能局部总线,工作频率0~33MHz,可同时支持多组外围设备。在这里,我们只关心单片机与一个PCI设备间通信的情况,而且是以单片机与CPLD一方作为主控方,另一方作为PCI从设备。这样做的目的是为了简化问题,降低系统造价。


    PCI总线上信号线虽多,但并不是每个信号都要用到。实际上PCI设备也并不会支持所有的信号线,比如错误报告信号PERR与SERR在网卡中就不支持。我们可以针对具体的应用选择支持其中部分信号线,还有一些信号线可以直接连电源或接地。下面简单介绍一下常用信号线的功能。

    AD[31~0]:地址数据多路复用信号。在FRAME有效的第一个周期为地址,在IRDY与TRDY同时有效的时候为数据。

    C/BE[3~0]:总线命令与字节使能控制信号。在地址其中传输的是总线命令;在数据期内是字节使能控制信号,表示AD[31~0]中那些字节是有效数据。表1是总线命令编码的说明。

    PCI总线上所有的数据传输基本上都由以下三条信号线控制。

    FRAME:帧周期信号。由主设备驱动,表示一次访问的开始和持续时间,FRAME有效时(0为有效,下同),表示数据传输进行中,失效后,为数据传输最后一个周期。

    IRD:主设备准备好信号。由主设备驱动,表示主设备已经准备好进行数据传输。

    TRDY:从设备准备好信号。由从主设备驱动,表示从设备已经准备好进行数据传输。当IRDY与TRDY同时有效时,数据传输才会真正发生。

    另外,还有IDSEL信号用来在配置空间读写期间作为片选信号。对于只有一个PCI从设备的情况,它总可以接高电平。IDSEL信号由从设备驱动,表示该设备已成为当前访问的从设备,可以不理会。

    在PCI总线上进行读写操作时,PCI总线上的各种信号除了RST、IRQ、IRQC、IRQ之外,只有时钟的下降沿信号会发生变化,而在时钟上升沿信号必须保持稳定。

    1.2 CPLD设计规划

    出于对单片机和CPLD处理能力和系统成本的考虑,下面的规划不支持PCI总线的线性突传输等需要连续几个数据周期的读写方式,而仅支持一个址周期加一个数据周期的读写方式。对于大部分应用而言,这种方式已经足够了。       在CPLD内设有13个8位寄存器用来保存进行一次PCI总线读写时所需要的数据,其中pci_address0~pci_address3是读写时的地址数据;pcidatas0~pci_datas3是要往PCI设备写的数据;pci_cbe[3~0]保存[NextPage]本文相关DataSheet:MAX7000    EPM7128地址周期时的总线命令,PCI_cbe[7~4]保存数据周期时的字节使能命令;pci_data0~pci_data3保存从PCI设备返回的数据;pci_request是PCI总线读写操作状态寄存器,用于向单片机返回一些信息。当单片机往pci_cbe寄存器写入一个字节的时候,会复位CPLD中的状态机,触发CPLD进行PCI总线的读写操作;单片机则通过查询pci_request寄存器得知读写操作完成,再从pci_data寄存器读出PCI设备返回的数据。

    CPLD中状态机的状态转移图如图3所示。每一个状态对应FRAME与IRD信号的一种输出,而其它输入输出信号线可由这两个信号线和pci_cbe的值及TRDY的状态决定。当FRAME为有效时,AD[31~0]由pci_address驱动,而C/BE[3~0]由pci_cbe低4位驱动;当IRDY有效时,C/BE[3~0]视总线命令,要么由pci_cbe高4位驱动,要么设为高阻态,而AD[31~0]在pci_cbe[0]为“0”时,(PCI读命令)设为高阻态,而在pci_cbe[0]为“1”时(PCI读命令)由pci_datas驱动。另外一方面,一旦TRDY信号线变为低电平,AD[31~0]线上的数据被送入pci_data寄存器,而C/BE[3~0]线上的数据被送入pci_request寄存器的低4位。

    考虑到在不正常情况下,PCI设备不会对PCI总线作出响应,即TRDY不会有效,为了不使状态机陷入状态S2的僵持局面,另外增设了一个移位计数器mycounter。当IRD信号有效时,计数器开始计数。计数溢出之后,不论PCI总线操作是否完成,状态机都会从状态S2转移到状态S3,即结束PCI总线操作。当TRDY有效时,会立即置位mycounter.cout。

    PCI总线操作是否正确完成,可查询pci_request的最高位是否为“1”,而IRDY与FRAME的值可分别查询pci_request的第4位和第5位。这两位反映了PCI总线操作所处的状态,两位都为“1”时可以认为PCI总线操作已经完成。在实践中,如果单片机的速度不是足够快的话,可以认为PCI总线操作总是即时完成的。这几位的实现可参考源程序。

    2 PCI设计接口实现

    2.1 CPLD ABEL HDL程序设计

    我们针对8位单片机控制PCI以太网卡进行了程序设计,CPLD器件选用ALTERA的MAX7000系列。针对以太网卡的特点在逻辑上进行了再次简化,最张程序将适配进EPM7128芯片中,并在实践中检验通过。

    以太网卡仅支持对配置空间和I/O空间的读写操作,而且这两个空间的地址都可以设置在0xFF以内,所以可以只用一个pci_address0寄存器,其它地址都直接设为“0”;如果再限制,每次只往网卡写入一个字节数据,则可以只用一个pci_datas0寄存器,其它数值在具体操作时设成与pci_datas0寄存器的一样即可。

    以下是ABEL HDL主要源码。其中16dmux是4~16位译码器,用于地址译码,选通CPLD内的寄存器;8dffe是8位的DFFE;abelcounter是8位移位计数器;mylatch8与mylatch1分别为8位与1位锁存器,而mylatchc是带清零1位锁存器;其它以“my”开始的变量都是三态缓冲器,以“out”开始的变量是三态节点,以“e”开始的变量是普通节点。这此在程序中不再声明。

    SUBDESIGN abelpci

    (

    P2[7..3] : INPUT;

    READ0 : INPUT

    WRITE0 : INPUT;

    P0[7..0] : BIDIR;

    CLK : INPUT;

    TRDY0 : INPUT;

    AD[31..] : BIDIR;

    CBE[3..0] : BIDIR;

    IRDY0 : OUTPUT;

    FRAME0 : OUTPUT;

    )


    VARIABLE

    decoder : 16dmux;

    mycounter : abelcounter;

    PCI_c[NextPage]本文相关DataSheet:MAX7000    EPM7128

    be : 8DFFE;


    PCI_address0 : 8DFFE;

    pci_datas0 : 8DFFE;

    pci_request[6..0] : mylatch1;

    pci_request7 : mylatchc;

    pci_data0 : mylatch8;

    pci_data1 : mylatch8;

    pci_data2 : mylatch8;

    pci_data3 : mylatch8;

    ss : MACHINE OF BITS (FRAME0,IRDY0)

    WITH STATES(s0 = B"11",

    s1=B"01");

    s2=B"10";

    S3=B"11");

    BEGIN

    decoder.(d,c,b,a)=P2[6..3];

    enareg[]=decoder.q[];

    pci_che.ena=enareg[0]&p2[7];

    pci_cbe.d[]=p0[];

    pci_cbe.clk=!WRITE0;

    pci_address0.ena=enareg[1]&p2[7]l

    pci_address0.d[]=P0[];

    pci_datas0.ena=enareg[9]&P2[7];

    pci_datas0.d[]=P0[];

    pci_datas0.clk=!WRITE0;

    pci_data0.gate=!TRDY0;

    pci_data0.data[]=AD[7..0];

    pci_data1.gate=!TRDY0;

    pci_data1.data[]=AD[15..8];

    pci_data2.gate=!TRDY0;

    pci_data2.data[]=AD[23..16];

    pci_data3.gate=!TRDY0;

    pci_data3.data[]=AD[31..24];

    pci_request[3..0].gate=!TRDY0;

    pci_request7.gate=!TRDY0;

    pci_request7.aclr=P2[7]&!WRITE0;

    pci_request[3..0].data=CBE[];

    pci_request[4].data=IRDY0;

    pci_request[5].data=FRAME0;

    pci_request[6].data=VCC;

    pci_request7.data=Vcc;

    eread=P2[7]&!READ0 & WRITE0;

    my_P0_data0[].in=pci_data0.q[];

    my_P0_data0[].oe=enareg[5]&eread;

    my_P0_data1[].in=pci_data1.q[];

    my_P0_data1[].oe=enareg[6]&eread;

    my_P0_data2[].in=pci_data2.q[];

    my_P0_data2[].oe=enareg[7]&eread;

    my_P0_data3[].in=pci_data3.q[];

    my_P0_data3[].oe=enareg[8]&eread;

    my_P0_request[6..0].in=pci_request[6..0].q;

    my_P0_request[7].in=pci_request7.q;

    my_P0_request[].oe=enareg[13]&eread;

    out_P0[]=my_P0_data0[];

    out_P0[]=my_P0_data1[];

    out_P0[]=my_P0_data2[];

    out_P0[]=my_P0_data3[];

    out_P0[]=my_P0_request[];

    P0[]=out_P0[];

    enclr=enareg[0]&P2[7]&!WRITE0;

    mycounter.cLOCk=CLK;

    mycounter.cnt_en=!IRDY0;

    mycounter.aclr=!FRAME0;

    mycounter.sset=!TRDY0;

    ss.clk=!CLK;

    ss.reset=enclr;

    ss.ena=Vcc;

    CASE ss IS

    WHEN s0 => ss="s1";

    WHEN s1 => ss="s2";

    WHEN s2 => IF mycounter.cout THEN ss =s3;ELSE ss="s2";

    END IF;

    WHENf s3 => ss="s3";

    END CASE;

    my_AD_address[7..0].in=in=pci_[NextPage]本文相关DataSheet:MAX7000    EPM7128

    address0;

    my_AD_address[31..8].in=GND;

    my_AD_address[31..0].oe=!FRAME0;

    my_CBE_c[].in=PCI_cbe.d[3..0];

    my_CBE_c[].oe=!FRAME0;

    my_AD_data[31..0].in=pci_datas0.q[8..1];

    my_AD_data[31..0].oe=pci_cbe_[0]&FRAME0;

    my_CBE_be[].in=pci_cbe.d[7..4];

    my_CBE_be[].oe=FRAME0;

    out_AD[]=my_AD_address[];

    out_AD[]=my_AD_data[];

    AD[]=out_AD[];

    out_CBE[]=my_CBE_c[];

    out_CBE[]=my_CBE_be[];

    CBE[]=out_CBE[];

    END;

    2.2 单片机PCI读写C语言程序设计

    &nb

    sp;  在CPLD在帮助下,单片机读写PCI设备就变得相当简单。首先,将pci_cbe等寄存器都声明为外部存储器变量,并根据CPLD的设计指定地址。然后,传递适当的参数给以下两个读写子函数,即可完成对PCI设备配置空间、I/O空间、存储器空间的读写操作。从PCI设备的返回数据存放在全局变量savEDAta中。

 

    实际上在写PCI设备时,也可以从pci_data中得到返回数据。这个数据必须等于往PCI设备写的数据,原因参见ABEL HDL设计部分。利用这一点可以进行差错检验和故障判断,视具体应用而定。

    bdate unigned char request;

    sbit IRDY0=request^4;

    sbit FRAME0=request^5;

    sbit VALID="request"^7;

    void readpci(unsigned char addr,unsigned char cbe){

    pci_address0=addr;

    pci_cbe=cbe;

    request=pci_request;

    while(!IRDY0 & FRAME0)) request="pci"_request;

    savedata0=pci_data0;

    savedata1=pci_data1;

    savedata2=pci_data2;

    savedata3=pci_data3;

    if(!VALID)printf("Data read is invalid! ");

    }

    void writepci(uchar addr,uchar value0,uchar cbe){

    data uchar temp;

    pci_address0=addr;

    pci_datas0=value0;

    pci_cbe=cbe;

    request=pci_request;

    while(!(IRDY0 & FRAME0)) request="pci"_request;

    if(!VALID)printf("Data write is invalid!");

    }[NextPage]本文相关DataSheet:MAX7000    EPM7128

    地址周期时的总线命令,PCI_cbe[7~4]保存数据周期时的字节使能命令;pci_data0~pci_data3保存从PCI设备返回的数据;pci_request是PCI总线读写操作状态寄存器,用于向单片机返回一些信息。当单片机往pci_cbe寄存器写入一个字节的时候,会复位CPLD中的状态机,触发CPLD进行PCI总线的读写操作;单片机则通过查询pci_request寄存器得知读写操作完成,再从pci_data寄存器读出PCI设备返回的数据。

    CPLD中状态机的状态转移图如图3所示。每一个状态对应FRAME与IRD信号的一种输出,而其它输入输出信号线可由这两个信号线和pci_cbe的值及TRDY的状态决定。当FRAME为有效时,AD[31~0]由pci_address驱动,而C/BE[3~0]由pci_cbe低4位驱动;当IRDY有效时,C/BE[3~0]视总线命令,要么由pci_cbe高4位驱动,要么设为高阻态,而AD[31~0]在pci_cbe[0]为“0”时,(PCI读命令)设为高阻态,而在pci_cbe[0]为“1”时(PCI读命令)由pci_datas驱动。另外一方面,一旦TRDY信号线变为低电平,AD[31~0]线上的数据被送入pci_data寄存器,而C/BE[3~0]线上的数据被送入pci_request寄存器的低4位。

    考虑到在不正常情况下,PCI设备不会对PCI总线作出响应,即TRDY不会有效,为了不使状态机陷入状态S2的僵持局面,另外增设了一个移位计数器mycounter。当IRD信号有效时,计数器开始计数。计数溢出之后,不论PCI总线操作是否完成,状态机都会从状态S2转移到状态S3,即结束PCI总线操作。当TRDY有效时,会立即置位mycounter.cout。

    PCI总线操作是否正确完成,可查询pci_request的最高位是否为“1”,而IRDY与FRAME的值可分别查询pci_request的第4位和第5位。这两位反映了PCI总线操作所处的状态,两位都为“1”时可以认为PCI总线操作已经完成。在实践中,如果单片机的速度不是足够快的话,可以认为PCI总线操作总是即时完成的。这几位的实现可参考源程序。


    2 PCI设计接口实现

    2.1 CPLD ABEL HDL程序设计

    我们针对8位单片机控制PCI以太网卡进行了程序设计,CPLD器件选用ALTERA的MAX7000系列。针对以太网卡的特点在逻辑上进行了再次简化,最张程序将适配进EPM7128芯片中,并在实践中检验通过。

 

    以太网卡仅支持对配置空间和I/O空间的读写操作,而且这两个空间的地址都可以设置在0xFF以内,所以可以只用一个pci_address0寄存器,其它地址都直接设为“0”;如果再限制,每次只往网卡写入一个字节数据,则可以只用一个pci_datas0寄存器,其它数值在具体操作时设成与pci_datas0寄存器的一样即可。

    以下是ABEL HDL主要源码。其中16dmux是4~16位译码器,用于地址译码,选通CPLD内的寄存器;8dffe是8位的DFFE;abelcounter是8位移位计数器;mylatch8与mylatch1分别为8位与1位锁存器,而mylatchc是带清零1位锁存器;其它以“my”开始的变量都是三态缓冲器,以“out”开始的变量是三态节点,以“e”开始的变量是普通节点。这此在程序中不再声明。

    SUBDESIGN abelpci

    (

    P2[7..3] : INPUT;

    READ0 : INPUT

    WRITE0 : INPUT;

    P0[7..0] : BIDIR;

    CLK : INPUT;

    TRDY0 : INPUT;

    AD[31..] : BIDIR;

    CBE[3..0] : BIDIR;

    IRDY0 : OUTPUT;

    FRAME0 : OUTPUT;

    )

    VARIABLE

    decoder : 16dmux;

    mycounter : abelcounter;

    pci_c


关键字:CPLD的  单片机  PCI接口 引用地址:基于CPLD的单片机PCI接口设计原理

上一篇:几款单片机下载线应用电路
下一篇:基于仪表电机驱动芯片MC33991的车速表设计

推荐阅读最新更新时间:2024-03-16 15:58

基于单片机自动转换开关控制器设计
1. 引言(Introduction) 随着近几年技术的进步和发展,在电源切换系统中出现了一种新型产品——自动转换开关电器(ATSE),它由1个(或几个)转换开关电器和其它必需的电器组成,用于监测电源电路,并将负载电路(出现故障)从一个电源自动转至另一个(备用)电源的开关电器,是专用于电源转换的新型产品,可以说自动转换开关电器(ATSE)代表着电源切换系统类产品发展的方向 。它主要用在紧急供电系统,如:消防、电梯等供电系统,在民用住宅和商用住宅中有着广泛的应用。其产品应用的场合决定了其可靠性尤为重要。转换一旦失败将会造成以下二种危害之一:电源间的短路或重要负荷断电(甚至短暂停电),其后果都是严重的。这不仅仅会带来经济损失(使生
[单片机]
用了这么多年MCU,你知道哪些MCU原厂最牛?
单片机诞生于1971年,经历了SCM、 MCU 、SoC三大阶段。单片机由以前的1位、4位、8位、16位,发展到现在的32位甚至64位。 90年代后随着消费电子产品大发展,单片机技术得到了巨大提高,相继诞生了一批经过市场考验获得良好口碑的单片机制造厂商,下面一起来看看MCU芯片原厂及其产品介绍:    国外厂商: 1、 瑞萨 电子(Renesas) 总部:日本 瑞萨是MCU领域的王者,绝对的领头羊,他是由瑞萨、NEC、三菱这三家公司组成的MCU巨无霸,在车机市场拥有第一的市场份额。他们有获得ARM的授权,不过不是用来做MCU的,是用来做处理器的,MCU都是用瑞萨自己的架构。 2、恩智浦(NXP)+飞思卡尔(Free
[单片机]
用了这么多年<font color='red'>的</font><font color='red'>MCU</font>,你知道哪些<font color='red'>MCU</font>原厂最牛?
微控制和器超声波技术在汽车倒车检测系统中应用
  微控制和器超声波技术在汽车倒车检测系统中的应用    摘要: 主要介绍用超声波传感器系统与Microchip的PIC l8F8490微控制器解决汽车倒车障碍检测系统方案,并对发送与接收超声波传感器系统构成与方式及提高检测系统性能作分析说明。    关键词: 盲区 微控制器 超声波传感器 换能器    倒车障碍检测系统对盲区内障碍物的探测   倒车障碍检测系统所采用的超声波传感器技术可以探测到附近的障碍物,为驾驶员提供倒车警告和辅助泊车功能,其原理是利用超声波探测倒车路径上或附近存在的任何障碍物,并及时发出警告。所设计的检测系统可以同时提供声光并茂的听觉和视觉警告,其警告表示是探测到了在盲区内障碍物的距离和方向。这样,在
[应用]
基于单片机嵌入式SNMP代理器设计与实现
0 引言 SNMP(简单网络管理协议)应用广泛,功能强大,只要管理软件驻留有MIB(管理信息库),并且拥有适当的权限,管理器就可以访问SNMP代理器。SNMP一般用于计算机网络和电信网络,本文提出了用SNMP进行控制。由于其传输媒介是Internet,所以传输距离不受限制,这相对于其他工业控制总线有不可比拟的优势,SNMP最大的优点是协议简洁,适合嵌入式应用。SNMP体系可扩展性强,只要将新的MIB装载在管理软件上就可以实现对新的终端的控制与访问,本文介绍了一种基于廉价的微控制器的实现嵌入式代理器的方案,以微处理器核心实现相关硬件及软件。 1 SNMP体系结构 SNMP的体系结构(见图1)以简单的查询/回答模型为基础
[单片机]
凌华推出Low-Profile PCI总线GPIB接口控制卡
凌华科技推出 low-profile PCI 总线 GPIB 控制卡 「LPCI-3488」。凌华LPCI-3488 采用高密度的电路设计,尺寸符合 low-profile MD1 标准,并提供标准PCI与 low-profile PCI面板,为标准工业计算机与 slim-type 计算机提供符合 IEEE488.1 与 IEEE488.2 规范的仪器通讯接口。   凌华LPCI-3488 为标准 32位、33MHz low-profile PCI-bus 的 GPIB 接口控制卡。在硬件设计上,LPCI-3488 运用凌华在 PCI 适配卡多年来累积的先进技术,支持 3.3V 与 5V 的 PCI 总线。同时,LPCI-3
[新品]
51单片机入门-点亮第一个LED灯
安装烧录软件和添加单片机 由于笔者所用的芯片为STC89C52,keil软件中没有集成STC系列的单片机,需要自己添加,于是登录STC官网http://www.stcisp.com下载最新的stc-isp软件。 然后打开stc-isp,选择Keil仿真设置,点击添加型号和头文件到Keil中 选择安装文件夹(文件夹下需包括C51和UVx,也就是keil软件的安装目录) 点击确定,显示STC MCU型号添加成功,点击确定,关闭软件。 了解原理 查看开发板原理图 笔者所用开发板LED原理图如下,于是所知D1连接P20接口。 LED点亮原理 不同发光二极管正向导通电压不同,具体压降根据二极管查询,但同一特点是二极管发光
[单片机]
51<font color='red'>单片机</font>入门-点亮第一个LED灯
数字信号控制器在汽车设计中应用
  简介   汽车设计从过去单纯的机械式系统,到如今常常包含多达100个微处理器的现代汽车,已经走过了很长的历程。传统汽车上用到电子器件的部分仅仅是那些娱乐设施,最常见的是汽车收音机。直到有关诸如废气排放量和节油性等汽车各方面性能的政府规定出台以后,对汽车功能的电子控制才开始变得越来越普遍。最初,某些功能是依靠分立式硬件元件或数字逻辑执行的。随着单片机(MCU)等嵌入式处理器解决方案的出现,使用 MCU 来代替固定硬件的好处正逐步显现,这是因为设计者可以对MCU进行编程以执行模块所要求的特定任务。汽车设计中大量采用了各种MCU,从用在转动挡风玻璃雨刮器和开门等功能的最简单的8位MCU到控制引擎的复杂32位MCU。这个范围的中间是大
[单片机]
数字信号控制器在汽车设计中<font color='red'>的</font>应用
基于8952单片机红外解码(TC9012F编码)
红外操作免去了和机器接触。第一是方便,第二也很自然的可以将用户与管理着分离(使用功能在遥控上,调试功能在机器上)。所以免不了在自己的电子钟设计中加入了红外。加的多,学得也多嘛。 虽然重点在后面,但是先上个程序 参考总结后,第一次参考归纳出源程序如下: #include reg52.h #include stdio.h #include intrins.h //////////////////////////////////////////////// sbit ir=P3^2;//红外接口标志 //////////////////////////////////////////// unsigned char irt
[单片机]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved