如何利用 PCB 分层堆叠控制 EMI 辐射

发布者:760802csy最新更新时间:2019-05-21 来源: 电子工程世界关键字:EMI 手机看文章 扫描二维码
随时随地手机看文章

解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。


电源汇流排


在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由於电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。我们应该怎么解决这些问题?


就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。


当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。


为了控制共模EMI,电源层要有助於去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。有人可能会问,好到什么程度才算好?问题的答案取决於电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。显然,层间距越小电容越大。


上升时间为100到300ps的器件并不多,但是按照目前IC的发展速度,上升时间在100到300ps范围的器件将占有很高的比例。对於100到300ps上升时间的电路,3mil层间距对大多数应用将不再适用。那时,有必要采用层间距小於1mil的分层技术,并用介电常数很高的材料代替FR4介电材料。现在,陶瓷和加陶塑料可以满足100到300ps上升时间电路的设计要求。


尽管未来可能会采用新材料和新方法,但对於今天常见的1到3ns上升时间电路、3到6mil层间距和FR4介电材料,通常足够处理高端谐波并使瞬态信号足够低,就是说,共模EMI可以降得很低。本文给出的PCB分层堆叠设计实例将假定层间距为3到6mil。


电磁屏蔽


从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨著电源层或接地层。对於电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层"策略。


image.png


PCB堆叠


什么样的堆叠策略有助於屏蔽和抑制EMI?以下分层堆叠方案假定电源电流在单一层上流动,单电压或多电压分布在同一层的不同部份。多电源层的情形稍后讨论。



4层板


4层板设计存在若干潜在问题。首先,传统的厚度为62mil的四层板,即使信号层在外层,电源和接地层在内层,电源层与接地层的间距仍然过大。


如果成本要求是第一位的,可以考虑以下两种传统4层板的替代方案。这两个方案都能改善EMI抑制的性能,但只适用於板上元件密度足够低和元件周围有足够面积(放置所要求的电源覆铜层)的场合。


第一种为首选方案,PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低。从EMI控制的角度看,这是现有的最佳4层PCB结构。第二种方案的外层走电源和地,中间两层走信号。该方案相对传统4层板来说,改进要小一些,层间阻抗和传统的4层板一样欠佳。


如果要控制走线阻抗,上述堆叠方案都要非常小心地将走线布置在电源和接地铺铜岛的下边。另外,电源或地层上的铺铜岛之间应尽可能地互连在一起,以确保DC和低频的连接性。


6层板


如果4层板上的元件密度比较大,则最好采用6层板。但是,6层板设计中某些叠层方案对电磁场的屏蔽作用不够好,对电源汇流排瞬态信号的降低作用甚微。下面讨论两个实例。


第一例将电源和地分别放在第2和第5层,由於电源覆铜阻抗高,对控制共模EMI辐射非常不利。不过,从信号的阻抗控制观点来看,这一方法却是非常正确的。


第二例将电源和地分别放在第3和第4层,这一设计解决了电源覆铜阻抗问题,由於第1层和第6层的电磁屏蔽性能差,差模EMI增加了。如果两个外层上的信号线数量最少,走线长度很短(短於信号最高谐波波长的1/20),则这种设计可以解决差模EMI问题。将外层上的无元件和无走线区域铺铜填充并将覆铜区接地(每1/20波长为间隔),则对差模EMI的抑制特别好。如前所述,要将铺铜区与内部接地层多点相联。


通用高性能6层板设计一般将第1和第6层布为地层,第3和第4层走电源和地。由於在电源层和接地层之间是两层居中的双微带信号线层,因而EMI抑制能力是优异的。该设计的缺点在於走线层只有两层。前面介绍过,如果外层走线短且在无走线区域铺铜,则用传统的6层板也可以实现相同的堆叠。


另一种6层板布局为信号、地、信号、电源、地、信号,这可实现高级信号完整性设计所需要的环境。信号层与接地层相邻,电源层和接地层配对。显然,不足之处是层的堆叠不平衡。


这通常会给加工制造带来麻烦。解决问题的办法是将第3层所有的空白区域填铜,填铜后如果第3层的覆铜密度接近於电源层或接地层,这块板可以不严格地算作是结构平衡的电路板。填铜区必须接电源或接地。连接过孔之间的距离仍然是1/20波长,不见得处处都要连接,但理想情况下应该连接。


10层板


由於多层板之间的绝缘隔离层非常薄,所以10或12层的电路板层与层之间的阻抗非常低,只要分层和堆叠不出问题,完全可望得到优异的信号完整性。要按62mil厚度加工制造12层板,困难比较多,能够加工12层板的制造商也不多。


由於信号层和回路层之间总是隔有绝缘层,在10层板设计中分配中间6层来走信号线的方案并非最佳。另外,让信号层与回路层相邻很重要,即板布局为信号、地、信号、信号、电源、地、信号、信号、地、信号。


这一设计为信号电流及其回路电流提供了良好的通路。恰当的布线策略是,第1层沿X方向走线,第3层沿Y方向走线,第4层沿X方向走线,以此类推。直观地看走线,第1层1和第3层是一对分层组合,第4层和第7层是一对分层组合,第8层和第10层是最后一对分层组合。当需要改变走线方向时,第1层上的信号线应藉由“过孔"到第3层以后再改变方向。实际上,也许并不总能这样做,但作为设计概念还是要尽量遵守。


同样,当信号的走线方向变化时,应该藉由过孔从第8层和第10层或从第4层到第7层。这样布线可确保信号的前向通路和回路之间的耦合最紧。例如,如果信号在第1层上走线,回路在第2层且只在第2层上走线,那么第1层上的信号即使是藉由“过孔"转到了第3层上,其回路仍在第2层,从而保持低电感、大电容的特性以及良好的电磁屏蔽性能。


如果实际走线不是这样,怎么办?比如第1层上的信号线经由过孔到第10层,这时回路信号只好从第9层寻找接地平面,回路电流要找到最近的接地过孔(如电阻或电容等元件的接地引脚)。如果碰巧附近存在这样的过孔,则真的走运。


假如没有这样近的过孔可用,电感就会变大,电容要减小,EMI一定会增加。当信号线必须经由过孔离开现在的一对布线层到其他布线层时,应就近在过孔旁放置接地过孔,这样可以使回路信号顺利返回恰当的接地层。对於第4层和第7层分层组合,信号回路将从电源层或接地层(即第5层或第6层)返回,因为电源层和接地层之间的电容耦合良好,信号容易传输。


多电源层的设计


如果同一电压源的两个电源层需要输出大电流,则电路板应布成两组电源层和接地层。在这种情况下,每对电源层和接地层之间都放置了绝缘层。这样就得到我们期望的等分电流的两对阻抗相等的电源汇流排。如果电源层的堆叠造成阻抗不相等,则分流就不均匀,瞬态电压将大得多,并且EMI会急剧增加。


如果电路板上存在多个数值不同的电源电压,则相应地需要多个电源层,要牢记为不同的电源创建各自配对的电源层和接地层。在上述两种情况下,确定配对电源层和接地层在电路板的位置时,切记制造商对平衡结构的要求。


总结


鉴於大多数工程师设计的电路板是厚度62mil、不带盲孔或埋孔的传统印制电路板,本文关於电路板分层和堆叠的讨论都局限於此。厚度差别太大的电路板,本文推荐的分层方案可能不理想。此外,带盲孔或埋孔的电路板的加工制程不同,本文的分层方法也不适用。


电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是保证电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压最小并将信号和电源的电磁场屏蔽起来的关键。理想情况下,信号走线层与其回路接地层之间应该有一个绝缘隔离层,配对的层间距(或一对以上)应该越小越好。根据这些基本概念和原则,才能设计出总能达到设计要求的电路板。现在,IC的上升时间已经很短并将更短,本文讨论的技术对解决EMI屏蔽问题是必不可少的。


关键字:EMI 引用地址:如何利用 PCB 分层堆叠控制 EMI 辐射

上一篇:新未来芯飞翔,Arm未来之芯助力青少年科技教育
下一篇:出门问问李勤:在AI领域,出门问问要和ST合作得更紧密

推荐阅读最新更新时间:2024-10-28 10:19

开关电源输入EMI滤波器设计与Pspice仿真
  1 开关电源 特点及噪声产生原因   随着电子技术的高速发展,电子设备种类日益增多,而任何电子设备都离不开稳定可靠的 电源 ,因此对电源的要求也越来越高。开关电源以其高效率、低发热量、稳定性好、体积小、重量轻、利于环境保护等优点,近年来取得快速发展,应用领域不断扩大。开关电源工作在高频开关状态,本身就会对供电设备产生干扰,危害其正常工作;而外部干扰同样会影响其正常工作。开关电源干扰主要来源于工频电流的整流波形和开关操作波形。这些波形的电流泄漏到输入部位就成为传导噪声和辐射噪声,泄漏到输出部位就形成了波纹问题。考虑到电磁兼容性的有关要求,应采用EMI电源滤波器来抑制开关电源上的干扰。文中主要研究的是开关电源输入端的EMI
[电源管理]
开关电源输入<font color='red'>EMI</font>滤波器设计与Pspice仿真
用示波器检测ECU的EMI干扰
在做电磁兼容( EMC )测试时,通常想到的是用 频谱分析仪 做的辐射测试。但 示波器 也可以用来做电磁兼容测试。在电磁兼容测试中没有充分利用示波器的一个应用是实时功能性性能评估,包括待测设备(DUT)在受到干扰时做的偏差检测。示波器可以帮助你记录电磁干扰如何影响你产品的工作。我们经常使用示波器,但需要与测试室内的待测设备做到电气上的隔离。 术语“偏差”指的是一个待测设备对干扰的响应,此时可能有一个或多个功能超过允许的容差。这些功能和容差被定义在针对特定设备单独开发的电磁兼容测试计划文档中,并且在测试开始之前得到了所有相关方的一致认可。 汽车行业中的标准做法是通过元件级的测试来判断一个器件对静态放电(ESD)、电源和I/O线
[嵌入式]
从几款实用电路入手,解读实现复杂电子系统低电磁干扰的几种应用场景
对于汽车、通信以及测试与测量设备等广大系统制造商来说,技术的发展带来了终端功能与性能的大幅提升,其根源在于系统中配备的功能愈加丰富的电子模块。然而功能越丰富,电路就越复杂,不论是新款汽车中装载的中控集成式多媒体系统、高性能音响系统,还是体积越来越小的 5G 通信设备(手机及基站),抑或是要求精度越来越高的仪器仪表,对于高精度数字和 模拟 IC 的要求都愈发严苛,特别是在供电需求方面。 作为任何电子系统设计不可或缺的部分,电源性能的高低对于系统性能的高低有着至关重要的影响。而电磁干扰( EMI )特性则是其中最关键的性能之一。这种干扰通过电磁感应、静电耦合或传导来影响电路,对于电源性能的任何要求(功率密度增加、开关频率更高以及电流
[汽车电子]
从几款实用电路入手,解读实现复杂电子系统低电磁干扰的几种应用场景
开关电源EMI整改频段干扰原因及抑制办法
开关电源EMI整改中,关于不同频段干扰原因及抑制办法: 1MHZ以内----以差模干扰为主 1.增大X电容量; 2.添加差模电感; 3.小功率电源可采用PI型滤波器处理(建议靠近变压器的电解电容可选用较大些)。 1MHZ---5MHZ---差模共模混合 采用输入端并联一系列X电容来滤除差摸干扰并分析出是哪种干扰超标并以解决, 1.对于差模干扰超标可调整X电容量,添加差模电感器,调差模电感量; 2.对于共模干扰超标可添加共模电感,选用合理的电感量来抑制; 3.也可改变整流二极管特性来处理一对快速二极管如FR107一对普通整流二极管1N4007。 5M---以上以共摸干扰为主,采用抑制共摸的方法。 对于外壳接地的
[电源管理]
开关电源传导EMI预测方法研究
1 引言 随着开关频率的提高以及功率密度的增加,开关电源内部的电磁环境越来越复杂,其电磁兼容问题成为电源设计中的一大重点,同时也成为电源设计工作的一大难点。常规设计方法中,依靠经验设计处理EMC问题,样机建立完毕之后才能对EMC问题做最后的考虑。传统的EMC的补救办法只能增加额外的元器件,而增加元件有可能影响原始的控制环带宽,造成重新设计整个系统的最坏情况,增加了设计成本。为了避免出现这样的情况,需要在设计过程中考虑EMC的问题,对开关电源的EMI进行一定精度的分析和预测,并根据干扰产生的机理及其在各频带的分布情况改进设计,降低EMI水平,从而降低设计成本。 2 开关电源EMI特点及分类 对开关电源传导电磁干扰进行预测,首先需要明
[测试测量]
开关电源传导<font color='red'>EMI</font>预测方法研究
如何避免在DSP系统中出现噪声和EMI问题
      在任何高速数字电路设计中,处理噪声和电磁干扰(EMI)都是一个必然的挑战。处理音视频和通信信号的数字信号处理(DSP)系统特别容易遭受这些干扰,设计时应该及早搞清楚潜在的噪声和干扰源,并及早采取措施将这些干扰降到最小。良好的规划将减少调试阶段中的大量时间和工作的反复,从而会节省总的设计时间和成本。       如今,最快的DSP的内部时钟速率高达数千兆赫,而发射和接收信号的频率高达几百兆赫。这些高速开关信号将会产生大量的噪声和干扰,将影响系统性能并产生电平很高的EMI。而DSP系统也变得更加复杂,比如具有音视频接口、LCD和无线通信功能,以太网和USB控制器、电源、振荡器、驱动控制以及其他各种电路,所有这些都将产生噪声
[电源管理]
如何避免在DSP系统中出现噪声和<font color='red'>EMI</font>问题
最新降噪解决方案—有效抑制EMI干扰
贸泽电子 ( Mouser Electronics ) 宣布推出 全新解决方案页面 ,此解决方案涵盖多款 Analog Devices 和 Coilcraft 产品,可帮助设计人员解决 汽车 和 工业 应用中的电磁干扰 (EMI) 问题。此页面列出了各种参考材料和对应的电子元器件,帮助设计人员利用Analog Devices的Silent Switcher® 2 LT8640S/LT8643S/LT8650S 同步降压稳压器和Coilcraft的功率电感实现更低的EMI。 Analog Devices Silent Switcher 2 LT8640S、LT8643S和LT8650S 同步降压稳压器采用可降低EM
[工业控制]
最新降噪解决方案—有效抑制<font color='red'>EMI</font>干扰
从源头认识电磁干扰 (EMI
电磁干扰 (EMI) 已经成为我们生活的一部分,要不要处理呢?许多人认为,电子解决方案的广泛应用是一件好事,因为它给我们的生活带来舒适、安全的享受,并把医疗服务带到我们的身边。但是,这些解决方案同时也产生了具有电子危害的 EMI 信号。   EMI 信号的源头各种各样。这些源头包括我们身边常见的一些电子设备。小汽车、卡车和重型车辆本身就是 EMI 信号的产生器。问题在于,这些 EMI 源所处的位置与敏感电子电路的位置相同——车辆内部。这种相互靠近会影响音频设备、自动门控制器以及其他设备。这类存在于车辆中的EMI噪声是可以预见的。   但是,对于我们 21 世纪的人们无时不刻都在使用的手机来说,情况又如何呢?每一种电子设备都有其优点
[模拟电子]
从源头认识电磁干扰 (<font color='red'>EMI</font>)
小广播
设计资源 培训 开发板 精华推荐

最新单片机文章
  • 学习ARM开发(16)
    ARM有很多东西要学习,那么中断,就肯定是需要学习的东西。自从CPU引入中断以来,才真正地进入多任务系统工作,并且大大提高了工作效率。采 ...
  • 学习ARM开发(17)
    因为嵌入式系统里全部要使用中断的,那么我的S3C44B0怎么样中断流程呢?那我就需要了解整个流程了。要深入了解,最好的方法,就是去写程序 ...
  • 学习ARM开发(18)
    上一次已经了解ARM的中断处理过程,并且可以设置中断函数,那么它这样就可以工作了吗?答案是否定的。因为S3C44B0还有好几个寄存器是控制中 ...
  • 嵌入式系统调试仿真工具
    嵌入式硬件系统设计出来后就要进行调试,不管是硬件调试还是软件调试或者程序固化,都需要用到调试仿真工具。 随着处理器新品种、新 ...
  • 最近困扰在心中的一个小疑问终于解惑了~~
    最近在驱动方面一直在概念上不能很好的理解 有时候结合别人写的一点usb的例子能有点感觉,但是因为arm体系里面没有像单片机那样直接讲解引脚 ...
  • 学习ARM开发(1)
  • 学习ARM开发(2)
  • 学习ARM开发(4)
  • 学习ARM开发(6)
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved