知识点5. MCS-51 单片机的中断系统
主要内容:中断技术概述、中断系统结构、中断允许与中断优先级的控制、响应中断请求的条件、外部中断的响应时间、外部中断的触发方式选择、中断请求的撤销、中断服务子程序的设计和多外部中断源系统设计。
5.1中断技术概述
中断系统作用:实时测控,单片机能及时地响应和处理单片机外部事件或内部事件所提出的中断请求。
CPU正在执行程序时,单片机外部或内部发生的某一事件,请求CPU迅速去处理。CPU暂时中止当前的工作,转到中断服务处理程序处理所发生的事件。处理完该事件后,再回到原来被中止的地方,继续原来的工作,这称为中断。 CPU处理事件的过程,称为CPU的中断响应过程。
中断响应和处理过程
能够实现中断处理功能的部件称为中断系统;产生中断的请求源称为中断请求源。
中断源向CPU提出的处理请求,称为中断请求(或中断申请)。
进入中断→保护现场→中断处理 → 恢复现场 →中断返回
中断方式优点:大大地提高了CPU的工作效率。
5.2 中断系统结构
中断系统结构见图。中断系统有5个中断请求源(简称中断源),2个中断优先级,可实现2级中断服务程序嵌套。每一中断源可用软件独立控制为允许中断或关闭中断状态;每一个中断源的优先级均可用软件设置。
5.2.1中断请求源
由图,中断系统共有5个中断请求源,它们是:
(1)INT0*—外部中断请求0,外部中断请求信号(低电平或负跳变有效)由INT0*引脚输入,中断请求标志为IE0。
(2)INT1*—外部中断请求1,外部中断请求信号(低电平或负跳变有效)由INT1*引脚输入,中断请求标志为IE1。
(3)定时器/计数器T0计数溢出的中断请求,标志为TF0。
(4)定时器/计数器T1计数溢出的中断请求,标志为TF1。
(5)串行口中断请求,标志为发送中断TI或接收中断RI。
5.2.2中断请求标志寄存器
5个中断请求源的中断请求标志分别由特殊功能寄存器TCON和SCON相应位锁存。
1.TCON寄存器
特殊功能寄存器TCON的格式
为定时器/计数器的控制寄存器,字节地址为88H,可位寻址。既包括定时器/计数器T0、T1溢出中断请求标志位TF0和TF1,也包括两个外部中断请求的标志位IE1与IE0,还包括两个外部中断请求源的中断触发方式选择位。TCON格式见图。
TCON寄存器中与中断系统有关各标志位功能如下:
(1)TF1—定时器/计数器T1的溢出中断请求标志位。
当启动T1计数后,T1从初值开始加1计数,当最高位产生溢出时,硬件 置TF1为“1”,向CPU申请中断,响应TF1中断时,TF1标志硬件自动清“0”,TF1也可由软件清“0”。
(2)TF0—定时器/计数器T0溢出中断请求标志位,与TF1类似。
(3)IE1—外部中断请求1中断请求标志位。
(4)IE0—外部中断请求0中断请求标志位,与IE1类似。
(5)IT1—选择外中断请求1为跳沿触发还是电平触发方式。
0--电平触发方式,加到INT0*脚上的外中断请求输入信号为低电平有效,并把IE1置“1”。转向中断服务程序时,则由硬件自动把IE1清“0”。
1--跳沿触发方式,加到INT1*脚上的外中断请求输入信号从高到低的负跳变有效,并把IE1置“1”。转向中断服务程序时,则由硬件自动把IE1清“0”。
(6)IT0—选择外中断请求0为跳沿触发方式还是电平触发方式,与IT1类似。
当AT89S51复位后,TCON被清“0”,5个中断源的中断请求标志均为0。 TR1(D6位)、TR0(D4位)这2位与中断系统无关,仅与定时器/计数器T1和T0有关,将在定时器/计数器中介绍。
2.SCON寄存器
图SCON中断请求标志位
串行口控制寄存器,字节地址为98H,可位寻址。SCON的低二位锁存串口的发送中断和接收中断的中断请求标志TI和RI,格式见图:
SCON标志位功能:
(1)TI—串口发送中断请求标志位。CPU将1字节的数据写入串口的发送缓冲器SBUF时,就启动一帧串行数据的发送,每发送完一帧串行数据后,硬件使TI自动置“1”。CPU响应串口发送中断时,并不清除TI中断请求标志,TI标志必须在中断服务程序中用指令对其清“0”。
(2)RI—串行口接收中断请求标志位。在串口接收完一个串行数据帧,硬件自动使RI中断请求标志置“1”。CPU在响应串口接收中断时,RI标志并不清“0”,须在中断服务程序中用指令对RI清“0”。
5.3中断允许与中断优先级的控制
实现中断允许控制和中断优先级控制分别中断允许寄存器IE和中断优先级寄存器IP实现。下面介绍两个特殊功能寄存器。
5.3.1中断允许寄存器IE
图 中断允许寄存器IE的格式
各中断源开放或屏蔽,是由片内中断允许寄存器IE控制。IE字节地址为A8H,可进行位寻址,格式见图。
IE对中断开放和关闭实现两级控制。两级控制就是有一个总的中断开关控制位EA(IE.7位),当EA=0,所有中断请求被屏蔽,CPU对任何中断请求都不接受;当EA=1时,CPU开中断,但5个中断源的中断请求是否允许,还要由IE中的低5位所对应的5个中断请求允许控制位的状态来决定。
IE中各位的功能如下:
(1)EA—中断允许总开关控制位。
EA=0,所有的中断请求被屏蔽。
EA=1,所有的中断请求被开放。
(2)ES—串行口中断允许位。
ES=0,禁止串行口中断。
ES=1,允许串行口中断。
(3)ET1—定时器/计数器T1溢出中断允许位。
ET1=0,禁止T1溢出中断。
ET1=1,允许T1溢出中断。
(4)EX1—外部中断1中断允许位。
EX1=0,禁止外部中断1中断。
EX1=1,允许外部中断1中断。
(5)ET0—定时器/计数器T0的溢出中断允许位。
ET0=0,禁止T0溢出中断。
ET0=1,允许T0溢出中断。
(6)EX0—外部中断0中断允许位。
EX0=0,禁止外部中断0中断。
EX0=1,允许外部中断0中断。
AT89S51复位后,IE被清“0”,所有中断请求被禁止。IE中与各个中断源相应位可用指令置“1”或清“0”,即可允许或禁止各中断源的中断申请。若使某一个中断源被允许中断,除了IE相应位被置“1”外,还必须使EA位置“1”。
可由位操作指令来实现,即:
SETB bit;
CLR bit。
例5-1 若允许片内2个定时器/计数器中断,禁止其它中断源的中断请求。编写设置IE的相应程序段
(1)用位操作指令来编写如下程序段:
CLR ES ;禁止串行口中断
CLR EX1 ;禁止外部中断1中断
CLR EX0 ;禁止外部中断0中断
SETB ET0 ;允许定时器/计数器T0中断
SETB ET1 ;允许定时器/计数器T1中断
SETB EA ;CPU开中断
(2)用字节操作指令来编写:
MOV IE,#8AH 或者用:
MOV 0A8H,#8AH ;A8H为IE寄存器字节地址
5.3.2 中断优先级寄存器IP
中断请求源有两个中断优先级,每一个中断请求源可由软件设置为高优先级中断或低优先级中断,也可实现两级中断嵌套。
所谓两级中断嵌套,就是AT89S51正在执行低优先级中断的服务程序时,可被高优先级中断请求所中断,待高优先级中断处理完毕后,再返回低优先级中断服务程序。两级中断嵌套见图:
各中断源的中断优先级关系,可归纳为下面两条基本规则:
(1)低优先级可被高优先级中断,高优先级不能被低优先级中断。
(2)任何一种中断(不管是高级还是低级)一旦得到响应,不会再被它的同级中断源所中断。如果某一中断源被设置为高优先级中断,在执行该中断源的中断服务程序时,则不能被任何其他的中断源的中断请求所中断。
AT89S51片内有一个中断优先级寄存器IP,字节地址为B8H,可位寻址。只要用程序改变其内容,即可进行各中断源中断优先级设置,IP寄存器格式见图。
中断优先级寄存器IP各位含义:
(1)PS—串行口中断优先级控制位,1—高级;0—低级。
(2)PT1—T1中断优先级控制位,1—高级;0—低级。
(3)PX1—外部中断1中断优先级控制位,1—高级;0—低级。
(4)PT0—T0中断优先级控制位,1—高级;0—低级。
(5)PX0—外部中断0中断优先级控制位,1—高级;0—低级。
中断优先级控制寄存器IP各位都可由程序置“1”和清“0”,用位操作指令或字节操作指令可更新IP的内容,改变各中断源的中断优先级。AT89S51复位后,各中断源均为低优先级中断。IP内容为00。
下面介绍AT89S51的中断优先级结构。
中断系统有两个不可寻址的“优先级激活触发器”,其中一个指示某高优先级中断正在执行,所有后来中断均被阻止;另一个触发器指示某低优先级中断正在执行,所有同级中断都被阻止,但不阻断高优先级的中断请求。 在同时收到几个同优先级的中断请求时,哪一个中断请求能优先得到响应,取决于内部查询顺序。这相当于在同一个优先级还存在另一辅助优先级结构,其查询顺序见表6-1。由表6-1,各中断源在同一优先级条件下,外部中断0中断优先权最高,串行口中断的优先权最低。
例5-2 设置IP寄存器的初始值,使2个外中断请求为高优先级,其它中断请求为低优先级。
(1)用位操作指令
SETB PX0 ;2个外中断为高优先级
SETB PX1
CLR PS ;串行口、2个定时器/计数器为低优先级中断
CLR PT0
CLR PT1
(2)用字节操作指令
MOV IP,#05H 或:
MOV 0B8H,#05H ;B8H为IP寄存器的字节地址
5.4 响应中断请求的条件
一个中断源中断请求被响应,须满足以下必要条件:
(1)总中断允许开关接通,即IE寄存器中的中断总允许位EA=1。
(2)该中断源发出中断请求,即该中断源对应的中断请求标志为“1”。
(3)该中断源的中断允许位=1,即该中断被允许。
(4)无同级或更高级中断正在被服务。
中断响应就是CPU对中断源提出的中断请求的接受,当查询到有效的中断请求时,满足上述条件时,紧接着就进行中断响应。
中断响应过程:首先由硬件自动生成一条长调用指令“LCALL addr16”。即程序存储区中相应的中断入口地址。例如,对于外部中断1的响应,硬件自动生成的长调用指令为:
LCALL 0013H
生成LCALL指令后,紧接着就由CPU执行该指令。首先将程序计数器PC内容压入堆栈以保护断点,再将中断入口地址装入PC,使程序转向响应中断请求的中断入口地址。各中断源服务程序入口地址是固定的,见表6-2。
其中两个中断入口间只相隔8字节,一般情况下难以安放一个完整的中断服务程序。
中断响应是有条件的,遇到下列三种情况之一时,中断响应被封锁:
(1)CPU正在处理同级的或更高优先级的中断。
(2)所查询的机器周期不是所当前正在执行指令的最后一个机器周期。只有在当前指令执行完毕后,才能进行中断响应。
(3)正在执行的指令是RETI或是访问IE或IP的指令。需要再去执行完一条指令,才能响应新的中断请求。
如果存在上述三种情况之一,CPU将丢弃中断查询结果,不能对中断进行响应。
5.5 外部中断的响应时间
外部中断的最短的响应时间为3个机器周期:
(1)中断请求标志位查询占1个机器周期。
(2)子程序调用指令LCALL转到相应的中断服务程序入口,需2个机器周期。
外部中断响应的最长时间为8个机器周期:
发生在CPU进行中断标志查询时,刚好是开始执行RETI或是访问IE或IP的指令,则需把当前指令执行完再继续执行一条指令后,才能响应中断,最长需2个机器周期。接着再执行一条指令,按最长指令(乘法指令MUL和除法指令DIV)来算,也只有4个机器周期。加上硬件子程序调用指令LCALL的执行,需要2个机器周期。所以,外部中断响应最长时间为8个机器周期。
如果已在处理同级或更高级中断,响应时间无法计算。在一个单一中断的系统里,MCS-51单片机对外部中断请求的响应的时间总是在3~8个机器周期之间。
5.6 外部中断的触发方式选择
两种触发方式:电平触发方式和跳沿触发方式。
5.6.1 电平触发方式
CPU在每个机器周期采样到的外部中断输入线的电平。在中断服务程序返回之前,外部中断请求输入必须无效(即变为高电平),否则CPU返回主程序后会再次响应中断。
适于外中断以低电平输入且中断服务程序能清除外部中断请求(即外部中断输入电平又变为高电平)的情况。
5.6.2 跳沿触发方式
连续两次采样,一个机器周期采样到外部中断输入为高,下一个机器周期采样为低,则置“1”中断请求标志,直到CPU响应此中断时,该标志才清0。这样不会丢失中断,但输入的负脉冲宽度至少保持1个机器周期。
5.7 中断请求的撤消
1.定时器/计数器中断请求的撤消
中断请求被响应后。硬件会自动清TF0或TF1。
2.外部中断请求的撤销
(1)跳沿方式外部中断请求的撤消是自动撤消的。
(2)电平方式外部中断请求的撤消。
除了标志位清“0”之外,还需在中断响应后把中断请求
信号引脚从低电平强制改变为高电平,如下图所示。
只要P1.0端输出一个负脉冲就可以使D触发器置“1”,从而撤消了低电平的中断请求信号。所需的负脉冲可增加如下两条指令得到:
ORL P1,#01H ;P1.0为“1”
ANL P1,#0FEH ;P1.0为“0”
电平方式的外部中断请求信号的完全撤消,是通过软硬件相结合的方法来实现的。
3.串行口中断请求的撤消
响应串行口的中断后,CPU无法知道是接收中断还是发送中断,还需测试这两个中断标志位的状态,以判定是接收操作还是发送操作,然后才能清除。所以串行口中断请求的撤消只能使用软件的方法
CLR TI ;清TI标志位
CLR RI ;清RI标志位
5.7 中断服务程序的设计
一、中断服务程序设计的任务
基本任务:
(1)设置中断允许控制寄存器IE。
(2)设置中断优先级寄存器IP。
(3)对外中断源,是采用电平触发还是跳沿触发。
(4)编写中断服务程序,处理中断请求。
前3条一般放在主程序的初始化程序段中。
例5-3 假设允许外部中断0中断,并设定它为高级中断,其它中断源为低级中断,采用跳沿触发方式。在主程序中编写如下程序段:
SETB EA ;CPU开中断
SETB ET0 ;允许外中断0产生中断
SETB PX0 ;外中断0为高级中断
SETB IT0 ;外中断0为跳沿触发方式
二、采用中断时的主程序结构
常用的主程序结构如下:
ORG 0000H
LJMP MAIN
ORG 中断入口地址
LJMP INT
⋮
ORG XXXXH
MAIN:主 程 序
INT:中断服务程序
三、中断服务程序的流程
例5-4 根据图5-9的中断服务程序流程,编出中断服务程序。假设,现场保护只需将PSW和A的内容压入堆栈中保护。
典型的中断服务程序如下:
INT: CLR EA ;CPU关中断
PUSH PSW ;现场保护
PUSH ACC ;
SETB EA ;CPU开中断
中断处理程序段:
CLR EA ;CPU关中断
POP ACC ;现场恢复
POP PSW
SETB EA ;CPU开中断
RETI ;中断返回,恢复断点
几点说明:
(1)现场保护仅涉及到PSW和A的内容,如还有其它需保护的内容,只需要在相应的位置再加几条PUSH和POP指令即可。
(2) “中断处理程序段”,应根据任务的具体要求,来编写。
(3)如果本中断服务程序不允许被其它的中断所中断。可将“中断处理程序段”前后的“SETB EA”和“CLR EA”两条指令去掉。
(4)中断服务程序的最后一条指令必须是返回指令RETI。
5.8 多外部中断源系统设计
实际系统中,两个外部中断请求源往往不够用
5.8.1 定时器/计数器作为外部中断源的使用方法
定时器/计数器选为计数器工作模式,T0 (或T1)引脚上发生负跳变时,T0(或T1)计数器加1,利用这个特性,可以把T0(或T1)引脚作为外部中断请求输入引脚,而定时器/计数器的溢出中断TF0(或TF1)作为外部中断请求标志。
ORG 0000H
AJMP IINI ;跳到初始化程序
………………
IINI: MOV TMOD,#06H;设置T0的工作方式
MOV TL0,#0FFH;设置计数器初值
MOV TH0,#0FFH
SETB TR0 ;启动T0,开始计数
SETB ET0 ;允许T0中断
SETB EA ;CPU开中断
当连接在P3.4(T0引脚)的电平发生负跳变时,TL0加1,产生溢出,置“1”TF0,向CPU发出中断请求,同时TH0的内容0FFH送TL0,即TL0恢复初值0FFH。
5.8.2 中断和查询结合的方法
最高级别中断请求源IR0接INT0*输入端,其余的外部中断请求源IR1~IR4用“线或”的办法连到MCS-51的另一个外中断源输入端,同时还连到P1口。
5个外部中断源的排队顺序依此为:IR0~IR4。
ORG 0013H ; INT1的中断入口
LJMP INT1 ;
┇
INT1: PUSH PSW ;保护现场
PUSH ACC
JB P1.0,IR1 ;P1.0高,IR1有请求
JB P1.1,IR2 ;P1.1高,IR2有请求
JB P1.2,IR3 ;P1.2高,IR3有请求
JB P1.3,IR4 ;P1.3高,IR4有请求
INTIR: POP ACC ;恢复现场
POP PSW
RETI ;中断返回
IR1: IR1的中断处理程序
AJMP INTIR ;
IR2: IR2的中断处理程序
AJMP INTIR ;
IR3: IR3的中断处理程序
AJMP INTIR ;
IR4: IR4的中断处理程序
AJMP INTIR ;
上一篇:MCS-51 单片机的定时器/计数器
下一篇:MCS-51单片机汇编伪指令
推荐阅读最新更新时间:2024-11-10 19:45
设计资源 培训 开发板 精华推荐
- LTC3826IG-1 高效率可同步双路 5V/8V 降压转换器的典型应用电路
- 使用 Analog Devices 的 LTC1266 的参考设计
- RH1498M 的典型应用 - 10MHz、6V/us、双轨到轨输入和输出精密 C 负载运算放大器
- ESP8266 WIFI KILLER
- 使用 Analog Devices 的 LT1086CT-2.85 的参考设计
- LT1086CM-3.3 1.2V 至 15V 可调稳压器的典型应用
- MIC4832YMM EV,用于 LCD 背光的 MIC4832 灯显示驱动器的评估板
- NCV551 150 mA CMOS 低 Iq 低压降稳压器的典型应用,适用于输入电压大于 12 V
- 用于荧光灯镇流器的 50W、24V 交流转直流单路输出电源
- 使用 ROHM Semiconductor 的 BD4721 的参考设计