CC2530 芯片介绍

发布者:alpha11最新更新时间:2024-03-05 来源: elecfans关键字:CC2530  CPU 手机看文章 扫描二维码
随时随地手机看文章

简介

CC2530 结合了领先的RF 收发器的优良性能,业界标准的增强型8051 CPU,系统内可编程闪存,8-KB RAM 和许多其它强大的功能。CC2530 有四种不同的闪存版本:CC2530F32/64/128/256,分别具有32/64/128/256KB 的闪存。CC2530 具有不同的运行模式,使得它尤其适应超低功耗要求的系统。运行模式之间的转换时间短进一步确保了低能源消耗。


CC2530F256 结合了德州仪器的业界领先的黄金单元ZigBee 协议栈(Z-Stack™),提供了一个强大和完整的ZigBee 解决方案。

CC2530F64 结合了德州仪器的黄金单元RemoTI,更好地提供了一个强大和完整的ZigBee RF4CE 远程控制解决方案。

引脚描述

引脚名称 引脚 引脚类型 描述

AVDD1 28 电源(模拟) 2-V–3.6-V 模拟电源连接

AVDD2 27 电源(模拟) 2-V–3.6-V 模拟电源连接

AVDD3 24 电源(模拟) 2-V–3.6-V 模拟电源连接

AVDD4 29 电源(模拟) 2-V–3.6-V 模拟电源连接

AVDD5 21 电源(模拟) 2-V–3.6-V 模拟电源连接

AVDD6 31 电源(模拟) 2-V–3.6-V 模拟电源连接

DCOUPL 40 电源(数字) 1.8V 数字电源去耦。不使用外部电路供应。

DVDD1 39 电源(数字) 2-V–5-V 数字电源连接

DVDD2 10 电源(数字) 2-V–5-V 数字电源连接

GND - 接地 接地衬垫必须连接到一个坚固的接地面。

GND 1,2,3,4 未使用的引脚 连接到GND

P0_0 19 数字I/O 端口0.0

P0_1 18 数字I/O 端口0.1

P0_2 17 数字I/O 端口0.2

P0_3 16 数字I/O 端口0.3

P0_4 15 数字I/O 端口0.4

P0_5 14 数字I/O 端口0.5

P0_6 13 数字I/O 端口0.6

P0_7 12 数字I/O 端口0.7

P1_0 11 数字I/O 端口1.0-20-mA 驱动能力

P1_1 9 数字I/O 端口1.1-20-mA 驱动能力

P1_2 8 数字I/O 端口1.2

P1_3 7 数字I/O 端口1.3

P1_4 6 数字I/O 端口1.4

P1_5 5 数字I/O 端口1.5

P1_6 38 数字I/O 端口1.6

P1_7 37 数字I/O 端口1.7

P2_0 36 数字I/O 端口2.0

P2_1 35 数字I/O 端口2.1

P2_2 34 数字I/O 端口2.2

P2_3 33 数字I/O 模拟端口2.3/32.768 kHz XOSC

P2_4 32 数字I/O 模拟端口2.4/32.768 kHz XOSC

RBIAS 30 模拟I/O 参考电流的外部精密偏置电阻

RESET_N 20 数字输入 复位,活动到低电平

RF_N 26 RF I/O RX 期间负RF 输入信号到LNA

RF_P 25 RF I/O RX 期间正RF 输入信号到LNA

XOSC_Q1 22 模拟I/O 32-MHz 晶振引脚1或外部时钟输入

XOSC_Q2 23 模拟I/O 32-MHz 晶振引脚2

编辑本段

功能介绍

·RF/布局

–适应2.4-GHz IEEE 802.15.4 的RF 收发器

–极高的接收灵敏度和抗干扰性能

–可编程的输出功率高达4.5 dBm

–只需极少的外接元件

–只需一个晶振,即可满足网状网络系统需要

–6-mm ×6-mm 的QFN40 封装

–适合系统配置符合世界范围的无线电频率法规:ETSI EN 300 328 和EN 300440(欧洲),FCC CFR47 第15 部分(美国)和ARIB STD-T-66(日本)

·低功耗

–主动模式RX(CPU 空闲):24 mA

–主动模式TX 在1dBm(CPU 空闲):29mA

–供电模式1(4 μs 唤醒):0.2 mA

–供电模式2(睡眠定时器运行):1 μA

–供电模式3(外部中断):0.4 μA

–宽电源电压范围(2 V–3.6 V)

·微控制器

–优良的性能和具有代码预取功能的低功耗8051 微控制器内核

–32-、64-或128-KB 的系统内可编程闪存

–8-KB RAM,具备在各种供电方式下的数据保持能力

–支持硬件调试

·外设

–强大的5 通道DMA

–IEEE 802.5.4 MAC 定时器,通用定时器(一个16 位定时器,二个8 位定时器)

–IR 发生电路

–具有捕获功能的32-kHz 睡眠定时器

–硬件支持CSMA/CA

–支持精确的数字化RSSI/LQI

–电池监视器和温度传感器

–具有8 路输入和可配置分辨率的12 位ADC

–AES 安全协处理器

–2 个支持多种串行通信协议的强大USART

–21 个通用I/O 引脚(19×4 mA,2×20 mA)

应用领域

·2.4-GHz IEEE 802.15.4 系统

·RF4CE 远程控制系统(需要大于64-KB闪存)

·ZigBee 系统(256-KB 闪存)

·家庭/楼宇自动化

·照明系统

·工业控制和监控

·低功耗无线传感网

·消费型电子

·医疗保健


关键字:CC2530  CPU 引用地址:CC2530 芯片介绍

上一篇:无感方波控制算法
下一篇:CS5260 设计Typec转VGA转换器方案

推荐阅读最新更新时间:2024-11-12 17:09

MIPS CPU 持续挑战极限 拓展高低端产品阵容
适用于高性能、深度嵌入式应用的新款 32 位 CPU,以及顶级 64 位处理器为日益强大的 CPU IP 产品组合再添新成员 Imagination Technologies 宣布,随着MIPS Warrior CPU 以其日益丰富的产品组合与独特的技术蓝图渐获市场肯定,将为此产品线再添令人惊艳的新成员。更趋完备的高效MIPS CPU产品组合将能协助数量日益增加的授权客户,包括现有的以及新的客户,选择可充分满足其差异化特性组合、性能与业务目标的解决方案。 MIPS 系列产品的新成员包括嵌入式 32 位 M 级 M6200 和 M6250 CPU,以及高端 P 级 P6600 64 位 CPU。 在
[嵌入式]
Thunderbolt技术集成到CPU 苹果很兴奋!
从2011年开始,Intel都在推广Thunderbolt雷电接口,但到目前来看效果并不怎么样,不过苹果倒是很愿意配合,去年发布的新MBP直接换上了四个USB-C接口(兼容Thunderbolt 3雷电接口)。下面就随嵌入式小编一起来了解一下相关内容吧。 为了让更多的厂商跟进Thunderbolt,Intel对外宣布今后将在CPU上集成雷电3的主控(并未透露在哪一代CPU中集成,应该会是酷睿8代),也就是说主板上不在需要额外的芯片即可支持该功能,降低成本的同时,他们还表示免费的技术授权。 Thunderbolt技术集成到CPU 苹果很兴奋! 这样的举动,让苹果很是兴奋,除了省去一大笔开销外,还能让用户停止无谓的吐槽,因为
[嵌入式]
人工智能芯片:发展史、CPU、FPGA和专用集成电路
   人工智能 算法的实现需要强大的计算能力支撑,特别是深度学习算法的大规模使用,对计算能力提出了更高的要求。下面就随嵌入式小编一起来了解一下相关内容吧。     人工智能 芯片(一):发展史   深度学习模型参数多、计算量大、数据的规模更大,在早期使用深度学习算法进行语音识别的模型中,拥有429个神经元的输入层,整个网络拥有156M个参数,训练时间超过75天; 人工智能 领军人物Andrew Ng和Jeff Dean打造的Google Brain项目,使用包含16000个CPU核的并行计算平台,训练超过10亿个神经元的深度神经网络。下一步,如果模拟人类大脑的神经系统,需要模拟1000亿个神经元,计算能力将有数个量级的提升
[嵌入式]
基于ARM与DSP的主从式双CPU嵌入式四轴运动控制器设计方案
运动控制系统已被广泛应用于工业控制领域。近年来,工业控制对运动控制系统的要求越来越高。传统的基于PC及低端微控制器日渐暴露出高成本、高消耗、低可靠等问题,已经不能满足现代制造的要求 。随着嵌入式技术的日益成熟,嵌人式运动控制器已经初露锋芒。基于ARM技术的微处理器具有体积小、低成本、低功耗的特点,决定其在运动控制领域具有良好的发展前景。 PCL6045BL是一种新型专用DSP运动控制芯片,它具有强大的数据处理能力和较高的运行速度,可以实现高精度的多轴伺服控制。为解决精密制造对低成本、可移植性强的通用型多轴数控系统的迫切需求,文中给出一种基于ARM 微处理器S3C2440与DSP专业运动控制芯片PCL6045BL构成的嵌入式四轴
[单片机]
基于ARM与DSP的主从式双<font color='red'>CPU</font>嵌入式四轴运动控制器设计方案
CPU漏洞惊动美国政府:Intel/ARM/微软/谷歌集体遭质疑
   Intel 等厂家CPU处理器曝出的两大高危漏洞让整个行业风中凌乱,美国政府也对 Intel 、 ARM 、微软、Google、亚马逊等巨头的做法提出了质疑。下面就随嵌入式小编一起来了解一下相关内容吧。   其实早在2017年6月份, Intel 等行业巨头就被告知了漏洞的存在,然后按照行业惯例,波及的主要企业开始秘密联合起来,在暗中开始调查修复。   据说,巨头们原计划在今年1月9日正式向全球通告漏洞情况,但提前被媒体捅了出来,集体措手不及。   不过从目前的情况看,即便等到1月9日,漏洞也不可能及时修复,恐慌仍然不可避免。   对于将如此可怕漏洞隐瞒长达半年之久,最终导致行业一片混乱的状况,美国众议院也看不下去了,在一
[嵌入式]
毛德操老师《RISC-V CPU芯片设计:香山源代码剖析》 新书发布会在北京举办
2024年6月14日, 由浙大网新科技股份有限公司首席科学家、中国开源软件推进联盟专家委员会副主任委员、著名计算机专家毛德操老师撰写的新书《RISC-V CPU芯片设计:香山源代码剖析》在北京中关村创新中心正式发布 。中国工程院院士倪光南、北京开源芯片研究院首席科学家包云岗、中国开源软件推进联盟张侃,来自奕斯伟、摩尔线程、中科海芯、进迭时空、中科彼岸、芯动科技、兆易创新等企业代表,以及“香山”项目组代表、“一生一芯”优秀学员、开源芯片爱好者及媒体代表共计100余人现场参加新书发布会,线上共计1800余人观看发布会直播。 在致辞环节,倪光南院士讲道, “RISC-V采用开源的模式,开启了计算机应用设计的新阶段。我们希
[嵌入式]
毛德操老师《RISC-V <font color='red'>CPU</font>芯片设计:香山源代码剖析》  新书发布会在北京举办
Arm推出新一代旗舰CPU、GPU和NPU
Arm宣布推出用于旗舰型手机的新款处理器IP系列:Cortex-X1 CPU,Cortex-A78 CPU,Mali-G78 GPU和Ethos-N78神经网络处理器(NPU)。 Arm表示,作为Arm定制化项目的一部分,Cortex-X1是迄今为止功能最强大的Cortex处理器,其峰值性能比当前的Cortex-A77 CPU高出30%,与刚刚发布的Cortex-A78相比,单线程整数性能提高了22%。 Cortex-X1与Cortex-A78的差异 Arm-Cortex-X1“这种短的高性能爆发产品最适合设备的快速响应,为智能手机和大屏幕设备提供了迄今为止最高的性能,” Arm表示,“此外,Cortex-X1与Co
[手机便携]
Arm推出新一代旗舰<font color='red'>CPU</font>、GPU和NPU
AMD总裁苏姿丰:重返高端CPU HBM显存将成黑马
    6月3日消息,AMD公司在台北电脑展期间发布了旗下最新的第六代APU Carrizo,成为首款使用片上系统(Soc)设计的笔记本电脑处理器,支持HEVC硬件解码、4K高清流畅运行,支持 DirectX 12,兼具长续航等特性。同时,在此次发布会上,AMD还透露了搭载HBM高频宽显存技术的GPU。发布会后,AMD总裁兼CEO 苏姿丰接受了网易科技的采访,详细阐述了AMD基于这两款新产品的战略规划。   运算和绘图是核心优势   第六代APU基于“挖掘机”核心和第三代次世代图形核心(GCN)架构设计,提供多达12个计算核心(4个CPU + 8个GPU),在系统运算能力上有很大提升。在追求移动便携的今天,不管是办公用笔
[手机便携]
小广播
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved