基于DSP和OV6630传感器的图像采集系统设计

发布者:二进制游侠最新更新时间:2010-06-05 来源: 电子元器件应用关键字:DSP  图像传感器  图像采集系统  CMOS  CCD 手机看文章 扫描二维码
随时随地手机看文章

引言

  DSP是基于可编程超大规模集成电路和计算机技术发展起来的一门重要技术,DSP芯片的快速数据采集与处理功能以及片上集成的各种功能模块为DSP应用于各种场合提供了极大的方便。而CMOS图像传感器与CCD相比,由于CMOS图像传感器能将时序处理电路和图像信号的前端放大与数字化部分集成于一个芯片内,因而其发展一直受到业界的高度重视。现在,随着技术与工艺的发展,CMOS图像传感器不仅在噪声上得到了有效改善,而且分辨率也得到了明显提高。CMOS图像传感器将以其低廉的价格、实用的图像质量、高集成度和相对较少的功耗在视频采集领域得到广泛的应用。为此,本文提出了一种基于DSP和CMOS图像传感器,同时由复杂可编程逻辑控制芯片CPLD控制的实时图像采集系统的实现方案。

1 硬件设计

  图1所示是该图像采集系统的电路结构框图。由图1可见,该图像采集系统主要由OV6630图像传感芯片、CPLD控制模块、SRAM数据存储器、FLASH程序存储器、DSP信号处理器等几部分组成。其图像采集芯片用美国Omni Vision公司开发的彩色CMOS图像传感器OV6630,该芯片与传  统的CCD传感器相比,其最明显的优势是集成度高,功耗小,生产成本低,容易与其它芯片整合。该芯片将CMOS光感应核与外围支持电路集成在一起。由于其运用了专有的传感器技术,因而能够消除普通的光电干扰。该芯片的像素阵列为352×288,即101376像素,还有4行、4列可供选择。图像数据的输出有多种格式(YCrCb4:2:2,GRB4:2:2和RGB原始数据输出格式),本系统选用8通道Y输出RGB原始数据输出格式,以及逐行扫描的工作方式。其输出格式为:

  奇数扫描行BGBG……

  偶数扫描行GRGR……

  据人眼对彩色响应带宽不高的大面积着色特点,每个象素没有必要同时输出3种颜色。因此,数据采样时,奇数扫描行的第1,2,3,4,…象素分别采样和输出B,G,B,G,…数据;偶数扫描行的第1,2,3,4,…象素分别采样和输出G,R,G,R,…数据。在实际处理时,每个象素的R,G,B信号由象素本身输出的某一种颜色信号和相邻象素输出的其他颜色信号构成。这种采样方式在基本不降低图像质量的同时,可以将采样频率降低60%以上。

  系统中的核心处理芯片选用TI公司的加强型定点DSP芯片TMS320VC5410A,该DSP的工作频率可达160 MHz,内部有64KBRAM空间可以灵活的映射为数据或程序存储空间。由于DSP的内部存储空间有限,所以,本设计在外部扩展了一大小为1 MB的SRAM数据存储器CY7C1021和256 K的FLASH程序存储器SST39VF400A。控制芯片CPLD选用Altera公司的MAX7000系列芯片EPM7128SLC84-15。该芯片包含84个I/O管脚、128个宏单元,每16个宏单元可组成一个逻辑阵列块,工作电压为5.0 V。该芯片在系统中处于总体时序控制地位,既用于给图像传感器芯片提供控制信号。也用于SRAM和FLASH的片选和读写控制,同时还负责LCD的显示控制。

2 软件设计

  当系统配置完毕以后,便可以进行图像数据的采集与处理。在采集图像的过程中,最主要的工作是判别一帧图像数据的开始和结束的时刻。在仔细研究了OV6630输出的同步信号(VSYNC是垂直同步信号、HREF是水平同步信号、PCLK是输出数据同步信号)的基础上。笔者用VHDL语言实现了采集过程起始点的精确控制。图2所示为图像采集期间三个同步信号与数据信号的时序关系图。

  [page]

  图2中,每一个帧同步信号VSYNC周期包含288个水平同步信号HREF脉冲,而每一个HREF周期包含352个PCLK时钟脉冲,每一个PCLK时钟可输出一个RGB像素的视频数据。

  通过监测系统中的垂直同步信号VSYNC的变化,即可得知新的一帧图像是否开始,一帧图像开始后,仅当HREF为高且PCLK输出下降沿时,才能输出一个有效的像素值。VSYNC的上升沿表示一帧新的图像的到来,下降沿则表示一帧图像数据采集开始(CMOS图像传感器是按列采集图像的)。HREF是水平同步信号,其上升沿表示一列图像数据的开始。PCLK是输出数据同步信号。只有当HREF为高电平时,才能开始有效的采集数据,PCLK下降沿的到来表明数据的产生,PCLK每出现一个下降沿可传输一位数据。HREF为高电平期间,共可传输352位数据。在一帧图像中,即VSYNC为低电平期间,HREF将出现288次高电平。而当下一个VSYNC信号的上升沿到来时,即表明分辨率为352×288的图像采集过程的结束。

  CPLD控制的实现过程首先是按顺序检测VSYNC和CHSYNC信号是否有效,这时要注意防止毛刺信号的干扰。由于毛刺信号时间很短,设计时可采用设标志位的方法,即当检测到信号的有效沿后(对于VSYNC是上升沿,而对于CHSYNC是下降沿),可在等待一定时间后再次检测信号,看其是否仍然有效,如果有效,则说明信号是正确的。

  由于系统中的像素数据是按PCLK时钟输出的,所以,可用来存储图像的SRAM使能信号CE。另外,其读写信号也是由CPLD产生的。因此,读信号RE只要在CPLD写操作中置“1”即可。由于在数据输出时,PCLK的上升沿信号比较稳定,而RAM可在WR上升沿将数据写入,因此,可以在HREF有效后(HREF=1)采用PCLK作为写信号RW。

  由于图像像素点的个数已知,即数据个数已知,故在计数完毕后,CPLD将发出计数完毕信号。而DSP在接收到中止信号后,即可开始读取RAM中的数据,并对数据进行压缩和相应的处理,然后把数据放到LCD液晶屏的数据总线,最后将采集到的图像在液晶屏上显示出来。图3为图像采集系统的软件流程图。
 

结束语

  本系统采用DSP和CPLD的综合方案来将图像的采集和数据的处理分而治之。实验结果表明,该系统图像清晰,且能满足实时显示的要求,可广泛应用在网络视频和工业自动监测等方面。

关键字:DSP  图像传感器  图像采集系统  CMOS  CCD 引用地址:基于DSP和OV6630传感器的图像采集系统设计

上一篇:西门子医疗:立足技术创新 打造个性化医疗服务
下一篇:“手机看病”有望年内在北京试点

推荐阅读最新更新时间:2024-03-16 11:38

基于ADSP-BF561的车辆辅助驾驶系统硬件设计
引言 20世纪八十年代以来.电子技术和计算机技术快速发展,汽车行驶安全方面的研究也进入了一个崭新的领域。其发展方向主要体现在智能化的汽车主被动安全研究,其中安全辅助驾驶是当前国际智能交通系统研究的重要内容之一。目前CCD或CMOS摄像机配合性能优良和价格低廉的DSP处理器在车辆安全辅助驾驶领域中的应用也不断增加。其中ADI公司的Blackfin系列处理器基于ADI和Intel公司联合开发的微信号架构(Micro Signal Architecture.MSA).应用于交通标志识别、智能灯光控制、车道变换辅助、盲点识别、后视摄像机和停车辅助、自适应巡航系统(Adaptive Cruise Control,ACCl、夜间辅助驾
[汽车电子]
基于ADSP-BF561的车辆辅助驾驶系统硬件设计
飞思卡尔公布面向医学等应用的高性能DSP内核
飞思卡尔半导体公司日前推出了可编程数字信号处理器(DSP)系列,面向医疗、航空航天/国防及测试/测量市场中的广泛应用,提供低成本、高性能的最佳组合。 以业界性能领先的飞思卡尔SC3850 StarCore ® DSP内核为基础,MSC825x系列可扩展DSP,以同类其他技术一半的成本提供更高的性能和功能性。 飞思卡尔的SC3850内核最近赢得了业内有史以来最好的定点BDTImark2000™基准分数,该项测试由独立的信号处理技术分析公司伯克莱设计技术公司(Berkeley Design Technology)完成( www.BDTI.com )。最新的MSC825x系列中的多核DSP使SC3850的性能可满足更多的应
[嵌入式]
基于GIO/FVID的DSP视频处理驱动程序
引言 随着时代的发展,DSP技术在远程监控、可视电话、工业检测等视频处理领域得到了广泛的应用,对于不同的视频处理系统,会使用不同的视频设备,所以有必要为视频设备设计驱动程序,为高层应用程序提供统一的接口来操作底层硬件。只要是遵行此驱动程序接口标准开发的高层应用程序,都可以在具有相同接口的不同硬件平台上运行,具有很好的通用性和可移植性,同时高层应用程序设计人员只要会使用设备驱动程序提供的API接口,就不必了解底层硬件的具体实现,可以大大地提高整体视频系统的开发效率。 对于视频设备,TI公司提出了对应的视频设备驱动程序模型,但这些模型主要是针对6000系列高端DSP,甚至是DM64X这样的视频处理专用DSP设计的,而TMS320F2
[应用]
防止cmos输入端噪声干扰和触点抖动的几种方法
防止cmos输入端噪声干扰和触点抖动的几种方法 a 用CMOS施密特触妇器减小输入电阻。 b 并联电容C的噪声吸收电路 c 防止触点抖动方法之一 d 防止触点抖动方法
[模拟电子]
防止<font color='red'>cmos</font>输入端噪声干扰和触点抖动的几种方法
MCU、MPU、CPU为何均离不开RTC电路设计
RTC(Real_Time Clock)为整个电子系统提供时间基准,MCU、MPU、CPU均离不开RTC电路设计,在设计RTC单元时应注意哪些事项?常见的RTC故障如何解决呢? 一、什么是RTC 实时时钟(Real_Time Clock)简称为RTC,主要为各种电子系统提供时间基准。通常把集成于芯片内部的RTC称为片内RTC,在芯片外扩展的RTC称为外部RTC。 图1 时间格式 二、 RTC的发展 1、早期RTC 早期RTC常使用74/54系列、CC4000系列及555集成电路构建秒脉冲源,再利用分频器、计数器、缓存器等得到分、时、日、月、年的计时信号,最后通过通信口送到处理器处理。由于电路搭建复杂且受
[模拟电子]
基于DSP56F805的便携式多功能超声波检测系统
摘 要:本文介绍了一种基于DSP56F805的A型脉冲反射式超声波检测系统的设计原理和方法。着重介绍了利用DSP56F805、超声波换能器及外围电路来实现超声波测距和超声波探伤功能,讨论并实践了该系统的硬件及软件结构。 关键词:超声探伤;超声测距;DSP;便携式检测仪 引言 无损检测在工程领域应用越来越广,超声波检测是无损检测的主要方法之一,主要应用在测距、探伤、测厚等领域。超声波具有方向性集中、振幅小、加速度大等特点,可产生较大能量,并且在不同的媒质介面,超声波的大部分能量会反射。利用该特性,可以实现超声测距和超声探伤。超声波检测具有灵敏度高、穿透力强、检验速度快、方便、对人体无损害和易于做到实时控制等优点。
[测试测量]
海思採用Cadence Tensilica Vision P6 DSP
电子网消息,全球电子设计创新领导厂商益华计算机(Cadence Design Systems, Inc.)宣布,全球无晶圆厂半导体及IC设计公司海思半导体采用Cadence Tensilica Vision P6 DSP,于其华为最新Mate 10系列手机的10奈米Kirin 970行动应用处理器。 采用Vision P6 DSP,海思半导体为Kirin SoC增强图像及视觉处理能力。 高效Vision P6 DSP具有增加的运算能力,并对架构进行优化,成为图像和视觉处理树立新标准,较前代Tensilica Vision P5 DSP 提升多达四倍效能。 由于宽广的VLIW SIMD架构、高度优化的指令集及完善调适的图像数据库,让
[半导体设计/制造]
一种基于图像处理技术的智能车载安全系统
1 引言   21 世纪以来,汽车产业扮演了一个龙头的角色,与此同时,电子设备在整车制造成本所占比例,由16%增至30%以上,2010 年汽车搭载汽车电子的比例亦将达40%,未来的汽车电子产品中,围绕安全、节能、环保、舒适和娱乐等方面的元器件及其周边产品将发展更快。在此背景下,本文设计开发了一个基于图像处理技术的智能车载安全系统。 2 系统介绍    2.1 开发平台   本系统以EC5-1719CLDNA 开发板为平台,EC5-1719CLDNA 支持Intel CoreDuo/Celeron M 低功耗处理器,由Intel945GM 芯片组集成图形处理核心,支持VGA、LVDS,DVI,TV-OUT 多种
[汽车电子]
一种基于<font color='red'>图像</font>处理技术的智能车载安全系统
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新医疗电子文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 医学成像 家庭消费 监护/遥测 植入式器材 临床设备 通用技术/产品 其他技术 综合资讯

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved