音频功率放大器的CMOS电路设计与仿真

最新更新时间:2010-06-11来源: 现代电子技术 关键字:音频功放  放大器  模拟CMOS  电路仿真 手机看文章 扫描二维码
随时随地手机看文章

  0 引言

  随着集成技术的迅猛发展,体积小巧的便携通信设备有了更加广阔的市场前景。但是对于应用于这些便携式设备中的音频功率放大器芯片则有更加严格的要求。便携式设备体积小,由电池供电,所以要求音频功率放大器芯片有尽可能少的外围设备,尽量低的功耗。此外,对于通信设备而言,在频率217 Hz时会产生CDMA噪声,所以音频功率放大器必须也有较强的电源抑制比(PSRR)。本文中的音频功率放大器就是为了使用尽可能少的外部组件提供高质量的输出功率而专门设计的,它不需要外接自举电容和耦合电容,所以非常适合于移动电话或其他低压设备。

  1 电路结构设计

  众所周知,AB类功放有比A类功放更高的效率,比B类放大器更低的交越失真。是现在音频功率放大器市场上的主力军。输出运放是整个电路的核心,它的性能直接影响着整个芯片的各性能参数。

  1.1 运放结构的选择

  本文中运用两个AB类输出的运放组成桥式结构,如图1所示。第一个放大器的增益可由外部设置,而第二个放大器的增益是内部固定的单位增益。第一个放大器的闭环增益由RF和RI的比值来确定,第二个放大器的增益由内部两个20 kΩ的电阻固定。图l中可以看出,第一个放大器的输出作为第二个放大器的输入,这样使得两个放大器的输出在幅值上是相等的,而相位上相差180°。因此,整个电路的差分增益为:

公式

AB类输出的运放组成桥式结构

  桥式结构的工作不同于经典的单端输出而负载另一端接地的放大器结构。和单端结构的放大器相比,桥式结构的设计有其独特的优点。它可以差动驱动负载,因此在工作电压一定的情况下输出电压的摆幅可以加倍。在相同条件下,输出功率是单端结构的4倍。桥式结构和单端结构相比还有另外一个优点。由于是差分输出,Vo1和Vo2偏置在1/2VDD,因此在负载上没有直流电压。这样就不需要输出耦合电容,而在单电源供电单端输出的放大器中这个电容是必须的,没有输出耦合电容,负载上1/2VDD的偏置可以导致集成电路内部的功耗和可能的响度损失。鉴于以上的种种优点,这里选择的电路结构为,由两个AB类输出运放组成的桥式连接放大器结构。

  1.2 放大器电路结构

  放大器电路图如图2所示。放大器第一级为折叠共源共栅结构,这种结构改善了两级运算放大器的共模输入范围以及电源噪声抑制特性。它可以看做是一个差分跨导级与电流级级联再紧跟一个Cascode电流镜负载的结构。第二级为AB类推挽式输出,这种输出可以高效地利用电源电压和电源电流。和一般共源共栅放大器所不同的是,在输出端加入了M11,M12,M13,M14四个管子,使单端输出变成了双端输出。这四个管子与偏置电路、第二级的推挽式输出电路共同组成了两个跨导线性环。

放大器电路图

  跨导线性环是一个通过非线性电路提供线性关系的电路。图2中M21,M13,M23,M24和M22,M12,M25,M26各组成了一个跨导线性环,容易得出:

公式

  结果得到了一个与晶体管尺寸有关的电流表达式,由式中可以看出,输出功率管M21的静态电流由M13,M21,M23,M24的宽长比与电流决定,与输入信号无关。因此,预先设定好四个管子的宽长比,给M13,M23,M24以固定的电流,输出功率管的静态电流就被确定下来了。但是运放中加入四个MOS管是否不会影响运放的其他性能。从信号通路的角度看,晶体管M11,M12,M13,M14中只流过直流电流,没有交流电流从中通过,它们屏蔽了交流行为,对来自第一级的电流表现为一个无穷大的交流阻抗。这四个MOS管设置了输出功率管的静态电流,但是对于第一级的增益、带宽均不起作用。所以放大器的增益仍然为:

公式

  使用跨导线性环的目的是当一个输出晶体管流过大电流时,防止另一个输出晶体管关断。实际上,当M21流过一个大的输出电流时,M22就有可能被关断。在流过大的输出电流的情况下,至少要保证M22上能流过一个最小的电流,这样就可以减少交越失真并且提高速度。

  对于这样的多极点两级运放来说,在输出端电阻和电容串联做米勒补偿,以增大相位裕度,提高稳定性。通过频率补偿,两个主极点分别为:

公式

  式中:RA是从M9漏端到地的总阻抗;CA是M9漏端到地的总寄生电容;CL是输出端的总电容。p1是第一级放大器的输出端产生的极点,米勒补偿后离原点最近,成为主极点;p2是输出端产生的极点。米勒补偿后离原点较远。同时由于电阻和电容形成了通路,产生一个零点:

公式

  适当调节R,使z=p2,可使零点与第二主极点相互抵消,增加了系统的稳定性。

  2 仿真结果及分析

  仿真性能参数如表1所示。用Cadence Spectre进行仿真。使用了华润尚华0.5μm的N阱CMOS工艺模型,模拟环境是VDD=5 V,T=27 ℃典型条件。在5 V单电源下驱动8 Ω负载。对于1 kHz,4 V峰一峰值的正弦波激励,仿真得到负载上的电压基波幅度为3.9l V。此时电源消耗的平均功率为3.15 W,功率放大器的效率为60.7%。总谐波失真为0.098%。总体上THD和效率随输入电压变大而增加。放大器频域响应如图3所示。

仿真性能参数

放大器频域响应

  3 结语

  该设计的AB类输出功率放大器电路,采用折叠式共源共栅结构,功率管推挽式输出,同时利用外部电流源供电,采用低压共源共栅电流镜结构的偏置电路。仿真结构表明该运放具有高增益,低输入失调电压,低THD等特点,同时具有良好的频率特性,较低的静态功耗,满足一块高性能的AB类音频功放芯片的要求。

关键字:音频功放  放大器  模拟CMOS  电路仿真 编辑:金海 引用地址:音频功率放大器的CMOS电路设计与仿真

上一篇:集成运放的非线性失真分析及电路应用
下一篇:Maxim推出升压型2.2W D类扬声器放大器

推荐阅读最新更新时间:2023-10-12 20:16

Intersi发布强抗RF干扰能力的音频放大器
  Intersil公司宣布,推出两款具有业内最低功耗、最小尺寸和最强抗RF干扰能力的新型音频放大器 --- ISL99201和ISL99202。   ISL99201和ISL99202是Intersil超小占位封装家族当中的首批音频产品。该系列产品可满足消费电子产品更小、更薄、更轻的要求,且耗电量也更低。这两款音频放大器尤其适用于智能手机、PDA、游戏控制器、MP3和个人媒体播放器、个人导航设备、LCD TV等。   采用9凸点、0.4mm间距WCSP封装的ISL99201是世界上最小的D类放大器,它是无滤波器、全集成、高效的单声道放大器,可为4Ω负载提供最多2.5W的功率。ISL99201具有低噪声的调制机制,为8
[模拟电子]
Intersi发布强抗RF干扰能力的音频<font color='red'>放大器</font>
安华高推出高效率线性功率放大器产品
Avago(安华高科技)推出18到33GHz频带应用高效率线性功率放大器产品。Avago的AMMC/P-6333具备高增益和功率,并拥有良好输入/输出回波损耗表现的高性能驱动放大器,这款新放大器的主要设计目的是满足设计工程师宽带驱动放大器的需求,同时不需负电压来达到更好的射频性能表现。采裸芯片或表面贴装封装供货,AMMC/P-6333的目标市场为包括点对点无线电、VSAT以及光纤到府等无线通信基础设施应用。 AMMC/P-6333毫米波MMIC采用独特的0.25μ增强模式E-pHEMT技术生产,这款新MMIC提供有支持优秀输出功率表现的高动态范围、良好的增益和高线性度、宽带支持以及低电流消耗,采5×5
[电源管理]
安华高推出高效率线性功率<font color='red'>放大器</font>产品
高电压CMOS放大器利用单个IC实现高阻抗检测
引言 电压的准确测量需要尽量减小至被测试电路之仪器接线的影响。典型的数字电压表(DVM)采用10M电阻器网络以把负载效应保持在不显眼的水平,即使这会引起显著的误差,尤其是在包含高电阻的较高电压电路中。 解决方案是采用静电计配置的高阻抗放大器,因此来自测试节点的放大器输入电流就微乎其微。为使输入电流值尽可能低,传统上都把场效应晶体管(FET)用在这些电路的输入端。FET一般是低电压器件,并会引起难以消除的电压失调不确定性。虽然具有包括FET输入的单片式放大器,但它们通常是非常低电压的器件 (特别是那些采用典型CMOS制作方法的放大器),因此其适用范围局限在高电压应用。可以考虑一下LTC6090,这是一款精度在mV以内并能处理
[电源管理]
高电压<font color='red'>CMOS</font><font color='red'>放大器</font>利用单个IC实现高阻抗检测
低失真、完全差分射频/中频放大器AD8351S
AD8351S是一款完全差分放大器,可用在通信接收机中,以中频频率驱动高分辨率(10-14位)/高速ADC (240 MSPS)。 AD8351S简化了ADC驱动,用户可以通过一个外部电阻调整增益(最高26 dB),同时集成了输出共模调整电路,以降低输入ADC中的驱动电平。 AD8351S是极低失真增益级,同时具有低噪声和宽增益带宽特性,因而非常适合数字通信中频接收机使用。 关于驱动12/14位分辨率ADC以及用该器件进行单端至差分信号转换的详细电路信息,参见AD8351S产品数据手册。 AD8351S采用先进的硅双极性工艺制造,采用3 V或5 V单电源供电,额定温度范围为–55ºC至+125ºC。
[模拟电子]
低失真、完全差分射频/中频<font color='red'>放大器</font>AD8351S
差分输入/输出低功耗仪表放大器
目前所有市售的三运放仪表放大器(in-amp)仅提供了单端输出,而差分输出的仪表放大器可使许多应用从中受益。全差分仪表放大器具有其他单端输出放大器所没有的优势,它具有很强的共模噪声源抗干扰性,可减少二次谐波失真并提高信噪比,还可提供一种与现代差分输入ADC连接的简单方式。 图1显示了低功耗全差分仪表放大器电路的实现方式,该仪表放大器由OP2177精密低功耗双运算放大器(IC1)和AD8476全差分放大器/ADC驱动器(IC2)级联而成。该复合放大器消耗的电源电流不超过1.2mA,输入噪声为11nV/√Hz,最大输入偏置电流为2nA,最大输入参考失调电压为75mV,最大输入参考失调电压漂移为0.9mV/K.     图1:低功耗全
[电源管理]
差分输入/输出低功耗仪表<font color='red'>放大器</font>
构建具有负时间常数的数字可编程增益放大器
  数字可编程增益放大器(DPGA)放大或减弱模拟信号,可最大限度地扩大模数转换器(ADC)的动态范围。大多数单片DPGA都在运算放大器的反馈环路中使用了多路复用乘法数模转换器(DAC),如Maxim LTC6910和National Semiconductor LPM8100,以便DAC的输入代码可以设置放大器的闭环增益。不使用单片DPGA,而是使用两个运算放大器和三个模拟开关来构建基于负时间常数的DPGA。   无疑,工程师对e–t/RC 收敛指数非常熟悉,其中RC电路内的电容器以渐进方式放电到零。对于输入VIN,在t = T = loge(2)RC时V = VIN/2,在t = 2T时V = VIN /4,在t =3T
[测试测量]
构建具有负时间常数的数字可编程增益<font color='red'>放大器</font>
新型低功耗两级运算放大器设计方案
1. 引言   随着IC设计集成度和复杂度日益增加,如何进行低功耗设计已成为了一个必须解决的问题。目前实现低压模拟电路的方法主要有三种:亚阈值,衬底驱动和浮栅设计。采用亚阈值特性实现的低功耗电路主要是利用了MOS 晶体管在进入亚阈值区域时漏极电流不是马上消失,而是与栅控电压呈一个指数关系,每当电压下降80mV时,电流下降一个数量级,从而使功耗变小。但由于亚阈值电路的电流驱动能力较小,只适合部分电路设计。实现低功耗,主要是降低电源电压,但是受亚阈值导通的特性影响,标准 CMOS 工艺中的阈值电压不会比深亚微米工艺的阈值电压有较大的下降,因此电路工作电压的降低将受到阈值电压的限制。   采用衬底驱动是解决阈值电压受限的重要途径
[模拟电子]
新型低功耗两级运算<font color='red'>放大器</font>设计方案
基于磁放大器的PC电源——ATX电源的设计
1 ATX电源简介     早期PC中的开关电源是AT电源的一统天下。AT电源的输出功率一般为150~250W,共有四路输出(+5V、-5V、+12V、-12V),另外还向主板提供一个电源正常(PG,Power Good)信号。AT电源的缺点是采用切断交流电源的方式关机,不能实现软件关机。目前随着ATX电源的普及,AT电源已淡出市场。     Intel在1997年推出了流行的ATX2.01电源标准。和AT电源相比,ATX电源主要是增加了3.3V输出电压和一个PS-ON信号。其中,3.3V电源给使用低电压的CPU供电,大大降低了主板电路的功耗。5V电源亦称辅助电源,只要插上220V交流电就有5V电压输出。PS-ON信号是主
[电源管理]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved