ispPAC及其滤波器设计

最新更新时间:2010-08-12来源: 电子产品世界关键字:ispPAC  滤波器  EDA 手机看文章 扫描二维码
随时随地手机看文章

         ispPAC简介

  自1992年美国LatTIce公司推出了系统可编程(In-System Programmabliity)技术,增加了一种与传统数字电子系统不同的设计和实现方法。在1999年底,Lattice公司又推出了系统内可编程模拟电路,又开辟了一种模拟电路设计方法的新思维,为电子设计自动化(EDA)技术开拓了更为广阔的前景。

  同数字系统内可编程大规模集成电路(ispLSI)一样,它使设计者用开发软件在计算机中设计、修改,并能进行电路特性模拟,最后通过下载电缆将设计下载至芯片中。

  系统内可编程器件可以实现三种基本功能:(1)信号调整;(2)信号处理(3)信号转换。信号调整主要是对信号进行放大、衰减、滤波。信号处理是人才济济对信号进行求和、求差、积分运算。信号转换是把数字信号转换成模拟信号。目前已推出了三种器件:ispPAC10、ispPAC20和ispPAC80。它的开发软件为Lattice公司的PAC-Designer。

  系统内可编程模拟电路具有可模拟信号进行放大、转换、滤波的功能,是通过器件内的多个功能块的互联并能对电路进行重构以达到能调整电路的增益、带宽和阈值。编程次数可达1万次。其内部结构及电路如图1、2所示。

内部结构

内部电路

  IspPAC10器件的结构由四个基本单元电路(PAC)、模拟布线池、配置存储器、参考电压,自动校正单元和ISP接口所组成。器件用5V单电源供电。基本单元电路称用5V单电源供电。基本单元电路称为PAC块(PAC block),它由两个仪用放大器和一个输出放大器所组成,配以电阻、电容构成一个真正的差分输入/差分输出的基本单元电路,如图2所示。所谓真正的差分输入/差分输出是指每个仪用放大器有两个输入端,输出放大器的输出也有两个输出端。电路的输入阻抗为10 9,共模抑制比为69dB,增益调整范围不-10~+10倍。PAC块中电路的增益和特性都可以用可编程的方法来改变,器件可配置成1~1万倍的各种增益。输出放大器中的电容CF有128种值可供选择。反馈电阻RF可以断开或连通。器件中的基本单元可以通过模拟布线池(Analog Routing Pool)实现互联,以便实现各 种电路的组合。

  每个PAC块都可以独立地构成电路,也可以采用级联的方式构成电路,以实现复杂的模拟电路功能。例如,各个PAC块作为独立的电路工作,图4(b)为四个PAC块级联构成一个复杂的电路。利用基本单元电路的组合可进行放大、求二阶有源滤波器和和梯型滤波器,且无需在器件外部连接电阻、电容元件。

  滤波器的实现

  在一个实际应用的电路系统中,它的输入信号往往受干扰等因素,会含有一些不必要的噪声成分,应当把它衰减到足够小的程度,从而达到把我们需要的信号从输入信号源中分离出来。而为了解决上述问题,我们可以采用有源滤波器来实现。

  下面介绍一下如何用在系统可编程模拟器件实现滤波器的设计方法。通常我们可以用三个运算放大器来实现双二阶型函数的电路。双二阶型函数能实现各种滤波器函数,如低通、高通、带通、带阻等。双二阶函数T(s)的表达式如下,式中m=1或n=1或0:

公式

  由于这种电路的灵敏度相当低,所以电路容易调整,而且这种电路的另一个显著特点是只需要附加少量的元件就能实现各种滤波器函数。这里我们以低通函数滤波器的实现为例,说明设计的整个过程。例如,低通滤波器的转移函数Tlp(s)如下:

公式

  整理后获得:

公式

  取b=k1k2,式(3)可以改写成如下形式:

公式

  其等效的方框图如图3:

滤波器方框图

  从方框图中的函数中不难看出,系统可以分别用反向器电路、积分电路、有损积分电路来实现。把各个运算放大器电路代入图3的方框图中即可得到以下的实现电路,如图4所示。

采用级联的方式构成电路

  现在我们已不再需要利用电阻、电容、运放搭电路,然后才调试电路。现在完全可以利用系统内可编程器件方便地实现此电路。ispPAC10就能够实现方框图中的每一个功能块,PAC块可以对两个信号进行求和或求差,k为可编程增益,电路中把k11、k12、k22设置成+1,把k21设置成-1。因此一个三运放的双二阶型函数电路可以用两个PAC块就能实现。在开发软件PAC-Designer中使用原理图输入方式,把两个PAC块连接起来,电路如图5所示。

三运放的双二阶型函数电路可以用两个PAC块就能实现

  电路中的CF是反馈电容值,Re是输入运放的等待电阻,其值为250KΩ。两个PAC块的输出分别为V01和V02。可以分别得到两个表达式,即带通函数表达式和低通函数表达式。

  系统内可编程模拟电路的开发软件PAC-Designer中含有一个宏单元,专门用于滤波器的设计,根据我们的设计要求算出对反馈电容,电阻和电路增益等参数,然后在电路图编程环境下进行电路布线、修改其相应的参数值,系统的设计工作就基本完成。为了检验设计能否达到理想要求,开发软件中还有一个模拟器仿真工具,用于滤波器的幅频和相频特性的仿真。如仿真的结果达到要求,则就可以通过下载电缆直接下载到ispPAC10器件中,整个设计工作完成。否则修改其参数,到仿真结果满意为止。

  结论

  用ispPAC-Designer设计模拟滤波器极其方便,用一台PC机就可以代替通常的示波器,扫频仪和面包板,便工作效率得到很大提高,并且可以根据用户的需要对系统作出调整而无须对PCB板作出任何改动,只须通过软件在PC机中进行重新设计和性能仿真,然后下载到芯片中即可。整个工作在数小时内就能完成。

关键字:ispPAC  滤波器  EDA 编辑:金海 引用地址:ispPAC及其滤波器设计

上一篇:2×8低噪声InGaAs/InP APD读出电路设计
下一篇:Maxim 推出质询-响应安全认证 IC

推荐阅读最新更新时间:2023-10-12 20:17

英诺达国内首个EDA硬件验证云平台投入使用了
6月21日,英诺达(成都)电子科技有限公司(简称:英诺达)宣布,位于成都高新西区的EDA硬件云平台第一期完工,Palladium Z1机柜进场安装调试完毕。英诺达表示,这标志着全国首家,也是目前唯一一家基于异构计算的云机房按期交付,可以立即为国内的广大客户提供服务。 据英诺达介绍,机房的建设把数据安全性、网络稳定性放在首位,在Cadence美国Palladium云机房建设经验的基础上,采用了Palo Alto Networks在云上安全保障方面排名第一的防火墙设备,并配有大容量UPS保证供电,防止数据丢失。 客户数据隐私方面,在Palladium内置防火墙之外,用户数据访问须经多参数认证;设置客户访问白名单限制;可通过公有云V
[手机便携]
在高温超导滤波器后级的低温低噪声放大器的设计和调试方法
随着超导材料应用的发展,采用高温超导材料制备的滤波器表现出前所未有的高性能. 高温超导滤波器与低温低噪声放大器(LNA) 组成的射频接收机前端具有广阔的应用前景 。在国内,自行研制的超导接收机前端已经在移动通讯基站中试运行,并获得良好效果。超导接收机前端是由高温超导滤波器、LNA、制冷机、真空腔及控制电路组成,如图1所示。由于LNA工作在和超导滤波器相同的低温环境下,放大器电路的热噪声相当低。在晶体管选取方面,HEMT(高电子迁移率场效应晶体管)很低的噪声和良好低温性能非常符合要求。由于可获取商业用晶体管的S参数仅限于常温至-55oC, 对制备低温70K下工作的放大器带来一定的问题。 本文选用atf-54143型晶体管,采用常
[电源管理]
在高温超导<font color='red'>滤波器</font>后级的低温低噪声放大器的设计和调试方法
基于DSP的FIR数字滤波器的设计与实现
0 引言 数字信号处理现已在通信与信息系统、信号与信息系统、自动控制、需达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中, 滤波占有十分重要的地位, 如对信号的过滤、检测、预测等, 都要广泛地用到滤波器。IIR数字滤波器的设计保留了一些典型模拟滤波器优良的幅度特性, 但所涉及的滤波器相位特性一般是非线性的, 而FIR滤波器则可在保证幅度特性并满足技术要求的同时, 也很容易做到严格的线性相位特性。 1 基于窗函数法的FIR滤波器设计 1.1 单位冲激响应 首先应根据技术要求确定待求滤波器的单位冲激响应hd (n)。如果给出待求滤波器的频率为Hd (ej), 那么单位取样响应则可用下
[嵌入式]
凹形膜片电容加载波导滤波器
  1 引言   现代通讯技术,比如卫星通讯和机载雷达对滤波器的性能、体积、重量等都提出了严格的要求。波导滤波器具有高功率容量,低插损和良好的频率选择特性等特点。但是,由于受器件工作原理的限制,普通的波导滤波器的体积比较大,特别是在频率比较低的微波频段。现代通讯技术,比如机载雷达和卫星通讯技术对波导滤波器的性能、体积、重量等都提出了严格的要求。紧凑型波导滤波器是微波技术领域的一个经典而又十分活跃的研究课题。2003年, Vlad Lenive 和 John Ness 报告了一种采用高度减小的波导的紧凑型波导滤波器。2006年, Christen Rauscher报告了一种采用介质填充和脊波导加载的紧凑型波导滤波器。本文将报告
[电源管理]
凹形膜片电容加载波导<font color='red'>滤波器</font>
基于PSO的FIR数字滤波器设计
由于FIR数字滤波器具有系统稳定,容易实现线性相位,允许设计多通带(或多阻带)以及硬件容易实现等特点,使得其在数字信号处理中有着广泛的应用。传统FIR滤波器的设计方法是建立在对理想滤波器频率特性作某种近似的基础上进行设计的,其中包括窗函数法、频率采样法及最佳一致逼近法。窗函数法计算简单,但不能很好地折衷过渡带与幅频响应误差之间的矛盾。频率采样法直接从频域处理,原理简单,计算也不复杂,但不易精确确定其通带和阻带的边缘频率,并且使用传统的查表法,不能保证数据最优。最佳一致逼近法着眼于整个区间内的总误差为最小,但并不一定能保证在每个局部误差都最小。近年来许多学者将先进方法用于FIR滤波器优化设计,如神经网络法和遗传算法等。这些算法具备一定
[测试测量]
基于PSO的FIR数字<font color='red'>滤波器</font>设计
5G全覆盖预计基站超500万,陶瓷滤波器的机会来了
新基建浪潮下,5G技术的日趋成熟和5G基站的加速建设,为滤波器的产业发展创造了新的机遇。 5G陶瓷滤波器成时代“新宠”,在华为、爱立信等基站终端的带动下,陶瓷滤波器产业链加速重构,相关工艺和技术的革新问题,成为产业链厂商关注的焦点。 工艺和技术成掣肘 据赛迪智库的《“新基建”发展白皮书》指出,2020年至2025年,三大运营商预计建成基本覆盖全国的5G网络,预计需要5G基站500万-550万个,按每个基站3面天线,每面天线64个滤波器估算,陶瓷介质滤波器市场需求达16亿只。 在此需求带动下,越来越多的企业加入滤波器行业,我国5G陶瓷滤波器的上下游产业链也逐步完善。 “陶瓷滤波器的原理很简单,但做起来并不简
[网络通信]
5G全覆盖预计基站超500万,陶瓷<font color='red'>滤波器</font>的机会来了
晶圆制程迈向7nm EDA业者快步跟上
eeworld网消息:随着一线晶圆代工业者的7奈米制程即将陆续进入试产、量产阶段,电子设计自动化(EDA)也快速跟上,针对7奈米及12奈米制程提供各种对应解决方案。 EDA业者明导国际(Mentor Graphics)宣布,该公司的Calibre设计工具平台,包含设计规范检查(DRC)、多重曝光(Multi-Patterning)、布局绕线(P&R)工具等,已通过台积电的12奈米FFC及7奈米V1.0制程认证。 Calibre现在已可支持最新的TSMC 12FFC制程设计协助客户的设计。 此外,AFS电路验证平台,包括AFS Mega,技术已成熟(readiness)可支持12FFC技术与台积电建模接口(TMI)。 对于台积电
[半导体设计/制造]
无线手机使用的集成式RF功放与滤波器前端
    CMOS设计人员多年来一直把各种功能集成到大型集成电路中。在通信终端中,到目前一直有两个RF元器件没有集成,即滤波器和RF功放器,这两种器件采用的构建技术都不兼容芯片上CMOS集成。在传统上,滤波器一直采用陶瓷或表面声波(SAW)技术构建,而RF功放器则一直使用GaAs异质结双极晶体管(HBT)或FET器件构建。由于这些技术与RFIC使用的硅或SiGe工艺有着很大区别,因此功放器和滤波器一直作为分散器件,与现在执行手机大部分RF功能的大规模集成芯片组分开。声音谐振器技术和先进的低噪声高线性度晶体管技术已经明显缩小了每种分散功能的体积。当前的单片电路滤波器和放大器技术允许设计人员突破RF集成障碍,重要的技术进步包括:    
[网络通信]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved