LVDS信号原理和设计

最新更新时间:2011-01-20来源: 互联网关键字:LVDS  信号源 手机看文章 扫描二维码
随时随地手机看文章
1 LVDS信号介绍

  LVDS:Low Voltage Differential Signaling,低电压差分信号。

  LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。

  LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。

  IEEE在两个标准中对LVDS信号进行了定义。ANSI/TIA/EIA-644中,推荐最大速率为655Mbps,理论极限速率为1.923Mbps。

  1.1 LVDS信号传输组成

  LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。通常由一个IC来完成,如:DS90C031差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。通常由一个IC来完成,如:DS90C032差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。按照IEEE规定,电阻为100欧。我们通常选择为100,120欧。

        1.2 LVDS信号电平特性

  LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。

  LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过100Ω 的匹配电阻,并在接收器的输入端产生大约350mV 的电压。

  电流源为恒流特性,终端电阻在100――120欧姆之间,则电压摆动幅度为:3.5mA * 100 = 350mV ;3.5mA * 120 = 420mV 。

  由逻辑“0”电平变化到逻辑“1”电平是需要时间的。

  由于LVDS信号物理电平变化在0。85――1。55V之间,其由逻辑“0”电平到逻辑“1”电平变化的时间比TTL电平要快得多,所以LVDS更适合用来传输高速变化信号。其低压特点,功耗也低。

  采用低压技术适应高速变化信号,在微电子设计中的例子很多,如:FPGA芯片的内核供电电压为2。5V或1.8V;PC机的CPU内核电压,PIII800EB为1.8V;数据传输领域中很多功能芯片都采用低电压技术。

  1 LVDS信号介绍

  LVDS:Low Voltage Differential Signaling,低电压差分信号。

  LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。

  LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。

  IEEE在两个标准中对LVDS信号进行了定义。ANSI/TIA/EIA-644中,推荐最大速率为655Mbps,理论极限速率为1.923Mbps。

  1.1 LVDS信号传输组成

  LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。通常由一个IC来完成,如:DS90C031差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。通常由一个IC来完成,如:DS90C032差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。按照IEEE规定,电阻为100欧。我们通常选择为100,120欧。

1.2 LVDS信号电平特性

  LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。

  LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过100Ω 的匹配电阻,并在接收器的输入端产生大约350mV 的电压。

  电流源为恒流特性,终端电阻在100――120欧姆之间,则电压摆动幅度为:3.5mA * 100 = 350mV ;3.5mA * 120 = 420mV 。

  由逻辑“0”电平变化到逻辑“1”电平是需要时间的。

  由于LVDS信号物理电平变化在0。85――1。55V之间,其由逻辑“0”电平到逻辑“1”电平变化的时间比TTL电平要快得多,所以LVDS更适合用来传输高速变化信号。其低压特点,功耗也低。

  采用低压技术适应高速变化信号,在微电子设计中的例子很多,如:FPGA芯片的内核供电电压为2。5V或1.8V;PC机的CPU内核电压,PIII800EB为1.8V;数据传输领域中很多功能芯片都采用低电压技术。

  1.3 差分信号抗噪特性

  从差分信号传输线路上可以看出,若是理想状况,线路没有干扰时,

  在发送侧,可以形象理解为:

  IN= IN+ - IN-

  在接收侧,可以理解为:

  OUT= IN+ - IN- = IN

  所以:在实际线路传输中,线路存在干扰,并且同时出现在差分线对上,

  在发送侧,仍然是:线路传输干扰同时存在于差分对上,假设干扰为q,则接收则:

  OUT=[(IN+)+q] - [(IN-)+ q]= IN+ - IN- = OUT= IN

  噪声被抑止掉。

  上述可以形象理解差分方式抑止噪声的能力。在实际芯片中,是在噪声容限内,采用“比较”及“量化”来处理的。

  LVDS接收器可以承受至少±1V的驱动器与接收器之间的地的电压变化。由于LVDS驱动器典型的偏置电压为+1.2V,地的电压变化、驱动器偏置电压以及轻度耦合到的噪声之和,在接收器的输入端相对于接收器的地是共模电压。这个共模范围是:+0.2V~+2.2V。建议接收器的输入电压范围为:0V~+2.4V。

  抑止共模噪声是DS(差分信号)的共同特性,如RS485,RS422电平,采用差分平衡传输,由于其电平幅度大,更不容易受干扰,适合工业现场不太恶劣环境下通讯。

关键字:LVDS  信号源 编辑:神话 引用地址:LVDS信号原理和设计

上一篇:基于软件校准的50MHz至9GHzRF功率测量系统
下一篇:采用混合信号FPGA实现智能化热管理

推荐阅读最新更新时间:2023-10-12 20:18

一种高速低功耗LVDS接收器电路的设计
    随着高清多媒体处理器、高性能数字信号处理器和网络终端技术的发展,数据传输速率的要求越来越高。集成电路工艺的快速发展使得芯片内部千兆比特每秒数据传输速率成为可能,然而芯片与芯片之间、不同系统终端之间的传统接口电路,成为制约整个系统数据传输速率提高的障碍。     低电压摆幅差分信号(Low Voltage Differential Signal,LVDS)接口,是20世纪90年代提出的一种高速数据传输和接口技术,由美国国家半导体公司率先提出,并于1996年通过为IEEE标准。其核心是采用低电压摆幅高速差分地传输数据,LVDS技术可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点。目前LVDS接口电路广
[电源管理]
一种高速低功耗<font color='red'>LVDS</font>接收器电路的设计
性能优异的射频信号源普源DSG800射频信号源
射频信号源主要在测试中充当稳定的本振信号,或产生各类调制信号,双音信号等用于信号激励,接收灵敏度测试等应用场合。挑选射频信号源需考虑信号输出的频率范围,功率要求大小,调制类型,频率稳定度,幅度精度等诸多因素。 DSG800在同级别的经济型射频信号源中,性能出众,具备完备的频率和功率扫描功能,以及AM/FM/ØM模拟调制和强大的脉冲调制功能。与同类产品相比,DSG800桌面占用面积最小,重量轻,具有出众的便携性,是教育实验室、工业生产线、开发和研究等应用的完美选择。 产品特点:完备的AM/FM/ØM模拟调制功能,DSG800提供AM/FM/ØM等多种模拟调制功能,满足于调频电台、无线麦克风等多种应用场合下信号模拟要求。
[测试测量]
性能优异的射频<font color='red'>信号源</font>普源DSG800射频<font color='red'>信号源</font>
LVDS串行-解串器在电缆数据传输中的性能
利用串行-解串器能够大大减少短距离、宽带数据通信中的连线。类似的应用有电信和网络设备的背板互连、3G蜂窝电话基站中机架内部的互连、数字视频接口等。采用电流模式、低电压差分信号(LVDS)的好处在于易端接、低传输功率和低电磁干扰(EMI)。但LVDS的主要标准TIA/EIA-644-A中只规定了信号电平等物理层参数,而没有给出诸如数据速率与电缆长度对应关系的互连特性。LVDS标准提供给用户的仅仅是LVDS信号的基本兼容规范,在实际的高速应用中,用户还必须了解在规定的电缆和传输距离条件下所能达到的性能。 Maxim公司生产的MAX9205/MAX9207 LVDS串行器和MAX9206/MAX9208 LVDS解串器能够通过差分特性阻
[模拟电子]
信号发生器的四种类型
信号发生器是一种常见的信号源,广泛应用于电子电路、自动控制系统和数字实验中。能产生各种波形的电路,如三角波、锯齿波、矩形波(包括方波)、正弦波等 一、信号发生器的种类: 信号发生器一般分为两类:专用信号源和通用信号源。一般的信号发生器有:高频信号发生器、脉冲信号发生器、函数信号发生器和噪声信号发生器。 二、信号发生器的功能分类 1、按频段分 超低频(0、001 ~1000Hz)信号发生器;低频(1Hz~1MHz)信号发生器;视频(20Hz ~10MHz)信号发生器;高频(0、1~30MHz)信号发生器;甚高频( 30~300MHz)信号发生器;超高频(300~1000MHz)信号发生器;微波(1GHz以上)信号发生器。虽然
[测试测量]
信号发生器的四种类型
HDwire取代LVDS技术详释
HDwire成本优势   HDwire优于LVDS的技术优势已经在前述文章中详加讨论过了。不过,许多电视制造商感兴趣的是转换到这项新技术可省下的成本。下图显示出一台4Kx2K电视的HDwire和LVDS的一般生产成本的比较。         图6:使用HDwire的4K电视系统的节省成本   确切减少的成本无疑地是取决于许多变量(例如数量),但是上述图标可用来说明哪些部份可省下成本。使用HDwire桥接IC结合现有的SoC和Tcon芯片可以减少多达一半的零件成本。 不过,当个别整合HDwire发射器和接收器IP(智能财产权)核心在SoC和Tcon时,可能省下的成本
[模拟电子]
HDwire取代<font color='red'>LVDS</font>技术详释
基于FPGA和LVDS技术的光缆传输技术
   1 引言   某飞行器发射前,需测试飞行器各项参数,参数测试是通过数据记录器记录飞行器数据并传至地面测试台。测试过程中,为了保证测试人员人身安全,飞行器和地面测试台间距需有300 m,两者间采用长线数据传输。现有的技术有:RS一485总线,在几百米时,传输速度较低;CAN总线虽具有较高的可靠性,但传输速度也较低;而千兆以太网接口的传输速度很快,但以太网协议复杂,不适用。为此,这里提出一种基于FPGA和LVDS接口器件的光缆传输技术。    2 LVDS简介   低电压差分信号(Low Voltage Differential Signaling,简称LVDS)是一种适应高速数据传输的通用点对点物理接口技术。
[嵌入式]
基于FPGA和<font color='red'>LVDS</font>技术的光缆传输技术
LVDS接口的静电防护
  LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。   LVDS 数据线连接广泛应用于高速数据信号传输,例如,在商用打印机或者LCD 面板 与转接板的连接。这些应用需要TVS保护是由于使用了敏感的IC 器件。对于这些高速数据线,轨到轨保护器件完全适用。另外由于生产装配过程中也会经常产生静电,因此更需要增加TVS来保护, Semtech公司前几年推出了一颗能保护12线的TVS-RClamp7512N,已经成功应用在LVDS线路
[嵌入式]
TD-SCDMA多模终端生产测试探讨
终端生产测试可使用信令模式(综测仪)和非信令模式(信号源、信号分析仪)两种方案。综测仪更符合规范的信令一致性;而信号源、信号分析仪具有更大的灵活性,更快的速度和更好的精度。TD-SCDMA终端测试必须包括对GSM模式的支持,同时,为提高终端产品的竞争力,厂商生产的TD-SCDMA终端还可能包括GPS、蓝牙、WiFi(802.11b/g)、DVB等模式。目前市场上还没有能同时支持这些模式的综测仪,因而,信号源、信号分析仪在对多模式的支持方面凸显出优势。对于这种模式缺乏信令支持的弱点,可以通过芯片厂商提供的物理层(L1)信令模拟软件进行弥补。随着芯片厂商对物理层(L1)信令模拟软件的逐步开放,非信令模式方案越来越受到终端
[手机便携]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved