基于多路移相时钟的瞬时测频模块设计

最新更新时间:2011-01-23来源: 电子测试关键字:时钟内插  时钟移相  PLL  脉内测频 手机看文章 扫描二维码
随时随地手机看文章

0 引 言

  目前,脉冲雷达的脉内信号分析一直是研究的热点和难点,如何能更快速,准确的对脉内载波频率测量成为研究人员关注的目标,与此同时高精度频率源在无线电领域应用越来越广泛,对频率测量设备有了更高的要求,因此研究新的测频方法对开发低成本、小体积且使用和携带方便的频率测量设备有着十分重要的意义。本文根据雷达发射机频率快速变化的特点,采用目前新型的逻辑控制器件研究新型频率测量模块,结合等精度内插测频原理,对整形放大后的脉冲直接计数,实现对下变频后单脉冲包络的载波快速测频。具有测量精度高,测量用时短的特点,能作为脉冲雷达单脉冲瞬时测频模块。

1 移相时钟计数法测频原理

  移相时钟计数法以等精度测频法为基础,是一种新的内插技术,其多路同频但不同相位的时钟由FPGA内部的PLL产生,然后分别传送到相应的计数器计数,在实际闸门开启时段各计数器同时计数;实际闸门关闭后,再将总计数值用于测频运算。具体方法为:实际闸门作为关键逻辑信号,通过全局时钟布线和4个同步计数器的计数使能端(cnt_ena)相连,作为计数器的计数使能信号;四路时钟信号作为计数器的计数时钟,分别和4个计数器的时钟端(clk)相连,实现4个计数器对实际闸门脉宽计数,计数器设置为在时钟上升沿加1计数。设4个计数器的计数值分别为ns1、ns2、ns3、ns4,假设总计数值为N′s,由于每个计数器计数值的变动都会使N′s的值发生变动,而n21、ns2、ns3、ns4对应的计数时钟相互有90°的相位差(Tdk/4计数时间),则计数值N′s会在每Tdk/4时间增加1。等效于将一路标准计数时钟进行4倍频。在一次测量结束后(即实际闸门关闭),再利用公式计算得到实际闸门脉宽测量值,则等精度测频公式:

  对比式(1)和(2)可知,将4个计数器计数值ns1、ns2、ns3、ns4求和运算的结果作为新的计数值进行测频运算,其测频结果等效为将标准频率4倍频。该结论也可从相对误差的角度进行说明,由于等精度测频法的实际闸门和被测信号同步,故式(2)中的Nx不存在量化误差。而实际闸门和标准时钟不同步,则N′s存在±1量化误差。则测频的相对误差为:

  由于计数值N′s几乎为Ns的4倍,故式(2)所对应的误差是式(1)对应的1/4。即通过四路移相时钟测频的方法,在测量时间和基准时钟频率不变的情况下,使测量的相对误差变为原误差的1/4,测量精度提高了4倍。若增加移相时钟的路数,则测量精度会进一步提高。

2 新型测频模块总体方案设计

  利用移相时钟计数法构建中频瞬时测量模块来实现频率的测量,该测频模块的测量对象是脉冲雷达接收机下变频后的中频信号。总体设计目标是构建一个数字化、综合化、自动化的测试平台,能满足脉内测频的要求,能进行远程通信,并有一定的移植型和升级性,建立系统的基本框架如图1。

  整个系统的工作机理是:操作人员通过上位机人机界面对该模块进行参数设置和功能选择,人机界面的设定值通过串口传输到单片机,单片机作为测量模块的控制部件,控制FPGA完成相应的测量任务,FPGA负责具体测频算法实现。测试完成后,测试结果通过单片机传送给上位机人机界面显示,两者通过RS232串口连接。整个设计中FPGA内部的测频算法电路为核心电路。

3 FPGA测频算法电路设计

  采用Altera公司StratixII系列EP2S15F484C5型FPGA为核心控制单元。内部的测频算法电路主要包括PLL输出时钟的走线、时序控制单元、数据处理单元。这些单元是实现测频算法的核心,需要将各单元按相互提供的接口在FPGA内部进行连接,构成完整的测频模块,实现等精度测频功能。输入信号分别为10 MHz的时钟信号、脉冲包络信号和被测信号;输出信号为时钟计数值和ns被测信号计数值nx,其原理总框图如图2。

      利用PLL输出多路计数时钟,可在FPGA内部通过PLL级联的方式增大最大倍频数。首先利用EPLL将恒温晶振输入的10 MHz时钟倍频到50 MHz,传输给FPLL作为FPLL的基准时钟。FPLL再将输入时钟倍频到400 MHz,并移相、抽头得到四路移相时钟。FPLL移相度数设置为:0°、90.0°、180°、270.0°,最终实际度数和设置值一致。由于FPLL周围布置了4根全局时钟线,故FPLL的输出时钟全部可通过GLOBAL器件进行全局时钟线布线。

  被测信号为脉冲调制波的载波信号。该信号经过整形放大电路处理后形成脉冲串输入到FPGA的专用时钟引脚。由于电路和器件的影响,脉冲串的头、尾部信号的幅度和频率均不稳定,在FPGA内部表现为频率波动较大,故只能选取脉冲串中间的稳定部分作为测量对象。

  脉冲包络信号由检波电路提供,作为被测信号的脉冲宽度输入信号。若采用变闸门测频方式,脉宽计数器对每个脉冲包络的宽度进行测量,其脉宽值在脉冲包络下降沿时保存,并在下一个脉冲包络的上升沿之前提供给预闸门计数器作为预闸门计数参考值。

  该测频方案需对连续波进行1 ms闸门时间的测量,对于400 MHz的标准时钟信号,采用二十位同步计数器对被测信号和标准时钟计数。二十位同步计数器的计数频率可达416 MHz,其最大计数值为1048576,用400 MHz的标准时钟信粤计数,对应的计数时间为2.6 ms。计数器用Quartus6.0软件中的Mega Wizard Plug-in Manager工具包调用ALTERA公司提供的IP核自动生成。

4 外围电路设计

  外围电路包括为FPGA提供标准10 MHz时钟的恒温晶振电路;对输入信号进行放大、整形处理的整形电路;脉冲包络检测电路以及为整个模块提供-5 V、+1.2 V、+3.3 V、+5 V电压的电源电路。

  本课题测频精度要求为±10-6,振荡器的频率精度至少要达到±10-7,只能选用压控恒温晶体振荡器构建标准频率源。本课题所用晶振为成都星华公司产品,通过仪器内部自带的Allan方差测试软件得到OCXO的秒稳在3.3×10-12,100 s的短稳在4.4×10-12。

  信号接收机传送来的被测信号振幅通常只有毫伏量级,而FPGA的输入端口一般为LVTTL电平,故需要将输入信号进行电平转换。FPGA的LVTTL电平格式输入端口的最高频率达到200 MHz,为了能和该频率值相配合,不形成速度瓶颈,采用超高速ECL电平输出比较器ADC-MP563完成信号整形功能,串接电平转换器MC100EPT25完成差分ECL电平到LVTTL逻辑电平的转换。

脉冲包络检测电路检测被测信号的包络线,用于测量脉冲宽度。采用AD公司检波芯片AD8310构建检波电路,对被测信号的检波采用单端输入的方式。上位机用CV18.0构建人机界面。

5 仿真结果说明

  测试方法:分别用Agilent公司矢量信号发生器E4438C和任意波形发生器33250输出信号作为被测对象,用该测频模块对其信号频率进行测量,各计数值通过单片机串口上传到上位机处理软件,该软件通过程序实现式(2)的算法,计算测量频率值。测量结果如表1所示。

  表1为不定脉宽脉内载波频率测量,闸门时间根据测量开始后第一个脉冲包络的脉宽测量值确定,由于E4438C在产生4μs脉宽时波动较大,故在某些频点实际闸门时间偏差较大。实验表明:系统对脉冲调制波载波测频,在不定脉宽(4μs左右)状态下对中频的测频精度优于±10 kHz。

  表2为不定脉宽脉内载波频率测量。频率源为Agilent公司的任意波形发生器33250。实验表明:系统对脉冲调制波载波测频,在不定脉宽(≤400 ns)状态下对中频的测频精度优于±30 kHz。

6 结束语

  本文所提出的基于多路移相时钟的等精度瞬时测频模块具有电路简单,性价比高的特点,可用于捷变频脉冲调制雷达脉内测频。最为核心的测频电路完全在FPGA内部构建,输入的标准时钟仅为10 MHz,不仅减小了布线和制板的难度,而且大幅提高了模块的抗干扰能力保证了测量精度。整个测频模块用一块板卡实现,通过测试达到预期效果,证明该设计方案具有很高的实用性。

关键字:时钟内插  时钟移相  PLL  脉内测频 编辑:金海 引用地址:基于多路移相时钟的瞬时测频模块设计

上一篇:采用开关电容实现模拟领域内的可编程设计
下一篇:MAX14770E ±35kV HBM高压ESD保护收发器

推荐阅读最新更新时间:2023-10-12 20:18

PLL+VCO集成电压控制振荡器的锁相环技术应用
新兴的PLL + VCO (集成电压控制振荡器的锁相环)技术能够针对蜂窝/4G、微波无线电防务等应用快速开发低相位噪声频率合成器,ADI集成频综产品的频率覆盖为25 MHz到13.6 GHz。 蜂窝/4G、微波无线电、测试设备和防务子系统应用的无线电设计人员依赖高质量本振(LO)来实现低BER(误码率)、低杂散输出和低相位噪声的系统级目标。所有的RF和微波通信和传感器系统,无论是基于模拟还是数字调制,都需要干净的LO信号源;无线电的容量越高,对LO信号的要求就越高。 有许多不同架构可用,但产生稳定LO源的最常用方法之一是将低相位噪声电压控制振荡器(VCO)和稳定基准电压及锁相环(PLL)组合构成频率合成器。不过,寻求最佳L
[电源管理]
<font color='red'>PLL</font>+VCO集成电压控制振荡器的锁相环技术应用
PLL时钟发生器XC25BS7简介
     XC25BS7系列是内置分频, 倍频电路, 在整个频率范围内保持低消耗电流, 具有超小型封装的PLL时钟发生器IC。输入端分频比(M), 输出端分频比(N)的值均可以在1~256范围内通过激光微调方式自由选择。输出时钟(fQ0)的频率等于标准时钟输入频率乘以N/M的比值(即fQ0=fCLKin×N/M)。时钟输出的频率范围为:1MHz~100MHz。时钟输入频率的范围为:32kHz~36MHz。当CE端子输入低电平时,整个芯片停止工作,此时芯片的消耗电流会低于10uA。待机时输出为高阻抗。本产品提供部分客户定制品,有需要时请提供详细的规格要求(输入, 输出频率, 工作电压等)向本公司的各分公司咨询。即使在本产品的规定规格
[电源管理]
<font color='red'>PLL</font><font color='red'>时钟</font>发生器XC25BS7简介
PLL的电源管理设计
摘要 锁相环(PLL)是现代通信系统的基本构建模块PLLs通常用在无线电接收机或发射机中,主要提供 本振 (LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或 数模转换的时钟源。由于每一代PLL的噪声性能都在改善,因此电源噪声的影响变得越来越明显,某些情况下甚至可限制噪声性能。本文讨论图1所示的基本PLL方案,并考察每个构建模块的电源管理要求。 图1.显示各种电源管理要求的基本锁相环 PLL中,反馈控制环路驱动电压控制振荡器(VCO),使振荡器频率(或相位)精确跟踪所施加基准频率的倍数。许多优秀的参考文献 解释了PLL的数学分析;ADI的ADIsimPLL 等仿真工具
[电源管理]
<font color='red'>PLL</font>的电源管理设计
CDC906 – 可定制编程的 3-PLL 时钟合成器/乘法器/除法器
CDC906 是目前市场上体积最小且功能强大的 PLL 合成器/乘法器/除法器之一。尽管其物理外形非常小巧,但却极为灵活。该器件能够在特定输入频率下生成几乎独立的输出频率。 输入频率可通过 LVCMOS、差动输入时钟或单个晶振产生。通过 SMBus 数据接口控制器可以选择相应的输入波形。 为了获得独立的输出频率,每个 PLL 的参考除法器 M 都能设置于 1 至 511 的范围内,反馈除法器 N 则可设置于 1 到 4095 的范围内。然后将 PLL-压控振荡器 (VCO) 频率路由至可自由编程的输出开关矩阵,再路由至 6 个输出中的任意一个。开关矩阵包括一个附加的 7 位后除法器(1 到 127 的范围)以及一个针对每个输
[新品]
AD9779A的寄存器配置及PLL频带优化
随着科学技术的发展,通信、测量等各个领域对信号源的要求越来越高,高速任意波形发生器成为市场的热点。高速DAC作为任意波形发生器的关键部分,其性能对高速信号有着极大的影响。AD9779A是目前国内能买到的性能较高的高速DAC芯片,内部集成PLL倍频电路、同步控制、增益控制等功能模块,通过SPI接口和外部通信,可以设置优化各种功能以达到最佳性能。   1 AD9779A简介   AD9779A是Analog Devices公司生产的双通道16位高速宽动态范围数DAC,采样率1Gsps,允许高至奈奎斯特频率的多载波生成。0.18μm CMOS工艺制作,工作电压1.8~3.3 V,采样率1 Gsps时功耗1 W,具有高速、
[单片机]
AD9779A的寄存器配置及<font color='red'>PLL</font>频带优化
满足高性能和功效要求的单芯片CCM PFC及LLC组合控制器
计算机、服务器及平板电视向来是能效规范机构的重要目标,这些设备必须在满足高性能的同时符合最新能效要求。安森美半导体身为领先厂商,一直致力于推出符合最新能效规范的电源控制器。本文将介绍安森美半导体应用于计算机ATX电源及平板电视的高能效、高性能功率因数校正(PFC)及半桥谐振双电感加单电容(LLC)组合控制器NCP1910的主要特性及电源段的应用设计要点,帮助工程师更好地采用NCP1910进行相关的电源设计。 现有方案及存在的问题 用于上述电源设计的现有方案存在的最大问题是元器件数量太多,首先必须要有带主电源输入欠压(LBO)保护功能的PFC控制器,还要有带输入欠压(BO)保护及闩锁功能的LLC控制器;用于处理“功率良好
[电源管理]
满足高性能和功效要求的单芯片CCM PFC及LLC组合控制器
ARM的pll
确定PLL 过程: 1.确定 cpu频率 Fcclk 2.确定晶振频率 Fosc ,Fcclk 一定是Fosc的整数倍。 3.计算M值 M = Fcclk/Fosc,M的取值范围为1~32。实际写入MSEL位的值为M-1的整数倍。 4.计算P值 选择P值以配置PSEL位。通过设置P值,使Fcco在定义的频率限制范围内。P必须是1, 2, 4或8其中的一个。 PLL : Fcco为PLL电流控制振荡器的输出频率 Fcclk = M Fosc 相位频率检测:把两个输入的时钟相位差值
[单片机]
ARM的<font color='red'>pll</font>
锁相环中YTO自校准技术的应用
1 引言 锁相环(PLL)是一个能够跟踪输入信号相位的闭环自动控制系统,它由鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)及反馈电路等四个基本部件组成。如图1所示。 鉴相器是一个相位比较器,用来监测输入信号相位θ1(t)与反馈信号相位θ2(t)之间的相位差,输出的误差信号Ud(t)再经过低通滤波器后,得到误差电压Uc(t),去调节被控振荡器,直至θ2(t)同步跟踪θ1(t)的变化,即锁定状态。这种相位负反馈控制系统在采用间接频率合成方式的频率合成器中得到广泛应用。 以YTO作为主振的现代微波信号发生器,基本都采用了复杂的锁相环实现整机频率合成。根据锁相环特性,如果主振输出信号频率与理论输出频率相差太大,超
[电源管理]
锁相环中YTO自校准技术的应用
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved