O 引言
电路中的功率消耗源主要有以下几种:由逻辑转换引起的逻辑门对负载电容充、放电引起的功率消耗;由逻辑门中瞬时短路电流引起的功率消耗;由器件的漏电流引起的消耗,并且每引进一次新的制造技术会导致漏电流20倍的增加,漏电流引起的消耗已经成为功率消耗的主要因素。目前降低功耗的方法主要有:减小电源电压、调整晶体管尺寸、采用并行和流水线的系统结构、利用睡眠模式、采用绝热逻辑电路等。其中,能量回收逻辑就是基于绝热计算发展起来的一种低功耗设计技术。
这里简单介绍一种使用单相正弦电源时钟的能量回收逻辑,并用这种原理电路设计了一个两位的数字乘法器电路,与静态CMOS数字乘法器相比,这种能量回收乘法器能够大大降低功率消耗。
1 单相正弦电源时钟能量回收逻辑电路工作原理
以反相器为例说明这种电路的工作原理,如图1所示。M1和M2的连接方式与传统的静态CMOS逻辑电路相似。不同的是电源不再是恒定不变的,而是用一个正弦信号代替,这个信号同时起到同步电路工作的作用,因此又称作电源时钟。M3和M4连接成二极管的形式用来控制充放电的路径。
当输入信号B为逻辑“O”时,M1导通,M2截止。正弦信号正半周时,通过M3和M1向负载电容充电,一旦电容充电到最大值,M3能够阻止电容向输入正弦时钟信号放电,输出保持在高电平不变。当输入信号B为逻辑“1”时,M1截止,M2导通。正弦信号负半周时,负载电容通过M2和M4向输入正弦时钟信号放电,一旦电容放电到最小值,M4能够阻止输入正弦时钟信号向电容充电,输出保持为低电平不变。
2 基于单相能量回收电路的乘法器电路设计
2.1 基于单相能量回收电路的乘法器
两位乘法器能够实现2位二进制数的乘法运算,设A1A0,B1B0为乘数和被乘数,P3P2P1P0为乘法运算得到的积,由卡诺图(见图2)得到两位乘法器的输出逻辑函数表达式分别为:
为了能用基本的与非门、或非门和异或门电路实现乘法器,上式可以通过逻辑运算变换为:
实现电路时,将静态CMOS电路(见图3)构成的与非门、或非门和异或门的电源用图4所示的电源时钟电路代替即可。其中Clk+,Clk-分别接CMOS电路中PMOS和NMOS管的D极和S极。
2.2 仿真结果
在PSpice环境下,分别仿真了用静态CMOS电路和单相能量回收电路构成的两位乘法器电路(见图5和图6),图中只显示了输出4位积的低2位P1P0,其中输入信号A1A0,B1B0波形见图6。其他参数如下:采用CMOS 1.2μm技术,正弦波峰峰值为2.5 V,直流电压VDD为2.5 V,并假设乘法器的输出端接负载电容为O.1 fF。
从图中可见,用静态CMOS电路构成的乘法器输出比较稳定,输出等于0或VDD,功率消耗为1.51×10-7W。而用单相能量回收电路构成的二位乘法器的输出不够稳定,对噪声信号较为敏感,但是并不影响输出逻辑,功率消耗减小为1.17×10-7W。从节能的角度来看,单相能量回收电路性能更好。
3 结语
本文首先介绍了单相能量回收反相器电路,详细讨论电路的工作原理,同时用PSpice工具仿真了基于静态CMOS电路和单相能量回收电路构成的两位乘法器电路。仿真结果表明本文介绍的单相能量回收电路能够极大地降低电路功耗。今后的工作还应继续优化电路结构,稳定电路的输出状态,增强电路的抗干扰能力。
关键字:CMOS 乘法器
编辑:神话 引用地址:基于静态CMOS和单相能量回收电路的乘法器电路设计
推荐阅读最新更新时间:2023-10-12 20:19
传感器里程碑:石墨烯CMOS技术
硅基CMOS技术是当今大多数电子产品依赖的主要技术。然而,为了电子行业的进一步发展,新技术必须开发具有能将CMOS与其他半导体器件集成的能力。欧洲最大的一项研究计划石墨烯旗舰项目(Graphene Flagship),即以10亿欧元的预算将实验室石墨烯转向市场,参与市场化竞争。 现在,来自巴塞罗那光电科学研究所ICFO的石墨烯旗舰项目研究人员,宣称已经可以将石墨烯整合到CMOS集成电路中。这项工作在“Nature Photonics”上发表。 该团队将石墨烯CMOS器件与量子点相结合,以形成一个阵列的光电探测器,产生高分辨率图像传感器。当作数码相机使用时,该设备能够同时感测紫外光、可见光和红外光。科学家们说,这只
[手机便携]
Javelin Semiconductor的CMOS 3G功率放大器获三星选用
中国,北京 - 2012年2月2日 - 全球首家高性能CMOS 3G功率放大器(PA)创新者Javelin Semiconductor今日宣布,三星电子选用Javelin JAV5501 Band I做为新款Galaxy智能手机的功率放大器。首先采用Javelin PA产品的三星手机为Galaxy Ace Plus,他是一台基于Android系统的中端3G智能手机。延续广受欢迎的Galaxy Ace(盖世机型),Galaxy Ace Plus具备更大的3.65英寸显示屏幕,并配备更快的1 GHz处理器、5百万像素相机、蓝牙和Wi-Fi等功能。
Javelin总裁兼首席执行官Brad Fluke表示:“能与全球领先的智能手机制
[手机便携]
汽车图像传感器OnSemi排名第一,占比超50%
【导读】汽车图像传感器市场OnSemi(安森美半导体)已经稳坐老大宝座,市场份额达到51%,其他市场也是硕果累累,NVDIA、斯巴鲁汽车、大疆无人机、Facebook无人销售商店,都采用了OnSemi的CMOS摄像头。 OnSemi(安森美半导体)已经成为全球CMOS图像传感器的最主要供应商,市场可以说是全面开花结果。在汽车市场,老大宝座当仁不让,市场份额达到51%,比所有竞争对手加起来的份额还大。在消费市场,大疆无人机里面的百万级像素CMOS图像传感器百分之百都是OnSemi提供的,Amazon Go无人商店、Facebook无人商店、AR/VR、扫描机、运动相机、计算机、机器人都在广泛采用OnSemi CMOS图像传感器。
[汽车电子]
新日本无线开发业界最低功耗单电路CMOS运放
新日本无线株式会社(总部:东京都中央区 代表取缔役社长 小仓 良) 现已开发了具有超低功耗的单电路CMOS运放系列NJU77000/001 *1 及NJU77000A/001A *2 共4款产品,并已经开始提供样片了。该运放的消耗电流只有 0.29uA typ. (V DD =+5V),还具有低工作电压、高精度和轨至轨输入输出等特点。
NJU77000/001、NJU77000A/001A 系列运放产品除了有超低功耗之外,还有低工作电压(+1.5V min.)、高精度(失调电压:0.35mV typ./温漂:0.65uV/℃typ.)、低偏置电流(1pA typ.)、轨至轨输入输出等特点最适合于传感器电路。并且,耐
[模拟电子]
在生物医学应用中,CMOS将成为sCMOS传感器的平价替代
随着科技的发展,补充医学的金属氧化物半导体 (CMOS) 技术已经具备了许多生物医学应用所需的高级成像能力,但它可以代替价格昂贵的sCMOS(科学CMOS)传感器吗?CMOS与 sCMOS传感器为数个行业中机器视觉的性能及价值建立了基准,今天小菲将分别来阐释这两种技术,在极为严苛的生物医学和生命科学成像应用中的优势和成本。 CMOS与sCMOS的区别 通常,sCMOS传感器被认为是“下一代”CMOS传感器。 引入sCMOS 技术是为了在CMOS开发早期弥补新型CMOS传感器与传统CCD(电荷耦合器件)传感器之间的差距。起初,由于动态范围、读取噪声、帧率和分辨率方面的限制
[传感器]
东芝超低电流消耗CMOS运算放大器,让电池更持久
东芝电子元件及存储装置株式会社(“东芝”)宣布,其产品线中新增了新型CMOS运算放大器“TC75S102F”,该产品拥有行业领先 的超低电流消耗。新产品将于今日开始出货。 运算放大器用于放大从传感器发出的微弱信号。为了延长物联网边缘设备和移动设备 等需要电池供电的电子设备的充电间隔时间,它们也必须降低电流消耗。 东芝利用其专有的CMOS工艺技术对新型运算放大器的电路进行了优化,其电流消耗很低,行业领先 ,从而实现低功耗。新款器件最低供电电压为1.5V,是一款能实现全范围输入/输出(轨到轨输入/输出)的运算放大器,性能优于其前代产品。 应用: ・电池供电设备 中的各类传感器 ・物联网模块 特性: ・超
[模拟电子]
常用CMOS模拟开关功能和原理
开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或释放,其触点接通或断开电路。CMOS模拟开关是一种可控开关,它不象继电器那样可以用在大电流、高电压场合,只适于处理幅度不超过其工作电压、电流较小的模拟或数字信号。
一、常用CMOS模拟开关引脚功能和工作原理
1.四双向模拟开关CD4066
CD4066的引脚功能如图1所示。每个封装内部有4个独立的模拟开关,每个模拟开关有输入、输出、控制三个端子,其中输入端和输出端可互换。当控制端加高电平时,开关导通;当控制端加低电平时开关截止。模拟开关导通时,导通电阻为几十欧姆;模拟开关截止时,呈现
[模拟电子]
纵观芯片制造工艺技术,CMOS仍将独领风骚数十年
一位业内技术专家指出,CMOS将在未来的数十年内仍然是芯片工艺技术针对性能和成本的选择。
德州仪器(Texas Instruments)DSP分部首席专家Gene Frantz表示,尽管过去10年里CMOS工艺和设备技术取得巨大进展,硅技术仍然在理论极限以下表现卓越。他相信,硅将继续在许多年内充当前沿的半导体技术。Frantz表示:“硅仍然是技术首选,并将在成本考虑的许多年内依然如故。”
硅晶体管门长的理论极限大约为1.5nm,他指出:“看看当今的65nm CMOS工艺,其最小门长为39nm,这仍然大于理论极限的25倍。”对于门延迟来说情况类似,门延迟决定了逻辑的基本速度。理论极限是0.04ps,短于当今65nm逻辑器
[焦点新闻]