DDS的信号模拟器设计

最新更新时间:2012-02-22来源: 互联网关键字:DDS  信号模拟器 手机看文章 扫描二维码
随时随地手机看文章

DDS的信号模拟器设计

概述 

在雷达的研制和生产过程中,对雷达的性能指标进行调试和检测是雷达研制和生产过程的一个重要环节。如果对雷达性能的测试都采用外场实物的话,即用真实的目标(如舰艇、坦克)给雷达提供测试信号,不仅要耗费大量的人力和物力而且使研制周期变长。因此,目标模拟器一数字模拟技术与雷达技术相结合发展起来的专门的系统,它为雷达的信号处理系统和显示终端技术指标的测试以及性能验证提供必要条件。

1971年,美国学者J.Tierney等人撰写的“A DigitalFrequency Synthesizer”一文首次提出了以全数字技术、从相位概念出发直接合成所需波形的一种新的频率合成原理。如今,DDS技术已成为频率合成技术发展的主流方向,它高度的集成性,对于简化电子系统的设计方案,降低硬件的复杂程度,提高系统的整机性能意义重大。可以预料将来DDS产品的时钟频率将越来越高,杂散会越来越低,价格也将更低,DDS产品将会得到普遍的应用和发展。

1 DDS信号模拟工作分析

1.1 DDS原理

一个频谱纯净的单频信号可表示为:



相应的离散相位序列:



是连续两次采样之间的相位增量。

1.2 总体设计方案

DDS信号模拟器系统主要由DDS信号发生器模块(软件模块、控制器、DDS芯片)、滤波放大模块和调制模块3部分组成。其系统总体框图如图l所示。



1.3 工作流程

首先用户通过运行于计算机上的控制软件,选择要生成的信号,并设置相应的幅度、频率等指标参数,由控制软件将这些要求通过RS232接口传送给CPLD,或利用键盘进行频率选择。CPLD不仅实现根据接收到的控制字对DDS芯片进行设置,并实时地启动DDS芯片使其按要求生成所需要的信号。经过滤波放大,将所生成的信号传送到ASI接口,由此将所生成的基带信号通过雷达(或其他调制器)调制到高频,发射出去。

1.4 软件程序设计方案

上位机软件系统结构如图2所示。



基于DDS的多功能信号模拟器,不仅要能够实现普通射频合成信号源的功能,正如能够在幅度、频率等方面对所需生成的信号加以控制,能够实现定频、扫频以及跳频等输出方式上的选择。同时,该系统增加了叠加噪声模块和灵敏度设置模块,以便能够更好地实现对各种条件下雷达回波信号的模拟。

1.5 DDS射频信号产生电路

DDS的微波电路构成射频信号产生电路,其组成框图如图3所示,其信号来源分为3路:



第1路是由高精度微波压控振荡器产生频率稳定度很高的微波信号,频率精度:±2.5×10-6,经微波隔离器隔离输出。

第2路是由DDS调频及频率捷变信号产生器产生各种调频(普通调频、线性调频和非线性调频等)和频率捷变信号,DDS工作模式为单音频工作模式时,通过改写频率控制字可实现跳频和频率捷变和频率调制,工作模式为线性调频模式时,通过设定起始频率、频率部进和扫描时间,可实现线性调频。

第3路是由DDS编码及调制波形产生器产生各种编码和调制信号,DDS的一个显著的特点就是在数字处理器的控制下能够精确而快速地处理频率和相位。DDS允许用户对通过改写相位偏移控制字可实现相位的任意控制,码元的产生完全由软件灵活控制,可产生包括二相编码(巴克码、伪随机码)、多相制编码等,并经倍频、滤波和放大后形成调制包络信号。

最后来自第l路微波信号和第2路的变频信号在微波上变频器混频,产生载频信号,来自第3路的调制包络信号和脉冲产生器产生的调制脉冲对载频信号进行调制,形成雷达信号,最后经天线输出。图4、图5为最后输出的波形。



1.6 DDS硬件设计

1.6.1 硬件电路的组成

图6为DDS模拟器硬件电路的组成原理。该信号模拟器主要由6个部分组成:电源电路、串行接口电路、下载电路、FPGA控制电路、AD9852外围电路以及滤波电路。



1.6.2 AD9852外围电路

如表1所示,在并行工作模式下,FPGA主要实现对AD9852以下各引脚的控制。



AD9852内部包括1个具有48位相位累加器、1个可编程时钟倍频器、1个反sinc滤波器、2个12位300 MHzDAC、1个高速模拟比较器以及接口逻辑电路。其主要性能特点如下:

(1)高达300 MHz的系统时钟;
    (2)能输出一般调制信号,FSK、BPSK、PSK、CHIRP、AM等;
    (3)100 MHz时具有80 dB的信噪比;
    (4)内部有4*到20*的可编程时钟倍频器;
    (5)2个48位频率控制字寄存器,能够实现很高的频率分辨率。
    (6)2个14位相位偏置寄存器,提供初始相位设置。
    (7)带有100 MHz的8位并行数据传输口或10 MHz的串行数据传输口。

图7为在DDS的信号发生器中AD9852的外围电路设计。



2 测试结果

本文设计的DDS信号模拟器输出最大频率受到D/A转换器输出建立时间的限制,因为外接存储器的数据读取时间为15 ns,可编程逻辑器件FPGA的最大时钟频率可达120 MHz。相位累加器的字长为31位,用于寻址波形数据存储器的地址信号为13位;编程产生的正弦波的输出的频率范围是0~120 MHz。其中产生的正弦波如图8所示,但是随着时间的增长,噪声会加大如图9所示。



3 结束语

本文结合DDS信号模拟器的工作原理从理论和实际2个方面,对直接数字频率合成技术(DDS)进行了研究。

首先通过对DDS信号模拟工作理论分析,再通过对DDS射频信号产生电路的研究实验使得微波信号和变频信号在微波变频器上混频,产生载频信号,再者使得调制包络信号和调制脉冲对载频信号进行调制,形成雷达信号,然后经天线输出。最后结合理论分析的结论,通过测试实验得出了系统的性能以及带宽线性调频和带宽10点跳频的过程最终输出了雷达视频脉冲输出波形,基本实现了设计的要求。

关键字:DDS  信号模拟器 编辑:神话 引用地址:DDS的信号模拟器设计

上一篇:阅读运算放大器电路图的方法
下一篇:D类放大器设计时的散热问题

推荐阅读最新更新时间:2023-10-12 20:35

基于DDS+PLL高性能频率合成器的设计与实现
  频率合成器是决定电子系统性能的关键设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,对频率合成器提出了越来越高的要求。频率合成理论自20世纪30年代提出以来,已取得了迅速的发展,逐渐形成了直接频率合成技术、锁相频率合成技术、直接数字式频率合成技术三种基本频率合成方法。直接频率合成技术原理简单,易于实现,频率转换时间短,但是频率范围受限,且输出频谱质量差。锁相频率合成技术(PLL)具有输出频带宽、工作频率高、频谱质量好的优点,但是频率分辨率和频率转换速度却很低。直接式数字频率合成技术(DDS)的频率分辨率高、频率转换时间快、频率稳定度高、相位噪声低,但目前尚不能做到宽带,频谱纯度也不如PLL。低相位噪声、
[单片机]
基于<font color='red'>DDS</font>+PLL高性能频率合成器的设计与实现
基于单片机和CPLD的DDS正交信号源滤波器的设计
1 前 言 由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。 2 系统设计 图1给出系统设计框图,该系统设计主要由CPLD电路、单片机电路、键盘输入液晶显示输出电路以及D/A转换电路和低通滤波器等电路组成。 2.1 频率合成器 该系统设计采用直接数字式频率合成DDS(Direct Digital Frequency Synthesis)技术,采用ROM存储
[单片机]
基于单片机和CPLD的<font color='red'>DDS</font>正交<font color='red'>信号</font>源滤波器的设计
DDS技术在高频石英晶体测试系统中的应用
0 引言 石英晶体谐振器(以下简称石英晶体)广泛用作时间频率基准和为时序逻辑电路提供同步脉冲。石英晶体的测试方法主要有阻抗计法、π网络最大传输法、π网络零相位法,其中π网络零相位法是国际电工委员会(IEC)推荐的标准方法。π网络零相位法石英晶体测试设备在发达国家已广泛使用。典型仪器是美国S&A公司生产的250B零相位测试系统,其测试频率范围为0.5~200 MHz,串联谐振频率测试精度±2 ppm。阻抗计型石英晶体测试设备在中国仍然占主导地位。阻抗计型石英晶体测试设备具有制造成本较低,操作简单的特点。但其串联谐振频率测量范围较小,测量精度较低。因此,研制宽范围、高精度的石英晶体频率测试系统,具有服务生产的实际意义。 π网络
[测试测量]
<font color='red'>DDS</font>技术在高频石英晶体测试系统中的应用
基于ISA总线的多路同步DDS信号源设计
  直接数字频率合成(Direct Digital Frequency Synthesis)技术是近年来随着数字集成电路和微电子技术的发展而迅速发展起来的一种新的频率合成技术。直接数字式频率合成器以其极高的频率分辨率、极短的频率转换时间、相位精确可调、设备结构简单、易集成、体积小及成本低等优点,在高分辨雷达系统、宽带扩频通信系统以及现代测控系统中得到广泛的应用。为了便于信息的采集、处理和操作控制,常常要求信号源基于PC机平台设计。PC机内部有两种常用的总线,即PCI总线和ISA总线。ISA总线接口关系简单.操作控制方便,既避免了PCI总线繁琐的时序关系和各种苛刻的规范,又具有适中的传输速率,能够满足系统要求,是比较理想的DDS与计算
[嵌入式]
DDS+PLL组合方案实现的频率合成系统
  用DDS+PLL组合方案实现的频率合成系统可以获得高的频率分辨率、快速转换及较宽的频率范围,满足各方面需要的频率。合成器的基本思想是用一个低频的DDS激励一个PLL倍频系统,实现高的频率分辨率、高的转换速率和较宽的输出频率。   1.DDS激励PLL的锁相倍频方案      该方案用DDS输出作为PH倍频的激励信号PLL,设计成N倍频环,如图1所示。通过采用高的鉴相频率来提高PLL的转换速度,并利用DDS的高频率分辨率来保证倍频PLL,以实现较高的频率分辨率(N△φ×js/2m其中M、fs分别为DDS的相位累加器的位数和时钟频率),同时PLL环路的带通滤波性能可以对DDS的带外杂散起抑制作用。该方案的优点是电路结构简单,成本低
[单片机]
<font color='red'>DDS</font>+PLL组合方案实现的频率合成系统
DDS芯片AD9832的原理及应用
    摘要: AD9832是AD公司生产的直接数字频率合成器。它体积小、重量轻、操作方便,同时具有极高的频率辩率。文章介绍了直接数字频率合成器(DDS)AD9832的原理,分析了AAD9832的内部结构、引脚功能以及在高频测试仪中的应用。     关键词: 直接数字频率合成器 DDS AD9832 高频测试仪 直接数字频率合成是一种新的频率合成技术和信号产生方法。直接数字频率合成器(DDS)具有超高速的频率转换时间,极高的频率分辨率和较低的相位噪声,在频率改变与调频时,DDS器件能够保持相位的连续,因此很容易实现频率、相位和幅度调制。此外,该器件还具有可编程控制的突出优点。因此,直接数字频率合成器得到了越
[半导体设计/制造]
基于DSP与AD9852的任意信号发生器
  直接数字式频率合成(DDS)技术是继直接频率合成和间接频率合成之后,随着数字集成电路和微电子技术的发展而迅速发展起来的第三代频率合成技术。DDS技术具有相对带宽宽、频率转换时间短、频率分辨率高等优点,输出相位连续,频率、相位和幅度均可实现程控,常用于高精度频率合成和任意信号发生。本文在发动机电控单元(ECU)硬件在环仿真系统的设计中,使用TMS320 LF2407A控制2片AD9852产生2路同步的任意信号,仿真发动机工作时的真实信号。   1 AD9852和TMS320LF2407A简介   AD9852是美国Analog Devices公司生产的新型直接数字频率合成器,具有频率转化速度快、频谱纯度高、工作温度范围
[嵌入式]
dds正弦波信号发生器
在数字信号处理器飞速发展的今天,微处理器的应用已主领着电子技术领域的潮流,先进的数字信号处理技术,能实现各种复杂的功能。对正弦波信号发生器而言,数字DDS技术的诞生,使波形发生器技术有了进一步的飞跃。就数字DDS波形发生器和模拟振荡器对比而言,具有输出频率精度高,波形失真小,可由单片机或DSP微处理器对其进行通讯控制其输出频率,从而实现用数控方式来精确控制其输出频率,以适应高精度仪表或智能化系统信号发生器应用,从而克服传统方式通过模拟振荡带来的频率调整分辨率低,稳定性较差,无法实现和微处理器接口的智能化的缺点。基于该芯片能实现很宽范围的输出频率和可输出任何波形的特点。本文以DDS技术,介绍一种宽范围正弦波发生器的芯片。 数字
[模拟电子]
<font color='red'>dds</font>正弦波<font color='red'>信号</font>发生器
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved