中国龙芯CPU及产品最新进展

最新更新时间:2012-04-25来源: 互联网关键字:龙芯  CPU 手机看文章 扫描二维码
随时随地手机看文章

龙芯CPU(英文名:Loongson,旧称GODSON1)是中国科学院计算所自主研发的通用CPU,采用简单指令集,类似于MIPS指令集。龙芯1号的频率为266MHz,最早在2002年开始使用。龙芯2号的频率最高为1GHz。龙芯3号还尚未有成品,而设计的目标则在多核心的设计。

   

  龙芯指令集

  CPU访存指令 24个 全部来自MIPS

  CPU算数指令(ALU) 10个 全部来自MIPS

  CPU算数指令 14个 全部来自MIPS

  CPU乘除指令 12个 来自MIPS

  12个 来自龙芯(其中8个重复MIPS指令功能)

  CPU跳转分支指令 20个 全部来自MIPS

  CPU位移指令 15个 全部来自MIPS

  CPU特殊指令 2个 全部来自MIPS

  CPU异常指令 12个 全部来自MIPS

  CPU CPO指令 10个 全部来自MIPS

  龙芯处理器共131个指令,其中119个来自MIPS,12个来自龙芯(但其中MULTG、DMULTG、MULTUG、DMULTUG、DIVG、DDIVG、DIVUG、DDIVUG共8个重复MIPS的指令功能。)

  龙芯1号

  (英文名称Godson-1)于2002年研发完成,是一颗32位元的处理器,内频(也称:主频)是 266 MHz。

  龙芯2号(英文名称Godson-2)于2003年正式完成并发布。

  龙芯2号是64位元处理器,内频为300MHz至1000MHz,500MHz版约与1GHz版的Intel Pentium III、Pentium 4拥有相近的效能水平。

  龙芯2号最初版本

  龙芯2号最初的版本是用0.13微米的制程技术,往后也会使用更精细的制程技术。事实上龙芯2号当称为一个系列,过程中经过数次步阶进化,已知的有2、2A、2B、2C、2E、2F等型号,目前龙芯2号处理器已用于黄羊河公司(YellowSheepRiver,简称:YSR)的低价型Linux桌上型电脑(也称:台式机):Municator中,最初的售价约为1200元人民币。其电脑皆有在 2006 年3月德国汉诺威CeBIT及6月的台北国际电脑展览会中展出。

  龙芯2E

  2006年6月,龙芯2E继成功在法国流片成功后,全世界排名第五位的集成电路生产商--意法半导体公司与中科院计算所签订技术许可协议,购买龙芯2E的生产和全球销售权。意法半导体计划每年销售龙芯芯片1000万片以上。

  2006年9月13日,中国科学家宣布研制成功通用中央处理器芯片龙芯2E。它是一款采用64位元MIPSⅢ指令集的RISC处理器,采用90纳米的CMOS工艺,晶体管数目是4700万个,芯片面积是6.8mm×5.2mm。最高主频达到1.0GHz,一般频率是800MHz,功耗大约是5-7瓦。实际运行频率定于660MHz。规格方面,龙芯2E处理器有128KB一级缓存、512KB二级缓存。性能方面,它的单精度浮点运算速度是每秒80亿次,双精度浮点运算速度是每秒40亿次。龙芯2E在1.0GHz主频下,SPEC CPU2000的得分为500分,综合性能达到Pentium III和Pentium 4的水平。

  龙芯2F

  龙芯2F与龙芯2E相比,主要有以下几个方面的提高。一是主频提高30%以上,通过频率筛选,将有1GHz以上的产品。二是相同频率下功耗降低40%左右,并增加了很多诸如降频、温度传感器、关闭L2等功耗管理功能。三是集成了更多的系统功能,除了CPU外,还集成了DDR2内存控制器、66MHz PCI/100MHz PCIX控制器、Local IO控制器、GPIO、中断控制器、DMA控制器、部分显示加速等功能,将大幅度降低系统成本。四是封装更小,龙芯2E的封装为35mm*35mm,龙芯2F为27mm*27mm。五是可测性设计(DFT)和可生产性设计(DFM)有明显提高,因此可以降低芯片成本。

  龙芯2G

  龙芯2G在设计规格上相当于龙芯3A的单核版。与上一代龙芯2F相比,在二级缓存容量、IO总线带宽,配套桥片性能上都有大幅提升。龙芯2G目前在1GHz情况下运行稳定,可提供更好地用户体验,并适用于笔记本电脑与瘦客户机等移动与桌面市场。

  龙芯3A

  中国第一个具有完全自主知识产权的四核CPU,龙芯3号处理器采用的是65nm(纳米)工艺,主频1GHz,晶体管数目4.25亿个, 单颗龙芯3A的最大功耗为15W,理论峰值为16Gflops,每颗CPU单瓦特能效比1.06Gflops/W,是目前X86 CPU的2倍以上,达到了世界先进水平。龙芯3号多核CPU系列产品定位服务器和高性能计算机应用。

  龙芯3A集成了四个64位超标量处理器核、4MB的二级Cache、两个DDR2/3内存控制器、两个高性能HyperTransport控制器、一个PCI/PCIX控制器以及LPC、SPI、UART、GPIO等低速I/O控制器。龙芯3A的指令系统与MIPS64兼容并通过指令扩展支持X86二进制翻译。

  龙芯3B

  继龙芯3A后,龙芯3号系列处理器的第二代产品——8核龙芯3B处理器已于今年年初流片成功。目前龙芯公司相关部门正在对该款芯片做进一步的开发和测试工作。预计今年夏天实现量产。

  龙芯3B仍采用65纳米生产工艺,在单个芯片上集成8个增强型龙芯GS464处理器核,它可以与MIPS64兼容,并支持X86虚拟机和向量扩展。在1G主频下可实现128G flops的运算能力。在存储设计方面,龙芯3B最多可同时处理64个访问请求,可提供12.8GB/S的访存带宽。在I/O接口方面,龙芯3B实现2个16位的HyperTransport接口,可提供高达12.8GB/S的IO吞吐能力。八核龙芯3号的芯片对外接口与四核龙芯3号完全一致,两款芯片引脚完全兼容,可实现无缝更换。

关键字:龙芯  CPU 编辑:冀凯 引用地址:中国龙芯CPU及产品最新进展

上一篇:基于LPC1114的学习型红外遥控器程序设计
下一篇:ARM学习

推荐阅读最新更新时间:2023-10-12 20:39

基于国产CPU的嵌入式医疗电子无线网络设计(二)
3 软件和硬件设计   3. 1 硬件结构   图1 中的硬件主要包括CK610 开发板.CC2591和   CK610 为杭州中天微系统有限公司生产的CPU,主要特性有: 八级流水线; 双发射超标量流水线技术,提升性能近50%; 非阻塞指令发射。投机执行和按序退休; 返回地址预测( 4 – entry returnstack) ; 哈佛结构数据/指令Cache 和SPM,大小可配置; 数据Cache Write – back /Write – through 动态可配置; 内部双通用数据总线; AHB /AXI 总线接口,和可扩展的协处理器接口。   CC2520 为TI 公司生产的一款低功耗射频芯片,主要特性有
[模拟电子]
51单片机教程:单片机的特殊功能寄存器
我们已知单片机的内部有ROM、有RAM、有并行I/O口,那么,除了这些东西之外,单片机内部究竟还有些什么,这些个零碎的东西怎么连在一起的,让我们来对单片机内部的寄存器作一个完整的功能分析吧! 下图中我们能看出,在51单片机内部有一个CPU用来运算、控制,有四个并行I/O口,分别是P0、P1、P2、P3,有ROM,用来存放程序,有RAM,用来存放中间结果,此外还有定时/计数器,串行I/O口,中断系统,以及一个内部的时钟电路。在一个51单片机的内部包含了这么多的东西。 单片机内部结构图 对上面的图进行进一步的分析,我们已知,对并行I/O口的读写只要将数据送入到对应I/O口的锁存器就能了,那么对于定时/计数器,串行I/
[单片机]
51单片机教程:单片机的特殊功能寄存器
基于SoC设计 国产龙芯2H流片延期数月
8月5日 在今年5月份举办的2011龙芯与开源社区发展论坛上展示了基于八核设计的龙芯3B,性能力镇Intel Core i7旗舰,另外当时有消息称中科院计算机研发的龙芯2H不久后就会流片,不过近日来自国外的媒体称,龙芯2H流片已经被延期数月。 script WriteSpan('ad_500_1') /script 已经公布的龙芯2G 来自中国科学院计算技术研究所的陈云霁透露龙芯2H流片被延期数月,不过陈云霁并没有给出具体的原因,另外龙芯的开发进度也是一片迷雾。 作为中国自主品牌,龙芯2H采用了SoC设计,芯片集成CPU,GPU北桥和南桥芯片。采用了低功耗方案设计,降低能耗
[嵌入式]
基于SoC设计 国产<font color='red'>龙芯</font>2H流片延期数月
半导体中国自研芯片:龙芯三号发布
4月25日消息,龙芯中科公司今日在京举行发布会,正式发布了龙芯3A3000/3B3000、龙芯2K1000、龙芯1H等产品。还和众多合作厂商发布了龙芯笔记本电脑、龙芯服务器等一系列产品。此外龙芯还宣布了龙芯开源计划、龙芯开发者计划和龙芯产业基金计划。下面就随半导体小编一起来了解一下相关内容吧。  龙芯3号处理器 半导体中国自研芯片:龙芯三号发布 4月25日消息,龙芯中科公司今日在京举行发布会,正式发布了龙芯3A3000/3B3000、龙芯2K1000、龙芯1H等产品。还和众多合作厂商发布了龙芯笔记本电脑、龙芯服务器等一系列产品。此外龙芯还宣布了龙芯开源计划、龙芯开发者计划和龙芯产业基金计划。 发布会上的最引人瞩目的莫过
[半导体设计/制造]
采用Xtensa内核担当网络处理器执行CPU
设计需求 Bay Microsystems Inc.是一家在高集成度可编程包处理器件方面领先的提供商,其芯片非常适用于电信级产品。Bay公司的Internetworking Processor(InP)系列在高集成度解决方案中结合了可扩展性、智能处理及高性能的旗舰产品——Montego是一款单芯片OC192c/10G 网络处理器、流量管理器和SAR(分割和重组)处理器。为了按时提供功能全、复杂且集成度高的网络处理器和流量管理器(NPU/TM)解决方案,Bay公司的团队需要一个高性能的嵌入式处理器内核,该内核必须能够方便地集成进Montego,并可作为执行CPU使用。同时为直接进行应用程序开发,Montego也需要一个世界级的软件环境
[嵌入式]
选择ARM CPU的嵌入式操作系统的技巧
从8位/16位单片机发展到以ARM CPU核为代表的32位嵌入式处理器,嵌入式操作系统将替代传统的由手工编制的监控程序或调度程序,成为重要的基础组件。更重要的是嵌入式操作系统对应用程序可以起到屏蔽的作用,使应用程序员面向操作系统级开发应用软件,并易于在不同的ARM核的嵌入式处理器上移植。 嵌入式操作系统都具有一定的实时性,易于裁剪和伸缩,可以适合于从ARM7到Xscale各种ARM CPU和各种档次的应用,嵌入式操作系统可以使用广泛流行的ARM开发工具,如ARM公司的SDT/ADS和RealView等,也可以使用开发软件,如GCC/GDB、KDE或Eclipe开发环境,市场上还有专用的开发工具,如Tornado、mC/Vie
[单片机]
用蘑菇替代 CPU 和内存,英国科学家成功研发蘑菇 PC 原型
3 月 8 日消息,根据国外科技媒体 Popular Science 报道,英国非常规计算实验室(UCL)成功打造了一款以蘑菇为材料的原型 PC。 报道中指出,这种真菌计算机主要使用菌丝体(真菌的分枝,呈现网状根结构),来替代充当计算机的导体和电子元件。该蘑菇计算机可以接收和发送电信号,并保留记忆。 传统计算机采用二进制,但在现实世界中大部分的动态并不是简单的 0 和 1 两种状态。这也是研究人员研究量子计算机和活脑细胞芯片的原因,通过利用一系列复杂的多维函数,从而更精确地计算某些问题。 蘑菇使用一种“互联网”通信与环境和周围的生物保持联系。您可能已经听说过这被称为 wood wide web 的信息。通过破译
[家用电子]
用蘑菇替代 <font color='red'>CPU</font> 和内存,英国科学家成功研发蘑菇 PC 原型
uboot之\cpu\s3c44b0\start.S文件的详解
今天总算看完了,理解完了,理解清楚了,看透了start.S~~~~~~ 本来不想写的,想想还是轻描淡写吧:好理解的一笔带过,难理解的重点介绍。 .globl _start _start: b reset add pc, pc, #0x0c000000 add pc, pc, #0x0c000000 add pc, pc, #0x0c000000 add pc, pc, #0x0c000000 add pc, pc, #0x0c000000 add pc, pc, #0x0c000000 add pc, pc, #0x0c000000 .balignl 16,0xdeadbeef _start 全局变量
[单片机]
uboot之\<font color='red'>cpu</font>\s3c44b0\start.S文件的详解
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved