基于HMC704LP4的一种X波段跳频源设计方案(二)

最新更新时间:2013-11-16来源: 互联网关键字:HMC704LP4  X波段  跳频源 手机看文章 扫描二维码
随时随地手机看文章

3 电路设计与实现

  3.1 HMC704LP4简介

  HMC704LP4是Hittite公司2011年4月推出的一款低相噪小数分频锁相环芯片,其最高工作频率可达8 GHz,具有整数模式和小数模式,包括鉴相器,精密电荷泵,参考分频器R,可编程分频器N,Delta-sigma调制器以及缓冲放大电路等。

  其主要性能指标如下:

  (1)噪声基底在整数模式下为-233 dBc/Hz,小数模式下为-230 dBc/Hz;

  (2)采用Delta-sigma调制技术改善了分数杂散性能并有周期滑步抑制功能:

  (3)最高参考输入频率高达350 MHz,在整数模式下鉴相频率最高为115 MHz,在小数模式下鉴相频率最高为100 MHz,最小可至DC;

  (4)该芯片有八个供电引脚,其中电荷泵部分的供电电压为5 V,其他供电均为3.3 V;5 V电流典型值6 mA;3.3 V电流典型值52 mA;

  (5)三线SPI串口控制。分为HMC模式和开放模式两种;

  (6)体积小:24引脚4×4mm SMT封装。

  3.2 环路滤波器的设计

  环路滤波器设计是锁相环设计的关键部分。环路滤波器处于鉴相器和VCO之间,可以滤除来自晶振的噪声,鉴相器本身的输出噪声和载频分量,滤除杂散,还可以滤除来自VCO的噪声,但最重要的是建立起环路的动态特性。

  滤波器设计时带宽需要折中考虑。带宽小,呵降低近端相噪,环路锁定时间长。带宽大,环路锁定时间短,但会引入参考杂散。本设计借助于Hittite PLL Design设计滤波器。该软件是Hittite公司推出的锁相环辅助设计软件,可以仿真锁相环的相噪特性、环路特性等。可通过修改环路带宽、相位裕量、零极点等来修改各参数值。本系统采用四阶有源滤波器。电路如图2所示。

  系统采用四阶有源滤波器。电路如图2所示

  其中Cb=100 nF;Rb1=Rb2=1 kΩ;C1=150 pF;C2=3.3 nF,R2=510 Ω,C3=68 pF;R3=510 Ω,C4=15 pF;R4=1.5 kΩ。此时的环路带宽280 kHz,相位裕度为60°。

  3.3 电路设计与软件实现

  本跳频源输出X波段频率,电路基板采用ROGERS 4350B (介电常数3.48,厚度0.508 mm),各部分电路必须具有良好隔离和屏蔽。整个电路放在铝腔体中,以保证内部和外部的电磁隔离。腔体分为上下两层。锁相环电路放在上层。电源板和控制电路放在下层。为了获得好的相噪指标,对系统的供电设计要特别注意。系统供电包括+15V、+5 V和+3.3 V.+15 V、+5 V由电源板经过滤波后直接给锁相环电路供电。+3.3 V由+5 V经LDO产生。各+5 V电源之间用磁珠进行隔离,各+3.3 V电源间也果用磁珠进行隔离。

  HMC704寄存器较多,配置起来比较复杂,是设计难点之一。我们采用ALTEra公司的 FPCAEP1C3T14417对HMC704进行配置。通过SPI串口用开放模式配置,可以减少配置时间,进一步减小跳频时间。利用SCLK上升沿将数据、寄存器地址、芯片地址码依次通过SDI送给PLL内部的移位寄存器后,令SEN变为高电平将移位寄存器中的数据所存至相应锁存器中,锁相环进入相应频率锁定过程。跳频时,改变频点只用改变N整数寄存器和N小数寄存器即可。

  4 测试结果与结论

  采用Agilent频谱仪N9030A和信号源分析仪E5052B分别对该跳频源的杂散、相噪和跳频时间进行测试。相位噪声测试曲线如图3所示,测试频率为10.47 GHz,相噪指标为-96dBc/Hz@1kHz;杂散测试如图4、图5所示,测试频率为10.44 GHz,图4为近端杂散、图5为远端杂散。杂散优于-70dBc.跳频时间测试的是9.9 GHz到10.93 GHz的跳频时间,约为36 μs.

  杂散优于-70dBc.跳频时间测试的是9.9 GHz到10.93 GHz的跳频时间,约为36 μs.

  杂散优于-70dBc.跳频时间测试的是9.9 GHz到10.93 GHz的跳频时间,约为36 μs.

  该跳频源高于指标要求,体积为60x40×19mm3,且性能稳定可靠。经验证该设计方案可应用于同类型的频率频率源设计当中去,具有实际的指导意义。

关键字:HMC704LP4  X波段  跳频源 编辑:神话 引用地址:基于HMC704LP4的一种X波段跳频源设计方案(二)

上一篇:基于HMC704LP4的一种X波段跳频源设计方案(一)
下一篇:照明用LED产值大幅攀升 三年內增近两倍

推荐阅读最新更新时间:2023-10-13 10:58

X波段基片集成波导带通滤波器的设计
普通金属波导具有传输损耗小、功率容量大、品质因数高等特点,但是不方便与其它微波毫米波电路集成,制作难度和成本也比较高。微带类传输线由于传输损耗大、品质因数低等因素,限制了电路的性能。基片集成波导是近年来提出的一种新型导波结构,具有低差损、低辐射、高品质因数等优点,可以设计出接近于普通金属波导的微波毫米波滤波器、功率分配器、耦合器和天线。这种新型导波结构能够很方便地与微带、共面波导等其它微波毫米波平面电路集成。 1 理论基础 基片集成波导的结构,如图1所示:两排金属化通孔的中心间距为a,金属化通孔的直径和间距分别为d和p,介质基片的厚度和介电常数分别为w和εr,电磁波在介质基片的上下金属面和两排金属化通孔所围成的矩
[模拟电子]
X波段宽带低噪声放大器设计
在通信系统中, 衡量通信质量的一个重要指标是 信噪比 , 而改善信噪比的关键就在于降低接收机的噪声系数。一个具有低噪声放大器的接收机系统, 其整机噪声系数将大大降低, 从而灵敏度大大提高。因此在接收机系统中低噪声放大器是很重要的部件。   1 电路仿真设计   该项目的微波 低噪声放大器 是利用微波低噪声场效应管在微波频段进行放大。特别需要注意的是, 因为场效应管都存在着内部反馈, 当反馈量达到一定强度时, 将会引起放大器稳定性变坏而导致自激, 改善微波管自身稳定性采取的是串接阻抗负反馈法, 在场效应管的源极和地之间串接一个阻抗电路, 构成负反馈电路。实际的微波放大器电路中反馈元件常用一段微带线代替, 相当于电感性元件
[模拟电子]
<font color='red'>X</font><font color='red'>波段</font>宽带低噪声放大器设计
X波段基片集成波导带通滤波器的设计
普通金属波导具有传输损耗小、功率容量大、品质因数高等特点,但是不方便与其它微波毫米波电路集成,制作难度和成本也比较高。微带类传输线由于传输损耗大、品质因数低等因素,限制了电路的性能。基片集成波导是近年来提出的一种新型导波结构,具有低差损、低辐射、高品质因数等优点,可以设计出接近于普通金属波导的微波毫米波滤波器、功率分配器、耦合器和天线。这种新型导波结构能够很方便地与微带、共面波导等其它微波毫米波平面电路集成。 1 理论基础 基片集成波导的结构,如图1所示:两排金属化通孔的中心间距为a,金属化通孔的直径和间距分别为d和p,介质基片的厚度和介电常数分别为w和εr,电磁波在介质基片的上下金属面和两排金属化通孔所围成的矩形区域内以类似于
[电源管理]
<font color='red'>X</font><font color='red'>波段</font>基片集成波导带通滤波器的设计
小广播
最新电源管理文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved