印度学生节省功耗的DSP设计技术

2008-05-16来源: 电子工程专辑关键字:PSG技术  DSP  NMOS晶体管  乘法器  逻辑分解

      科因巴托尔的PSG技术学院的工程学生们最近提出了高能效DSP和其它处理器的设计提案,这些提案包括了一种新的加法器设计,可以通过逻辑分解应用于乘法器电路上。
      在最近这里举行的超大规模集成电路学会上的一篇论文中,Sundeepkumar Agarwal, V.K. Pavankumar 和 R. Yokesh描述了一种全加器结构,这种全加器基于补码传递晶体管逻辑(CPL),它主要包括NMOS晶体管和上拉PMOS晶体管,用以获得更好的输出电压,他们表示这种结构比已有的加法器更快,同时能效更高。
     “基于NMOS晶体管应用的正反馈效应,这种电路结构本身就具有很快的速度,同时这种特性还可以用来缩小晶体管的宽度,因此可以在保持速度的同时减少能量消耗。”论文中还写到:“提案中的加法器的结构在‘和’以及‘进位’信号之间取得平衡,因此可以减少树状结构电路中的同时到达的信号之间不必要的干扰脉冲。
      这项设计中比通常的设计使用了更多的晶体管,因为它需要7个反向器用于产生补码信号。“尽管如此,当加法器在乘法器上应用时,输入的补码信号可以通过前一级的输出产生,这样可以减少晶体管数量,”作者进一步补充:“同时,由于使用了上拉晶体管,即使不使用反向器,加法器的驱动性能也相当优秀。”
     “因此,输出反向器可用于设计的其他方面。例如,在4位行波进位加法器中,第2级和第4级的加法器不需要用输出反向器进行进位产生,因此,加法器链上的反向器延迟每两级全加器抵消一次,因此可以减少4个晶体管,类似的,在乘法器这样的复杂设计中,用于产生“和”以及“进位”的输出反向器可以用于其它方面,因此可以改善电路的速度和减小面积。
乘法器设计
      为了改善DSP 的核心部件乘法器的性能,论文的作者们还提案了另一项利用逻辑分解的技术,利用减少内部节点的伪晶体管的数量加快速度削减能耗。
      在他们的提案中,数字乘法器可以通过逻辑分解实现,乘法的过程可以分解为小的单元(更小的乘法器),同时这些小的单元的输出在组合成为最后的结果,这种并行运算的结构比传统的树状乘法器更有优势。
      以一个8 x 8的乘法器为例,当进行逻辑分解时,研究人员在第一级使用4个4x4乘法器然后组合所有的部分积,这些4x4 乘法器的输出组合成为最后的结果。实验中使用了现行的树状结构乘法器,也就是大家熟知的Wallace快速乘法器。
      分解逻辑需要额外的电路结构用于进行4x4乘法器输出相加,但是其并行处理的结构可以获得极大的速度改善,由于最后的加法器电路的输入都是并行同时到达,因此减少了尖脉冲的干扰,因此也就降低了能量损失。
      研究人员还表示这种逻辑分解可以进一步进行,例如4x4 的乘法器可以进一步分解为两个2x4的乘法器或者4个2x2的乘法器,不过这样带来的额外电路的代价会超过从数据并行处理中的收益。
      基于这项提案的仿真在TSpice平台上通过,使用台积电180纳米技术。

关键字:PSG技术  DSP  NMOS晶体管  乘法器  逻辑分解

编辑:吕海英 引用地址:https://news.eeworld.com.cn/newproducts/dsp/200805/article_17983.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:美国国家半导体广播视频系统时钟发生器
下一篇:德州仪器推出两款多通道16位模数转换器

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

STM32F429之使用FPU和DSP

CMSIS的DSP库提供了一类高级数学处理功能,包括:Basic math functionsFast math functionsComplex math functionsFiltersMatrix functionsTransformsMotor control functionsStatistical functionsSupport functionsInterpolation functions该库使用不同的函数来处理8位、16位和32位整型以及32位浮点型数据。STM32F429具有浮点处理器(FPU),在开启FPU的情况下,浮点数运算性能大大提高,配以DSP库的支持,性能尤其出色。本文介绍如何在IAR建立的工程中
发表于 2019-08-28

华为发布Ascend 910 AI处理器和全场景AI计算框架MindSpore!

2019年8月23日下午,华为在深圳举行发布会,正式发布旗下的Ascend 910 AI处理器和MindSpore全场景AI计算框架。早在2018年,华为发布了全球第一个覆盖全场景的人工智能 IP和芯片系列:Ascend(昇腾)系列芯片。此后,“昇腾310”产品和云服务获得广泛应用,应用于智能园区、自动驾驶等场景。而今天,华为正式发布Ascend 910 AI处理器。关于Ascend 910 AI处理器,Ascend(昇腾)系列芯片以及MindSpore全场景AI计算框架,华为副董事长、轮值董事长徐直军透露了以下信息:实测结果表明,在算力方面“昇腾910”完全达到了设计规格,重要的是,达到规格算力所需功耗仅310W,明显低于设计
发表于 2019-08-26

DSP2808与ARM STM32F103的SPI通讯例程及详解

本程序经验证可实现DSP和ARM的SPI通讯。 一、 SPI的通信协议 SPI(Serial Peripheral Interface)是一种串行同步通讯协议,由一个主设备和一个或多个从设备组成,主设备启动一个与从设备的同步通讯,从而完成数据的交换。SPI 接口一般由4根线组成,CS片选信号(有的单片机上也称为NSS),SCLK时钟信号线,MISO数据线(主机输入从机输出),MOSI数据线(主机输出从机输入),CS 决定了唯一的与主设备通信的从设备,如没有CS 信号,则只能存在一个从设备,主设备通过产生移位时钟信号来发起通讯。通讯时主机的数据由MISO输入,由MOSI 输出,输入的数据在时钟的上升或下降沿被采样
发表于 2019-07-11
DSP2808与ARM STM32F103的SPI通讯例程及详解

STM32 DSP库 使用注意点

DSP库 使用注意点我们平常所使用的CPU为定点CPU,意思是进行整点数值运算的CPU。当遇到形如1.1+1.1的浮点数运算时,定点CPU就遇到大难题了。对于32位单片机,利用Q化处理能发挥他本身的性能,但是精度和速度仍然不会提高很多。现在设计出了一个新的CPU,叫做FPU,这个芯片专门处理浮点数的运算,这样处理器就将整点数和浮点数分开来处理,整点数交由定点CPU处理而浮点数交由FPU处理。我们见到过TI的DSP,还有STM32F4系列的带有DSP功能的微控制器。前者笔者没有用过,不作评论,而后者如果需要用到FPU的浮点运算功能,必须要进行一些必要的设置。首先,由于浮点运算在FPU中进行,所以首先应该使能FPU运行
发表于 2019-06-29

辰芯科技获得CEVA DSP授权

CEVA,全球领先的智能和互联设备信号处理平台和人工智能处理器IP授权许可厂商 (纳斯达克股票交易所代码:CEVA) 宣布中国信息通信科技集团 (CICT)旗下子公司辰芯科技有限公司(MorningCore Technology Co. Ltd)已经获得授权许可,在其软件定义无线电(SDR)处理器和平台系列中部署使用CEVA-XC DSP,瞄准高性能4G/5G无线和蜂窝网络车到一切(C-V2X)应用。 CICT是专注于电信领域创新研发的高科技企业集团。成立于2017年的辰芯科技有限公司是大唐集团的一部分,是CICT旗下重要企业,负责集成电路(IC)和系统级芯片(SoC)的开发和创新,以推动实现5G终端
发表于 2019-06-27

东芝选用Cadence Tensilica Vision P6 DSP 提高ADAS芯片的图像识别性能

(图片来源:Cadence官网)据外媒报道,东芝为其下一代汽车SoC选用Cadence Tensilica Vision P6 DSP IP,以满足功能安全要求。该数字信号处理器IP具有计算吞吐量高、功耗低、芯片核心区小的特点。此外,它已通过认证,能满足汽车应用的典型功能安全要求。Cadence表示,Vision P6 DSP的功效效率比CPU高3.8倍,处理能力高达 1024 GOPS,可作为卸载引擎,有效处理视觉和AI工作负载,满足精确检测和识别目标需求。Tensilica生态系统是东芝选择的决定性因素。这家日本芯片制造商已将Cadence Xtensa Imaging Library
发表于 2019-06-25
东芝选用Cadence Tensilica Vision P6 DSP 提高ADAS芯片的图像识别性能

小广播

换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved