(图片来源:Cadence官网)
据外媒报道,东芝为其下一代汽车SoC选用Cadence Tensilica Vision P6 DSP IP,以满足功能安全要求。该数字信号处理器IP具有计算吞吐量高、功耗低、芯片核心区小的特点。此外,它已通过认证,能满足汽车应用的典型功能安全要求。Cadence表示,Vision P6 DSP的功效效率比CPU高3.8倍,处理能力高达 1024 GOPS,可作为卸载引擎,有效处理视觉和AI工作负载,满足精确检测和识别目标需求。
Tensilica生态系统是东芝选择的决定性因素。这家日本芯片制造商已将Cadence Xtensa Imaging Library(Xi-Lib)集成到其软件开发工具包(SDK)中,其客户能够轻松访问Vision P6 DSP,执行定制算法。使用Xtensa Imaging Library,东芝可在DSP上运行现有的视觉算法,减少了开发时间和工作量。此外,Vision P6 DSP核心、开发工具和库都旨在使SoC厂商达到ISO 26262汽车安全完整性等级D级(ASIL D)标准。
东芝电子设备与存储公司的技术主管Nobuaki Otsuka表示,“Cadence Tensilica Vision P6 DSP作为下一代ADAS芯片图像识别处理器,具有出色的性能。该DSP使我们能够执行复杂的算法,精确检测和识别各种对象,同时功耗非常低,这对目前的汽车应用至关重要。我们的设计集成了四个Vision P6 DSP,具有巨大的性能吞吐量和空间,满足许多高级驾驶辅助系统和自动驾驶功能需求。”
通过Tensilica Vision P6 DSP神经网络编译器(XNNC),Vision P6 DSP支持在Caffe和TensorFlow框架中开发的AI应用程序。编译器利用Tensilica神经网络库的一组优化神经网络函数,将神经网络(NNs)映射到可执行的、高度优化的高性能代码中。此外,Vision P6 DSP还支持Android神经网络(ANN))API,用于Android设备AI加速。Vision P6 DSP已集成在顶级手机应用处理器、监控摄像头处理器以及AR/VR处理器中。
关键字:东芝 Cadence Tensilica Vision DSP ADAS芯片
引用地址:
东芝选用Cadence Tensilica Vision P6 DSP 提高ADAS芯片的图像识别性能
推荐阅读最新更新时间:2024-11-18 04:34
平均涨5%!东芝提高面向数据中心HDD价格
受全球芯片短缺及挖矿需求影响,市面上固态硬盘SSD和机械硬盘HDD价格开始上涨,甚至有大面积缺货的迹象。据悉,日本东芝已提高面向数据中心的HDD售价,与2020年度末相比,平均上涨幅度约为5%。 据日经报道,东芝子公司东芝电子元件及存储装置株式会社自4月起提高了硬盘价格。随着云服务和视频传输的普及,HDD在数据中心等领域需求不断扩大。另外,控制器芯片面临缺货,进一步推高了成本。 图源:东芝 几年来,HDD一直是PC产品中价格相对稳定的代表,价格上涨较为罕见,显示出半导体缺货的影响正在扩大。预计半导体短缺将持续到2021年全年,届时东芝将考虑进一步提价。 尽管成本增加部分自行吸收的情况时常发生,但此次由于航空货物运费上涨,东芝判
[手机便携]
DSP/BIOS环境下的数据通信
引 言 对于数字信号处理应用来说,数据的通信很关键。在TI公司的DSP/BIOS环境下有3种通信方式,即基于管道(PIP,pipe)的通信、基于流(SIO,stream I/O)通道的通信以及基于主机(HST,host)通道的通信。每一种通信方式都是通过调度其相应的内核对象来完成的。DSP/BIOS提供了管理每一种通信方式的模块及相应地API调用,通过这些模块及调用,可以完成DSP环境下的输入/输出 (I/O)。本文在对各种通信方式进行简要介绍的基础上,对各种通信方式进行比较,并给出利用PIP对象进行数据通信的1个例子。 1 通信方式简介 (1)主机通信 主机通信方式下,由HST对象完成主机与目标机之间的通信。HST对象静态配置
[嵌入式]
Turbo译码研究及其DSP实现
Turbo码是近年来通信系统纠错编码领域的重大突破,他以其接近Shannon限的优越性能博得众多学者的青睐。本文采用基于Max-Log-Map的优化译码算法,对状态量度归一化计算和滑动窗算法等关键技术进行优化,在满足性能要求的情况下,大大降低算法复杂度。 1 Turbo编码器.译码器及算法 Turbo编码器采用3GPP的编码方案,由约束长度K为4,码率为1/2的RSC编码器通过1个交织器并行级联而成,为提高性能对2个译码器分别附加3个尾比特使译码器的最终状态为全0。 译码器采用反馈迭代结构,每级译码模块除了交织器,解交织器外主要包括两个级联的分量译码器;一个分量译码器的输出的软判决信息经过处
[嵌入式]
Cadence扩展JasperGold平台用于高级形式化RTL签核
JasperGold形式验证平台新应用Superlint和Clock Domain Crossing助逻辑设计人员将IP开发时间缩短四周楷登电子(美国Cadence公司)今日正式发布JasperGold 形式验证平台扩展版,引入高级形式化验证技术的JasperGol。下面就随测试测量小编一起来了解一下相关内容吧。 JasperGold形式验证平台新应用Superlint和Clock Domain Crossing助逻辑设计人员将IP开发时间缩短四周 楷登电子(美国Cadence公司)今日正式发布JasperGold® 形式验证平台扩展版,引入高级形式化验证技术的JasperGold Superlint和Clock Domai
[测试测量]
基于DSP的智能控制器高可靠性分析与设计(图)
硬件电路原理如图1所示,在具体设计中,每个部分都应考虑抗干扰问题,以最大限度地减小干扰对整个系统性能的影响,确保系统具有足够高的可靠性。 图1 智能控制器硬件电路原理框图 ①DSP部分 本控制器以TI公司的TMS320F2812(以下简称F2812)为核心,它是一款专用于控制的高性能、多功能、高性价比的32位定点DSP芯片。F2812部分的电路设计重点考虑如下问题: ● 电源上电次序。F2812为低电压、多电源DSP,必须满足I/O电源先于CPU内核电源上电的次序,且两者上电时间差不能太长(一般不超过1s),否则会影响器件的使用寿命甚至损坏器件。本文采用TPS75733KTT和TPS7680
[安防电子]
富士康拟斥资270亿美元收购东芝闪存业务
据报道,苹果iPhone和iPad代工厂商富士康宣称,打算斥资270亿美元收购日本东芝公司闪存业务。东芝向来以制造NAND闪存和内存芯片闻名,在日本设有多家工厂。然而,随着来自中国和韩国的竞争加剧,日本芯片制造业不断下滑。下面就随嵌入式小编一起来了解一下相关内容吧。 富士康拟斥资270亿美元收购东芝闪存业务 《华尔街日报》首先报道了富士康拟收购东芝闪存业务的计划。据称富士康之所以打算出高价收购,部分原因是迫使日方管理层进行谈判。被富士康收购后,东芝闪存业务可以迅速扩大规模。东芝在这个领域已经落后于韩国三星公司,且提高制造工艺的努力也不够快。 东芝的存储产品可直接购买,也可通过其他硬件公司提供或制造。剥离闪存芯片制造业务可
[嵌入式]
探寻百年科技企业,中国和日本有什么不同?
百年企业是一种传承,也是一种信仰。在2016年日本企业管理部门发布的公告中显示,日本企业年龄超越100岁的有20000多家。而我国的企业深究后能算作百年企业的不到10家,巨大的差距值得我们深深反思。从农业时代到工业时代再到科技时代,这些百年巨轮在不断调整自己前进的方向,他们或许目前选择暂避暴风雨止步不前,但扬帆向前的目标从来不变。 百年企业 尼康 、 东芝 、 松下 的“绝地求生” 科技时代,IT水平成为一个国家的硬实力,在人工智能和物联网大行其道的今天,日本的百年科技企业令人意外的集体动荡,断臂求生成了日系科技厂商的标签。不过,就算如此,他们的实力仍不容小觑,依然是我们难以撼动的庞然大物,尤其是在 半导体 和机器人等
[嵌入式]
基于TMS320F2812的快速以太网通信系统平台
引言 随着Internet应用的日益普及,信息共享程度的不断提高。嵌入式设备的数字化和网络化已经成为必然趋势,目前市场上的主流嵌入式操作系统都包含了TCP/IP网络协议栈。这些商品化的TCP/IP协议栈运行可靠、性能也非常好,但是价格较高,降低了市场竞争力。因此,开发自主知识产权的TCP/IP协议栈的要求变的日益迫切而有意义。 本文的研究目标是建立一个DSP系统的网络通信平台,实现DSP系统与网络中其他通信设备的高速数据传输。虽然选择了TI公司的TMS320F2812 DSP,但是本文提出的方案,具有很大程度的通用性,对其他系列的DSP或CPU系统也有一定的参考价值。 TCP/IP协议栈的体系结构 以太网最典型的应用形
[嵌入式]