Xilinx隆重推出Virtex-5 FXT FPGA平台

2008-04-03来源: 电子工程世界 关键字:可编程逻辑  嵌入式  收发器  数字信号处理  编码  解码  串行  存储器  加法器  乘法

200843可编程逻辑解决方案厂商赛灵思公司今天宣布推出Virtex®-5 FXT 器件。这些FPGA器件在业界率先集成了嵌入式PowerPC® 440处理器模块、高速RocketIO™ GTX收发器和专用XtremeDSP™ 处理能力。Virtex-5 FXT FPGA为有线和无线通信、音频/视频广播设备、军事、航空航天、工业系统以及其它众多应用提供了一个终极系统集成平台。

 

 

Virtex-5是第一个充分发挥了65nm工艺性能、密度和成本优势的FPGA系列产品,提供了性能和密度领先优势。与前一代 90nm FPGA 相比,速度平均提高 30%,逻辑容量增加 65%。在取得这一突破性性能提升的同时,赛灵思公司还成功地降低了动态功耗,与前一代器件相比降低了35%。四个面向领域优化的平台LXLXTSXTFXT,提供了范围广泛的多种器件选择,支持工程师以更高的成本效益实现电子系统设计,并根据自己的特定设计选择具有最佳资源组合的FPGA器件。这四个平台分别针对逻辑密集、嵌入式处理、数字信号处理(DSP)以及串行连接应用提供了优化的逻辑、I/O以及硬IP模块资源组合。

 

性能最高的嵌入式处理模块

创新的Virtex-5 FXT平台是业界首个提供多达两个业界标准的PowerPC 440处理器模块的FPGA产品。每个处理器集成了32KB指令和32KB 数据缓存,在550 MHz时钟频率下可提供高达1,100 DMIPS 的性能。与PowerPC440模块紧密耦合的是新的集成5x2纵横开关式交换处理器互连架构,支持并发的I/O和存储器访问。这一高度集成的创新互连架构包括专用的主/从处理器局部总线接口、支持独立发送/接收通道的四个DMA端口,以及一个支持高性能、低延迟点对点连接的专用存储器总线接口。

 

利用PowerPC 440嵌入式处理器模块,设计人员可快速方便地实现高级可扩展嵌入式处理应用。先进的PLB架构支持高吞吐量128位接口,可使系统瓶颈最小化,从而将处理器、纵横开关式交换构造以及软IP逻辑之间的数据传输能力最大化。同时,在视频处理、3D数据处理以及浮点运算等应用中,增强的高性能辅助处理器控制单元(APU)还为专用协处理器引擎或用户专门定义的指令提供额外的连接能力。

 

先进的串行连接能力

为满足不断增长的对更高I/O带宽的需求Virtex-5 FXT平台集成了高性能、低功耗的RocketIO GTX收发器可支持500 Mbps6.5Gbps的数据传输速率。客户可设计支持XAUIFibre ChannelSONETSerial RapidIO PCI Express® 1.1 2.0Interlaken等标准的各种应用。GTX收发器在6.5Gbps速率下每通道消耗少于200mW的典型功率,同时还集成了许多高级特性,如在线性均衡和发送预加重补偿之外,还集成了四抽头DFE接收均衡,能够提高更高线速率时的信号完整性。新的收发器模块还包括了一个独特的多码物理编码子层能够支持 64B/66B 64B/67B 编码/解码方案,可为每个通道节约数以千计的逻辑单元。此外,跨平台引脚兼容性使客户能够将针对Virtex-5 LXT SXT器件的设计移植到Virtex-5 FXT器件,从而可充分利用其更高的嵌入式处理性能和串行连接功能。

 

创新的信号处理能力

Virtex-5 FXT平台包括多达384DSP逻辑片和16.5 MB内部存储器500 MHz时钟频率下可配置提供超过190 GMACsDSP处理性能和92太比特/ tera-bits/sec的存储器带宽。硬件资源的平衡可使计算密集的应用(比较典型的是DSP和视频应用)的性能最大化。XtremeDSP™ Virtex®-5 器件中都提供的DSP48E 逻辑片支持比前一代Virtex器件更高的DSP集成度和更低的功耗。新平台还支持40多种动态控制的工作模式,包括:乘法器、乘法累加器、乘法-加法/减法器、三输入加法器、桶形移位器、宽位计数器和比较器。

 

价格和供货情况

Virtex-5 FXT FPGA目前提供FX30TFX70T器件样品。另外几款器件FX100TFX130T FX200T将在未来六个月内提供,第一批量产器件将于2008年第三季度提供。到2009年下半年,FX30T 器件千片数量的售价为159美元。Virtex®-5 EasyPath™ 计划可为Virtex-5 FXT 器件的大批量应用降低成本。

关键字:可编程逻辑  嵌入式  收发器  数字信号处理  编码  解码  串行  存储器  加法器  乘法

编辑:吕海英 引用地址:https://news.eeworld.com.cn/newproducts/fpgaandcpld/200804/article_17721.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:低功耗、大容量Cyclone III FPGA
下一篇:Altera拓展Arria GX系列市场

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

基于复杂可编程逻辑器件技术的看门狗电路设计

系统的设计风险。下面具体介绍这种基于CPLD技术的看门狗电路的设计。     2 工作原理     CPLD是英文Complex Programmable LogICDevice的缩写,中文名称为复杂可编程逻辑器件,因其具有工作效率高、内部延时小、可预测延时等特点,而被广泛应用于计数器、逻辑电路、控制电路和复杂的状态机等功能的实现,而看门狗电路的核心就是一个计数定时电路,所以,利用CPLD特点将能很好地实现看门狗电路的功能。看门狗电路的原理框图如图1所示。它在结构上可分为分频电路、计数定时电路和复位电路三大部分,其工作方式是将一个32768Hz的方波时钟输入分频电路,分频后
发表于 2018-03-04
基于复杂可编程逻辑器件技术的看门狗电路设计

美高森美提供全新成本优化PolarFire现场可编程逻辑器件产品

致力于在功耗、安全、可靠性和性能方面提供差异化半导体技术方案的领先供应商美高森美公司宣布提供全新成本优化PolarFire™ 现场可编程逻辑器件(FPGA) 产品系列,在中等密度范围FPGA器件中具备了业界最低功耗、 12.7 Gbps串化/解串 (SerDes)收发器,以及领先的安全性和可靠性。该 FPGA产品系列适合广泛的应用范围,涵盖有线 接入 网络和 蜂窝基础设施、国防 和 商用航空 市场,以及包括工业 自动化和物联网 (IoT)市场的工业 4.0应用。 “我们新的FPGA产品系列改变了市场对于传统中等规模FPGA器件的认知。”美高森美副总裁兼业务部经理Bruce Weyer表示:“非易失性FPGA器件首次具备了全部已知
发表于 2018-02-01

使用系统优化编译器加速汽车电子产品设计

ISO26262 规定的汽车安全完整性水平。· 接口 – 必须能够连接多种传感器、驱动器与其他制动器。· 功率效率 – 必须在有限的功耗预算内高效运行。· 软件定义 – 具备高灵活性以适应多种市场中的不同标准与条件。为应对这些挑战,汽车电子系统开发人员正在部署片上异构系统 (SoC) 器件。异构器件将一个处理单元(通常为多核)与一个或多个异构协同处理器(例如 GPU、DSP 或可编程逻辑)相结合。将处理单元与可编程逻辑相结合可构成紧密集成型系统,以便利用可编程逻辑的固有并行特性。该特性支持使用可编程逻辑 (PL) 实现高性能算法和接口连接,同时由处理系统实现更高级的决策制定、通信与系统管理功能。完成结合后,便可使可编程逻辑分担处理任务
发表于 2018-02-01

可编程逻辑实现数据中心互连

间歇的支持,DCI 互连盒架构需要能够适应部署功能要求,同时根据技术与标准变化实现简单演进。图 1 - DCI 互连盒情景图。要想实现对标准的适应性并为演进发展提供支持,就需要可支持多种数字相干光学 (DCO) 线路侧接口的架构。越来越多地将 DCO 格式部署为可插拔格式,并且能够支持不同厂商线路侧接口的特性实现了最大的灵活性。客户侧接口则需要支持 10GE 至 400GE 的以太网速率,以及像 FlexE 的更新标准。要将客户侧与线路侧进行连接,所需的解决方案不仅要提供接口功能,还要能实现应用所需的安全解决方案。诸如赛灵思 UltraScale+™ FPGA 的可编程逻辑可为 DCI 互连盒设计人员提供多种优势。可编程逻辑 IO
发表于 2018-02-01

使用Theano,Python,PYNQ和Zynq开发定点Deep Recurrent神经网络

可编程逻辑(PLD)是由一种通用的集成电路产生的,逻辑功能按照用户对器件编程来确定,用户可以自行编程把数字系统集成在PLD中。经过多年的发展,可编程逻辑器件由70年代的可编程逻辑阵列器件 (PLD) 发展到目前的拥有数千万门的现场可编程阵列逻辑 (FPGA),随着人工智能研究的火热发展,FPGA的并行性已经在一些实时性很高的神经网络计算任务中得到应用。由于在FPGA上实现浮点数会耗费很多硬件资源,而定点数虽然精度有限,但是对于不同应用通过选择合适的字长精度仍可以保证收敛,且速度要比浮点数表示更快而且资源耗费更少,已经使其成为嵌入式AI和机器学习应用程序的理想选择。最新的证明点是英国伯明翰大学电子电气和系统工程系的Yufeng
发表于 2018-02-01

40亿美元市场保持8年没变,可编程逻辑FPGA到底怎么了

百分比的增长?”  这个问题恐怕可编程逻辑公司的CEO问了10几年了。大多数人给出的答案是因为成本、功耗以及在一个die上可编程晶体管对可用晶体管的高比例。  2008年ASIC市场容量为230亿美元,尽管设计型初创公司在减少,这个市场仍在保持增长。相反,可编程市场当年为40亿美元,当时的预期是在2011年达到50亿美元,然而却从未实现过。2010年FPGA市场仍为40亿美元。  回到2008年,Gavrielov坚称,可编程逻辑的市场机会有140亿美元。他看到的机会是FPGA的采用中出现了结构性的变化。  “事实上我们正处在一个拐点,因为可编程解决方案是技术驱动而不是由客户需求定义,”Gavrielov称,“用户在有限的应用像是外设
发表于 2017-12-22

小广播

换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved