Altera拓展Arria GX系列市场

2008-04-08来源: 电子工程世界 关键字:静态功耗  串行协议  收发器

200848Altera公司今天宣布,Arria GX FPGA系列收发器速率达到3.125 Gbps,进一步降低了静态功耗,支持更多的串行协议。基于业界认Stratix® II GX技术,Arria GX FPGA能够以较低的价格在大批量应用中实现可靠的信号完整性。更高的收发器速率、更多的协议支持以及更低的静态功耗使Arria GX系列在通信、广播、计算机、存储和工业市场上有很高的应用价值。

 

Arria GX系列收发器的性能和功能进一步提高,可驱动速率600 Mbps3.125 Gbps的串行接口,而静态功耗降低了近20%。而且,Arria GX FPGA能够支持更多的协议,包括XAUISDICPRIOBSAISerialLite II,利用其基本模式还可以开发专用串行IPArria GX系列继续支持PCI Express (PCIe)、千兆以太网(GbE)Serial RapidIO® (SRIO)协议。更新后的器件进一步增强了通道均衡等特性Arria GX FPGA采用了倒装焊封装技术,和线键合封装相比,具有优异的信号完整性。

 

Arria GX系列由5个型号组成,容量范围从21K90K LE,嵌入式存储器达到4.5 Mbits,含有176个乘法器。该系列采用台湾半导体制造公司(TSMC)成熟的90-nm工艺进行生产。

 

全面的软件和IP支持

Arria GX FPGA采用Quartus® II设计软件来加速编译,帮助用户缩短产品面市时间。借助优秀的软件工具、经过验证的知识产权(IP)内核、完整的特征报告、参考设计和全面的支持,客户可迅速开始Arria GX器件设计。

 

价格和供货信息

Arria GX新器件的价格和最初发布的器件价格一样,EP1AGX50CF484C6器件25K的价格为50美元。Arria GX所有器件全面发售及供货。

关键字:静态功耗  串行协议  收发器

编辑:吕海英 引用地址:https://news.eeworld.com.cn/newproducts/fpgaandcpld/200804/article_17757.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:Xilinx隆重推出Virtex-5 FXT FPGA平台
下一篇:赛灵思终极系统集成平台--Virtex-5 FXT

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

Maxim推出高精度、低静态电流电量计,轻松实现最低功耗设计

近日,Maxim发布最新MAX17055 ModelGauge™ m5电量计,帮助便携设备开发商更加轻松地设计出最高精度、最低功耗的主机端电池电量计。下面就随测试测量小编一起来了解一下相关内容吧。Maxim推出高精度、低静态电流电量计,轻松实现最低功耗设计在传统方法中,电量计需要根据特定的应用对每个电池型号进行大量的特性描述,从而获得优异性能。这意味着客户需要在设计周期中增加数周的时间和资源来实现复杂的电池特性描述。而MAX17055通过ModelGauge m5 EZ配置,消除了对电池特性的依赖性,极大缩短了客户产品的上市时间。电量计的主要优势之一,在于它能够帮助系统开发人员判断电池电量变低时关闭设备的时间。如果电量计过高低预估
发表于 2017-04-11

TI新推出的 65 V 微功耗降压型转换器具有业界最低的静态电流

2016 年 5 月 10日,北京讯  日前,德州仪器 (TI) 推出两款业界最低10.5 μA 静态电流 (IQ) 的 65 V、150 mA 同步 DC/DC 降压型转换器,用于要求高效率的工厂自动化和汽车传感器应用。工业级的 LM5165 和汽车级的 LM5165-Q1 微功耗降压型稳压器具有较宽的输入电压 (VIN) 范围和双控制模式,以优化效率和印刷电路板 (PCB) 面积。通过同时使用这些稳压器和 TI 的 WEBENCH® Power Design 工具,工程师们能够更快地将其工厂和过程自动化设计投放市场。 3 V 至 65 V 的较宽工作范围使得 LM5165 和 LM5165-Q1 微
发表于 2016-05-10

便携式设备中的关键电源管理电路设计

  由于集成的功能不断增多以及外形尺寸的日益缩小,最新一代功能丰富的更小型便携式设备将使电源管理设计发挥关键作用。一般来说,便携式设备主要包括微处理器、I/O外设、LED背光、闪存和/或硬盘驱动器(HDD)、数字和模拟电路,这些功能模块对电源的要求各不相同。为使这些功能模块正常工作并最小化功耗以实现更长的电池使用时间,系统设计工程师面临如何设计嵌入式电源管理解决方案以满足电源要求的挑战。本文对电源要求进行了分析,并重点阐述如何设计这些电源管理电路。   为微处理器供电   微处理器是处理各种数据和命令的核心器件,大多数微处理器都采用CMOS电路并具有开关功耗和静态功耗。数字电路的每一次开关转换均对数字电路的输出电容进行充放电,由此
发表于 2013-12-09

针对低功耗的设计

。结果在典型设计中,与同类拥有SERDES功能的FPGA的竞争产品相比较,ECP3的静态功耗减少了80%,总功耗减少了50%多。   系统设计人员在使用FPGA时通常要考虑FPGA的四部分的功耗:   预编程的静态(静态)器件的功耗   预编程的静态器件的功耗是指FPGA在编程之前的功耗。即当FPGA已上电,但处于未编程的状态时,这就是静态器件的功耗。重要的是在此期间该器件不会消耗大量的功耗,从概念上来说,FPGA器件会消耗过多的功耗,并有可能关闭电源,阻止电路板对系统成功地初始化。因此,FPGA供应商必须精心设计具有低静态功耗的晶体管,而不影响要求更高的性能的区域(如I/O和SERDES)。   浪涌编程电流:(浪涌电流
发表于 2012-05-16
针对低功耗的设计

一种高速低压低静态功耗欠压锁定电路

在DC-DC电源管理芯片中,电压的稳定尤为重要,因此需要在芯片内部集成欠压锁定电路来提高电源的可靠性和安全性。对于其它的集成电路,为提高电路的可靠性和稳定性,欠压锁定电路同样十分重要。 传统的欠压锁定电路要求简单、实用,但忽略了欠压锁定电路的功耗,使系统在正常工作时,仍然有较大的静态功耗,这样就降低了电源的效率,并且无效的功耗增加了芯片散热系统的负担,影响系统的稳定性。 基于传统的欠压锁定电路,本文提出一种CMOS工艺下的低压低静态功耗欠压锁定电路,并通过HSPICE仿真。此电路可以在1.5V~6V的电源电压范围下工作,阈值可调,翻转速度很快。电源电压正常工作时,此电路的静态功耗可低于2μW。此电路结构简单,用标准C
发表于 2007-04-06

《5G网络共建共享框架合作协议书》能否加速发展

中国联通正式公告,已与中国电信签署《5G网络共建共享框架合作协议书》,将在全国范围内合作共建5G接入网络。这则消息堪称爆炸性新闻,但却看不到什么深度分析,评论文章除了强调"意义重大"就是谈"省钱建5G",还有些不靠谱的推测两家公司要合并的。 接下来两家准备如何共建共享,时间进度如何?公告里没有说,框架协议里也没有讲,业界也没有声音。呈现出这样的状况有两种可能性:一是保密工作做得非常好;二是很多问题还没有答案,所以不知道下一步该如何。 个人以为,这次是后者。 在拿不到任何内部信息,也看不到靠谱的外部分析的情况下,我只能根据自己的技术理解和经验来推演下,电信联通准备
发表于 2019-09-16

小广播

换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved