更高! 更快! 更强!

2008-06-10来源: 电子工程世界 关键字:Virtex-5  FXT  嵌入式  PowerPC®  440  处理器

      赛灵思公司推出的Virtex-5 FXT 器件系列,是赛灵思公司继前三代Virtex-5系列后,势如破竹推出的第四代新产品,之前推出的三款产品分别是LX、LXT和SXT,这些产品分别是针对逻辑应用领域、支持低功耗串行连接逻辑应用领域、支持串行连接的DSP应用领域而优化的。Virtex-5 FXT是在前面产品的基础上,根据客户和市场的要求而推出的系列,是针对支持高速串行连接的嵌入式处理应用领域而优化的,相比前三代产品,FXT具有更高的系统水平性能,更好的性能整合,更加灵活的操作和相对简单的系统设计。

       Virtex-5 FXT在业界率先集成了嵌入式PowerPC® 440处理器模块、高速RocketIO™ GTX收发器和专用XtremeDSP™ 处理能力。具体说来,它具有以下特点和技术优势:

一、高性能的处理器模块PowerPC440
       Virtex-5 FXT平台是业界首个提供多达两个业界标准的PowerPC 440处理器模块的FPGA产品,其应用和性能方面和Virtex-5 FPGA产品的性能是非常吻合的,每个处理器集成了32KB指令和32KB 数据缓存,在550 MHz时钟频率下可提供高达1,100 DMIPS 的性能。与PowerPC440模块紧密耦合的是新的集成5x2纵横开关式交换处理器互连架构,支持并发的I/O和存储器访问。这一高度集成的创新互连架构包括专用的主/从处理器局部总线接口、支持独立发送/接收通道的四个DMA端口,以及一个支持高性能、低延迟点对点连接的专用存储器总线接口。利用PowerPC 440嵌入式处理器模块,设计人员可快速方便地实现高级可扩展嵌入式处理应用。先进的PLB架构支持高吞吐量128位接口,可使系统瓶颈最小化,从而将处理器、纵横开关式交换构造以及软IP逻辑之间的数据传输能力最大化。同时,在视频处理、3D数据处理以及浮点运算等应用中,增强的高性能辅助处理器控制单元(APU)还为专用协处理器引擎或用户专门定义的指令提供额外的连接能力。 

二、高速的RocketIO™ GTX收发器
      Virtex-5 FXT平台集成了高性能、低功耗的RocketIO GTX收发器,可支持500Mbps至6.5Gbps的数据传输速率。支持XAUI、Fibre Channel、SONET、Serial RapidIO、PCI Express 1.1和2.0、Interlaken等标准的各种应用。GTX收发器在6.5Gbps速率下每通道消耗少于200mW的典型功率,同时还集成了许多高级特性,如在线性均衡和发送预加重补偿之外,还集成了四抽头DFE接收均衡,能够提高更高线速率时的信号完整性。新的收发器模块还包括了一个独特的多码物理编码子层,能够支持64B/66B和64B/67B编码/解码方案,可为每个通道节约数以千计的逻辑单元。此外,跨平台引脚兼容性使客户能够将针对Virtex-5 LXT和SXT器件的设计移植到Virtex-5 FXT器件,从而可充分利用其更高的嵌入式处理性能和更好的串行连接功能。

三、专用的XtremeDSP™ 处理能力
      Virtex-5 FXT还有一个重要组成部分就是高性能DSP,提供的是64-384不等的逻辑片,提供高达192 GMACs DSP处理性能,Virtex-5 FXT平台包括多达384个DSP逻辑片和16.5MB内部存储器,在500MHz时钟频率下可配置提供超过190 GMACs的DSP处理性能和92太比特/秒的存储器带宽。硬件资源的平衡可使计算密集的应用(比较典型的是DSP和视频应用)的性能最大化,具有更高的DSP集成度和更低的功耗。新平台还支持40多种动态控制的工作模式,包括:乘法器、乘法累加器、乘法-加法/减法器、三输入加法器、桶形移位器、宽位计数器和比较器。根据市场需求,当今的片上系统解决方案必须集灵活性、极高性能的嵌入式处理能力、数字信号处理功能和连接功能于一身。赛灵思公司高级产品部负责产品开发的副总裁Steve Douglass说,“Virtex-5 FXT平台结合了Virtex-5系列的高性能逻辑和DSP处理能力和具有高性能处理能力的业界标准PowerPC 440处理器模块,以及可以更快速地实现数据吞吐的高速收发器。”

      总之,作为65nm Virtex-5系列的第四款平台,Virtex-5 FXT提供了极高的性能,具有嵌入式处理模块、串行连接能力和信号处理能力,还可帮助设计人员降低系统成本、缩小板尺寸并减少元件数量,而且由于极大的降低了成本,Virtex-5 FXT也具有很好的价格优势。在赛灵思公司以及业界其他厂商提供的逻辑、嵌入式和DSP开发工具以及IP内核的支持下,Virtex-5 FXT FPGA为有线和无线通信、音频/视频广播设备、军事、航空航天、工业系统以及其它众多应用提供了一个终极系统集成平台。 

      赛灵思蒸蒸日上,一路飙升,适时推出适当的技术,从130 nm到90 nm再到65 nm,纳米技术在不断的突破,赛灵思的下一个目标是45 nm,赛灵思的高性能产品部产品营销总监Chuck Tralka表示,他们对下一代的45 nm产品仍然领先市场具有绝对的很大的信心,让我们拭目以待吧!

关键字:Virtex-5  FXT  嵌入式  PowerPC®  440  处理器

编辑:吕海英 引用地址:https://news.eeworld.com.cn/newproducts/fpgaandcpld/200806/article_18070.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:Xilinx新推编码器和解码器解决方案
下一篇:QuickLogic与Sital开发MIL-STD-1553核

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

350亿个晶体管、900万个系统逻辑单元,赛灵思最大FPGA出炉

领先的FPGA供应商Xilinx宣布,推出全球容量最大的FPGA产品——Virtex UltraScale+ VU19P。据介绍,这个使用台积电16nm工艺打造的FPGA拥有350亿个晶体管、900万个系统逻辑单元、每秒高达1.5 Terabit的DDR4存储器带宽、每秒高达f 4.5 Terabit的收发器带宽和过2,000个用户I/O。这个有史以来单颗芯片拥有最高逻辑密度和最大I/O数量的FPGA能够为未来最先进ASIC和SoC技术的模拟与原型设计提供支持;同时,也将广泛支持测试测量、计算、网络、航空航天和国防等相关应用。尤其是在对人工智能 (AI)、机器学习 (ML)、视频处理和传感器融合等领域的领先算法
发表于 2019-08-22
350亿个晶体管、900万个系统逻辑单元,赛灵思最大FPGA出炉

基于Virtex-5的PCI-Express总线接口设计和实现

定义的存储器事务、I/O事务、配置事务和消息事务。    (2)DLLP:对应于数据链路层,主要用于链路管理的功能,包括和TLP确认相关的ACK/NAK协议、电源管理和流控制信息的交换。在这一层提供了点到点的链路重传机制和链路层的ECC校验,从而提供了可靠的容错机制。    (3)PLP:对应于物理层,能够支持物理层的链路训练,时钟容忍/补偿,自治的硬件电源管理。2 Virtex-5 Lxt简介    综合考虑了实现PCI Express总线的周期、难易、成本等因素,最后本文采用了Xilinx公司65nm工艺的Virtex5 LXT系列芯片来实现PCI-Express的总线接口以及应用。Virtex 5 Lxt PCIE
发表于 2018-02-26

Xilinx投片首款Virtex UltraScale All Programmable器件

行业唯一高端20nm产品系列即將上市 赛灵思上个月开始投片的Virtex UltraScale,再次领先一代竞争对手为行业提供了高达1.5至2倍的性能和集成度    2014年1 月28日,中国北京 - All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布首款Virtex® UltraScale™器件投片, 在20nm工艺领域再创另一项行业第一。作为业界唯一高端20nm产品,基于UltraScale架构的Virtex UltraScale系列可为多种应用提供前所未有的高性能、系统集成度和带宽。UltraScale架构拥有多项ASIC技术,从而能为客户带来
发表于 2014-01-28

基于Virtex-6 FPGA的双缓冲模式PCIe总线设计方案和实现

采用Xilinx公司Virtex6 FPGA和PCIE集成块,实现双缓冲模式的高速PCIE接口设计。   1.2 双缓冲与单缓冲比较   以写操作(数据从FPGA到内存)为例,双缓冲PCIE系统框图如图1所示。为描述方便,将该FPGA片上系统命名为SRSE(Software Radio System with PCI Express)。      图1 双缓冲PCIE系统框图   PC端的驱动程序在系统内存上为SRSE分配了两个缓冲区(WR_BUF1/2)用于数据存储,这两个缓冲区的地址信息分别存储在FPGA端的DMA寄存器(DAM_Reg1/2)中。Root Complex连接CPU、内存和PCIE器件,它代表CPU产生传输请求
发表于 2013-12-31

基于Virtex-6的PCI Express高速采集卡设计

最高x32的数据带宽,其中:PCI Express Gen2.0标准的x1通道传输能力达到单向5 Gb/s。PCI Express总线设备可以通过主机桥接器芯片进行基于主机的传输,也可以通过交换器进行多点传输,这极大的拓展了PC总线的开发灵活性。Xilinx公司的Virtex-6系列FPGA芯片内嵌了PCI Express协议硬核,支持x1,x2,x4和x8通道传输,为实现PCI Express总线解决方案单片集成提供了可能。    本文在研究PCI Express协议标准及其接口技术的基础上,设计了基于Virtex-6 FPGA芯片的PCI Express高速数据采集卡,实现了外部系统与PC的数据交互。1 系统总体设计    PCI
发表于 2013-04-25

S2C宣布为Virtex-7 2000T FPGA的快速ASIC原型验证系统组建当前最大规模的Prototype Ready接口库

实现和验证过的解决方案。 “我们的Prototype Ready库中加入这13个新成员后,我相信我们目前所掌握的快速SoC/ASIC原型验证平台专用接口卡和配件将是世界上范围最广的,特别是对于使用最新Xilinx Virtex-7 FPGA设计的原型验证平台来说。”S2C的CEO Toshio Nakama表示。“我们所涉及的全新V7 TAI Logic Module系列可兼容我们上一代的各类平台,这就保证我们庞大的Prototype Ready 接口卡和配件库可以重复利用。现有用户还可轻松的重新利用自己当前的Virtex-5和Virtex-6原型验证环境,同时也可升级到最新的Virtex-7 2000T FPGA。”  
发表于 2013-01-25
S2C宣布为Virtex-7 2000T FPGA的快速ASIC原型验证系统组建当前最大规模的Prototype Ready接口库

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved