领先的FPGA供应商Xilinx宣布,推出全球容量最大的FPGA产品——Virtex UltraScale+ VU19P。
据介绍,这个使用台积电16nm工艺打造的FPGA拥有350亿个晶体管、900万个系统逻辑单元、每秒高达1.5 Terabit的DDR4存储器带宽、每秒高达f 4.5 Terabit的收发器带宽和过2,000个用户I/O。
这个有史以来单颗芯片拥有最高逻辑密度和最大I/O数量的FPGA能够为未来最先进ASIC和SoC技术的模拟与原型设计提供支持;同时,也将广泛支持测试测量、计算、网络、航空航天和国防等相关应用。
尤其是在对人工智能 (AI)、机器学习 (ML)、视频处理和传感器融合等领域的领先算法支持方面。相比上一代业界最大容量FPGA ( 20 nm 的 UltraScale 440 FPGA ) ,VU19P将容量扩大了1.6倍。
我们知道,在现代的芯片设计中,利用FPGA来做相关的设计验证是当中很重要的一环。但过去几年,因为人工智能/机器学习, 5G, 汽车 , 视觉,和 超大规模 ASIC及SoC需求的增加,待验证芯片的增长速度,遥遥领先于用于验证的FPGA容量的提升。那就意味着我们如果想实现相关的设计的验证,就不得不把设计拆分成几个部分,在不多个FPGA上验证。这样不但会给方案部署带来严峻的挑战,也给开发者带来了巨大的成本压力。但在大容量的新FPGA面世之后,相应问题会获得一定程度的缓解。
赛灵思产品线市场营销与管理高级总监Sumit Shah表示:“VU19P不仅能帮助开发者加速硬件验证,还能助其在ASIC或SoC可用之前就能提前进行软件集成。VU 19P是赛灵思刷新世界记录的第三代FPGA。第一代是 Virtex-7 2000T,第二代是Virtex UltraScale VU440,现在是第三代 VirtexUltraScale+ VU19P。VU19P所带来的不仅仅是尖端的芯片技术,同时我们还为之提供了可靠且业经验证的工具流和IP支持。”
他们进一步指出,通过一系列调试工具、可视化工具和IP支持,VU19P为客户快速设计和验证新一代应用与技术提供了一个全面的开发平台。软硬件协同验证支持开发者在取得实体器件之前就能提前着手启动软件与定制功能的实现。此外,通过使用赛灵思Vivado®设计套件,可以协同优化设计流程,从而降低成本、减轻流片风险、提高效率并加速产品上市进程。
ARM设计服务总监Tran Nguyen也强调:“ARM依靠赛灵思器件作为验证我们新一代处理器IP和SoC技术的工艺。全新推出的VU19P将支持Arm及 我们生态系统中的众多其他合作伙伴,加速实现设计、开发和验证我们最宏伟的技术路线图。”
关键字:FPGA 赛灵思 Virtex UltraScale+
引用地址:
350亿个晶体管、900万个系统逻辑单元,赛灵思最大FPGA出炉
推荐阅读最新更新时间:2024-11-18 05:48
以FPGA开发医疗IoT应用的优势
智慧医疗 整合个人生理状态感测与结合物联网,是众多IoT应用中的重点项目,因为 医疗 IoT应用市场的特殊性,不仅相关设备需达到高稳定性要求,同时所开发的产品受法规、产品验证严格管制,选择开发平台就成为左右成败的重要关键... 发展以IoT技术为基础的智能应用,选用平台是否适合应用投放市场的特性就相当重要,以智慧医疗的IoT物联网应用来说,由于 医疗设备 相较一般消费性电子、工业自动控制、智慧家庭等应用形是而言是相对严肃的应用场合,因为医疗设备稍有故障、误动作可能就会造成医疗失误,甚至危及用户健康与生命,不但设备相关的验证要求标准更高,针对应用需求设置的法规要求也相对严苛。 FPGA深入医疗电子设备开发应用
[医疗电子]
基于FPGA的LCoS驱动和图像处理系统设计
基于空间光调制器的计算全息三维显示技术,目前常采用透射式LCD和反射式LCoS作为空间光调制器,以改变光经过空间光调制器(SLM)后的空间相位和振幅分布,达到对光信息的调制。传统的基于透射式LCD空间光调制器的计算全息三维显示系统,其成像光路复杂,而且必须依赖计算机进行数据发生、采集以及处理,这就限制了系统应用的灵活性,不便于推广。 相较于透射式LCD,LCoS具有光利用率高、体积小、开口率高、器件尺寸小等特点,可以很容易地实现高分辨率和微显示投影。采用彩色LCoS屏显示基于RGB的彩色图像,经过光学成像系统投影到接收屏上,实现计算全息图像的三维显示。 基于 FPGA 的显示系统有以下优势:第一,LCoS尺寸小,
[嵌入式]
FPGA引脚信号指配的几个原则
现在的FPGA正变得越来越复杂,向引脚分配信号的任务曾经很简单,现在也变得相当繁复。下面这些用于向多用途引脚信号指配的指导方针有助于设计师根据最多到最少的约束信号指配原则提前考虑信号指配,并减少反复的次数。 这里有一个前提,即假定设计师已经根据设计的大概规模和信号要求确定了目标器件范围和型号。对以下每一步都应在考虑单极信号前优先考虑差分对信号。 最先指配那些只能在特定引脚上工作的特殊信号,正常情况下是指串行I/O信号和全局时钟信号。其次指配大型和/或高速信号总线,特别是那些要跨越多个库或区域的信号。如果总线需要局部时钟,那么就要考虑具有更多局部时钟引脚的库或区域,并先指配局部时钟。 如果针对FPGA器件采用了
[嵌入式]
双巨头相继被收,FPGA的未来在哪里
2015年,英特尔以167亿美元收购Altera。而就在今年AMD正式收购了Xilinx,这对于FPGA领域来说是一个重要的里程碑,因为Xilinx和Altera是FPGA里面的主要供应商。两大收购以后,业界开始对FPGA的未来产生了巨大的担忧。 AMD收购Xilinx的主要目标是打造业界领先的高性能计算公司,根据AMD的说法,“在Xilinx已确立领先地位的各个成长型市场上,将会大幅扩大AMD产品组合和客户集的广度”。” 但Xilinx目前领先的主要市场是什么? Alveo, VERSAL 和 Vitis AI Xilinx在3年前发布了一个名为Alveo的强大FPGA平台。Alveo是最初由Xilinx开发
[嵌入式]
ARM、DSP、FPGA的区别
ARM:ARM(Advanced RISC Machines)是微处理器行业的一家知名企业,设计了大量高性能、廉价、耗能低的RISC处理器、相关技术及软 件。ARM架构是面向低预算市场设计的第一款RISC微处理器,基本是32位单片机的行业标准,它提供一系列内核、体系扩展、微处理器和系统芯片方案,四个功能模块可供生产厂商根据不同用户的要求来配置生产。由于所有产品均采用一个通用的软件体系,所以相同的软件可在所有产品中运行。目前ARM在手持设备 市场占有90以上的份额,可以有效地缩短应用程序开发与测试的时间,也降低了研发费用。 DSP:DSP(digital singnal processor)是一种独特的微处理器,有自己的完整指令系
[单片机]
Xilinx可重配置存储加速解决方案亮相2017年闪存峰会
All Programmable技术和器件的企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))宣布,在2017 年闪存峰会上展示了可重配置存储加速解决方案。通过一系列的演示和介绍,赛灵思及其生态系统重点展示了用于当前和下一代企业和数据中心应用的高性能存储解决方案。在今年的闪存峰会上首次公开亮相的赛灵思NVMe-over-Fabrics参考设计为设计人员提供了灵活的平台,不仅可以帮助设计者实现可扩展的存储解决方案,而且还能帮助他们将定制加速功能集成到其存储阵列中。该参考设计无需专用 x86 处理器或外接网卡,因此能开发出高度集成、稳健可靠的低成本解决方案。 赛灵思在展会上的演示与参与的小组讨论包括 面向下一
[嵌入式]
BP Microsystems选用Actel以反熔丝为基础的单芯片FPGA
BP Microsystems日前表示,将在其全线下一代编程解决方案中选用Actel公司以反熔丝为基础的单芯片Axcelerator FPGA来提高产品的速度、降低功耗及增加安全性。BP Microsystems将把Actel以反熔丝为基础的AX1000器件作为所有第7代工程、多点和自动编程器主板的核心控制器。 BP Microsystems所有第7代编程器都会支持Actel低成本及以Flash为基础的ProASIC3/E产品系列,以便进一步加强双方之间的合作。BP Microsystems的高端机械臂生产编程器能在30秒内完成对ProASIC3/E的编程,因而每天可自动完成数以千计的器件编程工作,过程中只需少量操作员干预。此外
[新品]
登上舞台FPGA可编成逻辑的时代来临
FPGA登上集成电路舞台的道路就如同任何一个事后看来很成功的新事物一样,从诞生到发展壮大的过程中不可避免地经历了一段艰难的阶段。1985年,当全球首款FPGA产品——XC2064诞生时,因特网还只是科学家的神秘空间,无线电话笨重得像砖头,人性化的操作系统还不见踪影,创新的可编程产品似乎并没有什么用武之地。 事实也的确如此。最初,FPGA只是用于胶合逻辑,从胶合逻辑到算法逻辑再到数字信号处理、高速串行收发器和嵌入式处理器,FPGA才真正地走上了集成电路的历史舞台。在以闪电般速度发展的半导体产业里,20余年的时间足以改变一切。“在未来十年内每一个电子设备都将有一个可编程逻辑芯片”的理想正成为现实。 1985年,Xi
[电源管理]