台积电和ARM合作,显著降低65纳米低功耗测试芯片的功耗

最新更新时间:2006-07-20来源: 电子工程世界关键字:纳米  功耗  芯片  功率 手机看文章 扫描二维码
随时随地手机看文章

台积电TSE2330NYSETSMARMLSEARMNasdaqARMHY宣布:双方在65纳米低功耗测试芯片上的设计合作显著降低了其动态功率和耗散(Leakage)功率。两家公司认为创新的低功耗设计技术对于最终的成功起到了关键的作用。

长达一年的合作成果是一片拥有先进功耗管理技术的基于ARM926EJ-S?处理器的65纳米测试芯片。通过采用动态电压和频率缩放技术,测试芯片可以在针对各种运行模式的最低可能功耗水平下运行。这样,ARM?测试芯片将动态功耗降低了50%以上。此外令人瞩目的是在这个台积电65LP低耗散工艺上,先进的功率门控技术进一步把待机耗散降低了8倍。

ARM Fellow David Flynn表示:“随着移动设备使用先进的处理程序来提供更强大的功能和性能,功耗效率成为半导体行业面临的最严峻的挑战。ARM和台积电合作开发65纳米和45纳米技术,这个项目表明通过紧密的技术合作以及全功能芯片的实现,我们可以显著降低耗散功率和动态功率。”

台积电设计服务产品行销高级总监Ed Wan表示:“台积电同其他厂商最主要的区别之一在于我们一直坚持在向设计公司推广我们以及合作伙伴的服务之前,先进行芯片验证。我们同ARM的合作毫无疑问地证明了结合了创新设计技术的先进的工艺技术以及工艺库可以明显地大幅度降低功耗,这对于拥有尖端技术的公司来说是至关重要的。”

测试芯片整合了低功耗存储宏单元、电平切换开关、双稳态多谐振荡器以及为多电压定制的工艺库中的绝缘单元。

功耗管理策略

台积电和ARM在功耗管理方面的合作是其为提供强大的低功耗性能所制定的广泛的策略中的一个组成部分。通过这个测试芯片项目所开发的新的功耗管理特性包括:

·        多隅时钟关闭功能。它能够预测电压缩放带来的对于提供不同临界电压的工艺库单元的时钟影响。该技术可以辨认关键途径中的切换并在设计周期中的任意一点对它们进行标记以作时钟分析。

o 多临界CMOS技术同动态电压和频率缩放(DVFS)的共同应用可以降低不同运行状态下的动态和待机(耗散)功耗。

·        设计方法被用于功率门控单元唤醒/睡眠控制以及电压岛的功率隔离和时钟停止。

·        ARM智能能源管理 (IEM)技术支持动态电压和频率缩放目前已扩展至可支持利用功率门控的耗散控制和利用软件控制的状态保持。

关键字:纳米  功耗  芯片  功率 编辑: 引用地址:https://news.eeworld.com.cn/news/eda/200607/5061.html

上一篇:2010年中国模拟IC将近2000亿元
下一篇:纵览全球半导体设备市场发展态势,业界精英指点“江山”

推荐阅读

台积电法说会要点:3纳米于下半年量产
今(13)日,台积电举行在线法人宣讲会并发布了截至12月31日的2021财年第四季度财报。财报显示,台积电第四季度合并营收为4381.89亿元(新台币,下同)(约合158.46亿美元),较上年同期的3615.33亿元增长21.2%,连续第六个季度创纪录;净利润为1662.32亿元(约合60.11亿美元),较上年同期的1427.66亿元增长16.4%。在财报中,台积电还披露,他们去年四季度的毛利润率为52.7%,营业利润率为41.7%,净利润率为37.9%,均不及上一年同期,但略好于前一季度。会上,总裁魏哲家表示,3纳米制程进展符合预期,将于今年下半年量产。此外,他还表示,为应对影像传感器及非挥发性存储器等特殊制程强劲需求,台积电
发表于 2022-01-14
台积电第四季度净利润60亿美元,5纳米营收占比超过20%
了预期上限,毛利润率也达到了预期,接近预期上限。其中,5纳米制程晶圆出货量占据了总晶圆营收的23%;7纳米制程晶圆出货量占据了总晶圆营收的27%;先进制程(7纳米和更先进制程)晶圆占据了总晶圆营收的50%。
发表于 2022-01-14
消息称台积电将为英特尔设专线:生产3纳米芯片
据报道,消息人士称台积电计划在其中国台湾北部的新生产基地为英特尔生产3纳米芯片。该生产基地位于新竹市宝山区。该消息人士称,英特尔希望台积电利用3纳米制制造工艺,为其生产CPU和GPU的零部件。  在今日的财报电话会议上,台积电CEO魏哲家表示,台积电3纳米制程开发进展符合预期,将于下半年量产。这与业界之前的预期相一致。  分析人士称,通过与台积电合作,英特尔希望追上与竞争对手的技术差距。之前,英伟达和AMD等竞争对手,利用台积电代工产品,性能已经超超越了英特尔。英特尔市场份额的流失和利润的下滑,也证明了这一点。  上个月,英特尔CEO帕特·基辛格(Pat Gelsinger)访问了中国台湾,与台积电举行了会谈。虽然双方没有公布谈判
发表于 2022-01-14
德方纳米2021年预盈7.6亿元–8.3亿元,同比扭亏
德方纳米1月11日晚间公告,2021年德方纳米预盈7.6亿元–8.3亿元,同比扭亏。德方纳米指出,报告期内,公司新建产能释放,产销量相比2020年有大幅度的增长;上游原材料价格的上涨及磷酸铁锂市场供需偏紧等因素带动了公司产品价格的上涨;同时,得益于公司成本控制的有效推动及规模效益的显现,公司的盈利能力相比2020年有较大幅度的提升。在今年下游对正负极材料大幅上涨的背景下,德方纳米继续扩产。1月6日,德方纳米发布公告称,公司与曲靖市人民政府、曲靖经济技术开发区管理委员会签订了《年产33万吨新型磷酸盐系正极材料生产基地项目投资协议》,公司拟在曲靖经济技术开发区建设“年产33万吨新型磷酸盐系正极材料生产基地项目,项目总投资约人民币75
发表于 2022-01-12
德方<font color='red'>纳米</font>2021年预盈7.6亿元–8.3亿元,同比扭亏
高深宽比刻蚀和纳米级图形化推进存储器的路线图
) 和线宽粗糙度等缺陷带来的影响是显著的。例如,随机性限制通孔良率,并随通孔关键尺寸缩放不良。在小通孔关键尺寸处,即使是250W的扫描仪功率也可能不够,因此需要材料的创新以及后处理,以控制随着功率增加带来的EUV成本上升。多年来,泛林在原子层刻蚀 (ALE) 方面的工作证明了该工艺能够克服这一挑战。原子层刻蚀包括表面改性继而刻蚀的自限性步骤。当多次重复这一循环时,原子层刻蚀可以将特征的高频粗糙度变得平整。泛林及其合作伙伴在测试中测量了这种效应,EUV通孔局部关键尺寸均匀性 (LCDU) 因此提升了56%,从超过3纳米变为1.3纳米,对于某些芯片制造商来说可能还会降低到1纳米。局部关键尺寸均匀性的改善在上游有重要影响:由于泛林的刻蚀和沉积
发表于 2022-01-10
高深宽比刻蚀和<font color='red'>纳米</font>级图形化推进存储器的路线图
高通推出Snapdragon Ride™视觉系统,基于4纳米制程SoC打造
2022年1月5日,高通推出Snapdragon Ride™平台产品组合最新产品——Snapdragon Ride™视觉系统,该系统拥有全新的开放、可扩展、模块化计算机视觉软件栈,基于4纳米制程的系统级芯片(SoC)打造,旨在优化前视和环视摄像头部署,支持先进驾驶辅助系统(ADAS)和自动驾驶(AD)。Snapdragon Ride视觉系统集成了专用高性能Snapdragon Ride SoC和Arriver下一代视觉感知软件栈,采用业经验证的软硬件解决方案,提供多项计算功能以增强对车辆周围环境的感知,支持汽车的规划与执行并助力实现更安全的驾乘体验。Snapdragon Ride视觉系统支持灵活的部署选项,从符合入门级新车评价规范
发表于 2022-01-05
小广播
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved